cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于SOPC的射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)設(shè)計(jì)
- 基于使用戶刷卡消費(fèi)的數(shù)據(jù)可進(jìn)行采集存儲的目的,采用了在FPGA平臺上設(shè)計(jì)一種射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時(shí)保存到SD卡之中。通過對軟硬件模塊和上位機(jī)的設(shè)計(jì),采用FPGA為開發(fā)平臺,對用戶刷卡消費(fèi)的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實(shí)現(xiàn)與計(jì)算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶對消費(fèi)記錄的核對,具有實(shí)際商業(yè)價(jià)值。
- 關(guān)鍵字: FPGA NIOS II FM1702SL SD 文件系統(tǒng)
基于FPGA的RS碼譯碼器的設(shè)計(jì)
- 摘要:介紹了符合CCSDS標(biāo)準(zhǔn)的RS(255,223)碼譯碼器的硬件實(shí)現(xiàn)結(jié)構(gòu)。譯碼器采用8位并行時(shí)域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結(jié)構(gòu)實(shí)現(xiàn),減小了譯碼器的時(shí)延
- 關(guān)鍵字: RS碼 FPGA 譯碼器 有限域 改進(jìn)的BM算法
基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)
- 同步技術(shù)是跳頻系統(tǒng)的核心。本文針對FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語言實(shí)現(xiàn),采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺上進(jìn)行了功能驗(yàn)證。實(shí)際測試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。
- 關(guān)鍵字: 跳頻 快速同步 FPGA 獨(dú)立信道法 同步頭法
FPGA自動加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)
- 摘要:針對FPGA可以在每次上電時(shí)自動獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對FPGA上電后自動加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的
- 關(guān)鍵字: PS模式加載 FPGA FLASH芯片 自動加載系統(tǒng)
GPS C/A碼發(fā)生器的仿真研究與FPGA設(shè)計(jì)
- 摘要:全球定位系統(tǒng)(Global Positioning System,GPS)能夠向全球范圍內(nèi)的用戶提供全天候的高精度導(dǎo)航、定位和授時(shí)服務(wù),在軍用和民用領(lǐng)域得到了廣泛的應(yīng)用。以GPS系統(tǒng)的測距碼粗碼C/A碼為研究對象,在深入研究C/A碼
- 關(guān)鍵字: 全球定位系統(tǒng) FPGA C/A碼 Matlab
LOGi FPGA 開發(fā)板:可在樹莓派和Beaglebone上開發(fā)FPGA
- 最近在Kickstarter網(wǎng)站上,Valent F(x)團(tuán)隊(duì)正在為LOGi FPGA開發(fā)板的生產(chǎn)籌備資金。LOGi 是fpga開發(fā)與arm平臺的結(jié)合。Valent F(x)團(tuán)隊(duì)開發(fā)了可以支持樹莓派和Beaglebone上開發(fā)的FPGA開發(fā)板,LOGi系列。它讓FPGA開發(fā)
- 關(guān)鍵字: FPGA 樹莓派 Beaglebone FPGA IP
基于FPGA的視頻圖像畫面分割器設(shè)計(jì)
- 摘要:為了解決在一個(gè)屏幕上收看多個(gè)信號源的問題,對基于FPGA技術(shù)的視頻圖像畫面分割器進(jìn)行了研究。研究的主要特色在于構(gòu)建了以FPGA為核心器件的視頻畫面分割的硬件平臺,首先,將DVI視頻信號,經(jīng)視頻解碼芯片轉(zhuǎn)換為
- 關(guān)鍵字: FPGA DDR2 SDRAM 視頻提取 圖像合成
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473