首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

基于SOPC的射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)設(shè)計(jì)

  • 基于使用戶刷卡消費(fèi)的數(shù)據(jù)可進(jìn)行采集存儲的目的,采用了在FPGA平臺上設(shè)計(jì)一種射頻卡實(shí)時(shí)消費(fèi)記錄系統(tǒng)的方法。該系統(tǒng)采用了FATFS文件系統(tǒng),可將用戶數(shù)據(jù)及時(shí)保存到SD卡之中。通過對軟硬件模塊和上位機(jī)的設(shè)計(jì),采用FPGA為開發(fā)平臺,對用戶刷卡消費(fèi)的記錄寫入到SD卡中。利用SD卡的移動性,可方便地實(shí)現(xiàn)與計(jì)算機(jī)的數(shù)據(jù)交換,達(dá)到數(shù)據(jù)分析的目的。此法便于客戶對消費(fèi)記錄的核對,具有實(shí)際商業(yè)價(jià)值。
  • 關(guān)鍵字: FPGA  NIOS II  FM1702SL  SD  文件系統(tǒng)  

基于FPGA的RS碼譯碼器的設(shè)計(jì)

  • 摘要:介紹了符合CCSDS標(biāo)準(zhǔn)的RS(255,223)碼譯碼器的硬件實(shí)現(xiàn)結(jié)構(gòu)。譯碼器采用8位并行時(shí)域譯碼算法,主要包括了修正后的無逆BM迭代譯碼算法,錢搜索算法和Forney算法。采用了三級流水線結(jié)構(gòu)實(shí)現(xiàn),減小了譯碼器的時(shí)延
  • 關(guān)鍵字: RS碼  FPGA  譯碼器  有限域  改進(jìn)的BM算法  

基于FPGA的跳頻系統(tǒng)快速同步算法設(shè)計(jì)與實(shí)現(xiàn)

  • 同步技術(shù)是跳頻系統(tǒng)的核心。本文針對FPGA的跳頻系統(tǒng),設(shè)計(jì)了一種基于獨(dú)立信道法,同步字頭法和精準(zhǔn)時(shí)鐘相結(jié)合的快速同步方法,同時(shí)設(shè)計(jì)了基于雙圖案的改進(jìn)型獨(dú)立信道法,同步算法協(xié)議,協(xié)議幀格式等。該設(shè)計(jì)使用VHDL硬件語言實(shí)現(xiàn),采用Altera公司的EP3C16 E144C8作為核心芯片,并在此硬件平臺上進(jìn)行了功能驗(yàn)證。實(shí)際測試表明,該快速同步算法建立時(shí)間短、同步穩(wěn)定可靠。
  • 關(guān)鍵字: 跳頻  快速同步  FPGA  獨(dú)立信道法  同步頭法  

基于FPGA某型裝備電視測角儀檢測技術(shù)研究

  • 通過分析電視測角儀的性能測試需求,結(jié)合視頻圖像圖像處理技術(shù),提出了以EP2C35為核心的視頻檢測系統(tǒng)設(shè)計(jì)方案,通過對CCD采集到的模擬環(huán)境的視頻圖像信號進(jìn)行數(shù)字化處理,結(jié)合電視測角儀參數(shù)檢測原理,對測角儀基本性能指標(biāo)進(jìn)行檢測,整個(gè)系統(tǒng)以視頻圖像采集系統(tǒng)為基礎(chǔ),以視頻圖像處理為核心,為電視測角儀的檢測研究提供了一種新的思路。
  • 關(guān)鍵字: FPGA  檢測  視頻  

Altera SoC FPGA:體系結(jié)構(gòu)的重要性

  • SoC FPGA器件在一個(gè)器件中同時(shí)集成了處理器和FPGA體系結(jié)構(gòu)。將兩種技術(shù)合并起來具有很多優(yōu)點(diǎn),包括更高的集成度、更低的功耗、更小的電路板面積,以及處理器和FPGA之間帶寬更大的通信等等。這一同類最佳的器件發(fā)揮了
  • 關(guān)鍵字: Altera  SoC  FPGA  

PCB設(shè)計(jì)關(guān)于“過孔蓋油”和“過孔開窗”區(qū)分

  • 關(guān)于“過孔蓋油”和“過孔開窗”此點(diǎn)(VIA和PAD的用法區(qū)分),許多客戶和設(shè)計(jì)工程師在系統(tǒng)上下單時(shí)經(jīng)常會問這是什么意思,我的文件該選哪一個(gè)選項(xiàng)?現(xiàn)就此問題點(diǎn)說明如下:經(jīng)常碰到這樣的問題,設(shè)
  • 關(guān)鍵字: 過孔蓋油  FPGA  PCB  

FPGA自動加載系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

  • 摘要:針對FPGA可以在每次上電時(shí)自動獲取配置文件的需求,提出了一種由USB芯片和FLASH芯片、CPLD組成的可對FPGA上電后自動加載的系統(tǒng)。該系統(tǒng)可以通過USB芯片和CPLD將PC中的FPGA配置文件寫入FLASH芯片,并且在CPLD的
  • 關(guān)鍵字: PS模式加載  FPGA  FLASH芯片  自動加載系統(tǒng)  

GPS C/A碼發(fā)生器的仿真研究與FPGA設(shè)計(jì)

  • 摘要:全球定位系統(tǒng)(Global Positioning System,GPS)能夠向全球范圍內(nèi)的用戶提供全天候的高精度導(dǎo)航、定位和授時(shí)服務(wù),在軍用和民用領(lǐng)域得到了廣泛的應(yīng)用。以GPS系統(tǒng)的測距碼粗碼C/A碼為研究對象,在深入研究C/A碼
  • 關(guān)鍵字: 全球定位系統(tǒng)  FPGA  C/A碼  Matlab  

LOGi FPGA 開發(fā)板:可在樹莓派和Beaglebone上開發(fā)FPGA

  • 最近在Kickstarter網(wǎng)站上,Valent F(x)團(tuán)隊(duì)正在為LOGi FPGA開發(fā)板的生產(chǎn)籌備資金。LOGi 是fpga開發(fā)與arm平臺的結(jié)合。Valent F(x)團(tuán)隊(duì)開發(fā)了可以支持樹莓派和Beaglebone上開發(fā)的FPGA開發(fā)板,LOGi系列。它讓FPGA開發(fā)
  • 關(guān)鍵字: FPGA  樹莓派  Beaglebone    FPGA  IP  

從業(yè)績來看,賽靈思已經(jīng)遠(yuǎn)遠(yuǎn)領(lǐng)先于Altera

  • Altera和賽靈思20年來都在FPGA這個(gè)窄眾市場激烈的競爭者,然而Peter Larson基于對兩個(gè)公司現(xiàn)金流折現(xiàn)法的研究表明,賽靈思是目前FPGA市場的絕對領(lǐng)先者。(http://seekingalpha.com/article/2008621-xilinx-appears-
  • 關(guān)鍵字: 賽靈思  Altera    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號處理  消費(fèi)電子  FPGA  

FPGA:縱向創(chuàng)新與橫向整合引領(lǐng)變革

  • FPGA在先進(jìn)工藝路上的狂飚猛進(jìn)帶來了如影隨形的挑戰(zhàn):一方面,進(jìn)入20nm和14nm階段后,不光是FPGA復(fù)雜度提升,對其外圍的電源管理等芯片也提出了“與時(shí)俱進(jìn)”的要求。另一方面,隨著SoC FPGA和3D IC技術(shù)
  • 關(guān)鍵字: FPGA  創(chuàng)新    FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號處理  消費(fèi)電子  FPGA  

基于FPGA的多通道高速采樣系統(tǒng)設(shè)計(jì)

  • 摘要:旋轉(zhuǎn)機(jī)械的振動監(jiān)測,對于機(jī)械的安全運(yùn)行和提高設(shè)備利用率有重大意義。利用FPGA的并行處理能力,采用高速可編程FPGA模塊和嵌入式開發(fā)的結(jié)合方式,提出了一種基于FPGA的高速、多通道、同步采樣實(shí)現(xiàn)方法。闡述了
  • 關(guān)鍵字: FPGA  高速采樣  并行處理  自定義指令  

基于FPGA的視頻圖像畫面分割器設(shè)計(jì)

  • 摘要:為了解決在一個(gè)屏幕上收看多個(gè)信號源的問題,對基于FPGA技術(shù)的視頻圖像畫面分割器進(jìn)行了研究。研究的主要特色在于構(gòu)建了以FPGA為核心器件的視頻畫面分割的硬件平臺,首先,將DVI視頻信號,經(jīng)視頻解碼芯片轉(zhuǎn)換為
  • 關(guān)鍵字: FPGA  DDR2 SDRAM  視頻提取  圖像合成  

基于FPGA和ARM的視頻采集處理系統(tǒng)

  • 摘要:設(shè)計(jì)了一種可進(jìn)行實(shí)時(shí)視頻采集、壓縮和傳輸?shù)囊曨l采集處理系統(tǒng)。該系統(tǒng)充分結(jié)合FPGA和ARM的硬件優(yōu)勢,實(shí)現(xiàn)了設(shè)備接口和視頻信號處理的全數(shù)字化,易與信號處理新技術(shù)相結(jié)合,系統(tǒng)結(jié)構(gòu)緊湊,體積小巧、響應(yīng)快速;
  • 關(guān)鍵字: FPGA  ARM  視頻采集處理  

采用FPGA設(shè)計(jì)智能能源系統(tǒng)

  • 智能電網(wǎng)的目標(biāo)是更高效的管理電力傳送,以滿足我們?nèi)找嬖鲩L的能源需求。但是在實(shí)現(xiàn)的道路上會遇到一些困難。不斷發(fā)展的標(biāo)準(zhǔn)。高可靠性要求。低成本實(shí)現(xiàn)。雙向通信以支持實(shí)時(shí)傳輸。復(fù)雜的電能監(jiān)視和控制。通用性要求
  • 關(guān)鍵字: FPGA  智能能源  系統(tǒng)  
共6991條 103/467 |‹ « 101 102 103 104 105 106 107 108 109 110 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473