首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

基于FPGA的高速長線陣CCD驅(qū)動電路

  • 高速長線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應(yīng)用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集。而CCD驅(qū)動電路設(shè)計是CCD正常工作的關(guān)鍵問題之一,CCD驅(qū)動信號時序是一組相位要求嚴格的脈沖信號,只有時序信
  • 關(guān)鍵字: CCD  線陣  FPGA  verilog HDL  

基于FPGA的光電編碼器接口設(shè)計

  • 光電編碼器是許多傳感器和自動控制系統(tǒng)的重要部件,可用來測量位移、速度、加速度等。近年來在研究和使用方面,不斷有所創(chuàng)新和發(fā)展。由于光電編碼器具有精度高、體積小、重量輕、響應(yīng)速度快、可靠性高、抗干擾能力強
  • 關(guān)鍵字: 舵機  光電編碼器  FPGA  數(shù)字濾波  

一種基于FPGA的群路信號數(shù)字分路實現(xiàn)結(jié)構(gòu)

  • 由于具有高集成度、高速、可編程等優(yōu)點,現(xiàn)場可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)已經(jīng)被廣泛應(yīng)用于中高速群路解調(diào)處理領(lǐng)域。數(shù)字分路技術(shù)是全數(shù)字群解調(diào)器的重要組成部分,也是群解調(diào)器實現(xiàn)過程中消
  • 關(guān)鍵字: 數(shù)字分路  FFT  FPGA  

一種基于FPGA的遠程加電系統(tǒng)設(shè)計與實現(xiàn)

  • 衛(wèi)星發(fā)射基地測控系統(tǒng)在武器試驗及航天器發(fā)射任務(wù)中主要承擔目標跟蹤、測量、控制任務(wù)。隨著近年來試驗任務(wù)呈現(xiàn)常態(tài)化、高密度的態(tài)勢,對測控設(shè)備的遠程操控能力及信息化方面均提出了更高的要求,眾多學者也在進行相
  • 關(guān)鍵字: FPGA  遠程加電  測控設(shè)備  指令校驗  

基于FPGA的稅控算法加密卡設(shè)計與實現(xiàn)

  • 由于當前國稅、地稅、各省、各稅種發(fā)票不同,辨別難度較大,因此給造假者可乘之機。本文設(shè)計的基于FPGA的稅控算法加密卡可有效地解決上述問題,提供了高效的防偽措施。該加密卡通過PCI總線內(nèi)置于稅控加密機中,將發(fā)
  • 關(guān)鍵字: FPGA  PCI  DMA  密碼算法  狀態(tài)機  

基于FPGA的衛(wèi)星導(dǎo)航高精度定位系統(tǒng)設(shè)計

  • 全球衛(wèi)星導(dǎo)航系統(tǒng)(Global Navigation Satellite System,GNSS)應(yīng)用產(chǎn)業(yè)已成為一個全球性的高新技術(shù)產(chǎn)業(yè),無論是軍用還是民用,都產(chǎn)生了顯著的效益。隨著北斗衛(wèi)星組網(wǎng)的不斷完善,基于北斗的雙模甚至多模接收機也在
  • 關(guān)鍵字: FPGA  衛(wèi)星導(dǎo)航  高精度定位  系統(tǒng)設(shè)計  

一種移動通信信道仿真器的FPGA實現(xiàn)

  • 在研制數(shù)字移動通信系統(tǒng)時,研發(fā)人員需要在實際通信環(huán)境中進行大量的外場實驗,以便對所設(shè)計系統(tǒng)進行調(diào)測。移動通信信道仿真器能夠在實驗室環(huán)境下進行類似的性能測試,相比之下,測試費用少、可重復(fù)性強,為通信系統(tǒng)
  • 關(guān)鍵字: 瑞利衰落  多徑信道  多普勒效應(yīng)  FPGA  

東亞LTE設(shè)備需求強勁 FPGA喜迎4G商機

  • 東亞地區(qū)長程演進計畫(LTE)設(shè)備需求,驅(qū)動現(xiàn)場可編程閘陣列(FPGA)業(yè)者營收攀升。2014年中國大陸及臺灣陸續(xù)啟動LTE商轉(zhuǎn),帶動龐大的LTE設(shè)備購置及基礎(chǔ)建設(shè)投資潮,深耕通訊領(lǐng)域有成的FPGA業(yè)者也趁著這波潮流搭上順風
  • 關(guān)鍵字: 4G  LTE  FPGA  IP  嵌入式  PLD  CPLD  

CPLD 實現(xiàn)DDS 信號源的設(shè)計

  • 中文摘要:利用CPLD 在高速數(shù)據(jù)處理方面的特點設(shè)計出以VHDL 硬件描述語言為設(shè)計輸入, 以AL TERA 公司的 EPM 7256 芯片為設(shè)計載體, 基于DDS 技術(shù)的任意波形信號發(fā)生器。該信號發(fā)生器能同時輸出兩路信號, 輸出信號的頻
  • 關(guān)鍵字: CPLD  DDS 信號源  設(shè)計  

基于FPGA的除顫器解決方案

  • 越來越多的人們認識到當心臟病患者的心臟驟停時,快速及時的救治能夠帶來很大的好處。這促使更多公共場所和辦公室配備有AED設(shè)備。而且在美國,因為各州政府強制規(guī)定,如果場地所有者沒有配備足夠的AED設(shè)備,將有可能
  • 關(guān)鍵字: FPGA  除顫器解決方案  

如何將PetaLinux移植到Xilinx FPGA上

  • 用戶可輕松將這款高穩(wěn)健操作系統(tǒng)安裝到目標FPGA平臺上,以供嵌入式設(shè)計項目使用。從最初不起眼的膠合邏輯開始,F(xiàn)PGA已經(jīng)歷了漫長的發(fā)展道路。當前FPGA的邏輯容量和靈活性已將其帶入了嵌入式設(shè)計的中心位置。目前,在
  • 關(guān)鍵字: PetaLinux  FPGA  賽靈思  

在FPGA上優(yōu)化實現(xiàn)復(fù)數(shù)浮點計算

  • 性能浮點處理一直與高性能CPU相關(guān)聯(lián)。在過去幾年中,GPU也成為功能強大的浮點處理平臺,超越了圖形,稱為GP-GPU(通用圖形處理單元)。新創(chuàng)新是在苛刻的應(yīng)用中實現(xiàn)基于FPGA的浮點處理。本文的重點是FPGA及其浮點性能和
  • 關(guān)鍵字: FPGA  浮點計算  

經(jīng)驗之談,工程師在電路設(shè)計中的八大誤區(qū)

  • 我們常常會發(fā)現(xiàn),自己想當然的一些規(guī)則或道理往往會存在一些差錯。電子工程師在電路設(shè)計中也會有這樣的例子。下面是一位工程師總結(jié)的八大誤區(qū)點?,F(xiàn)象一:這板子的PCB設(shè)計要求不高,就用細一點的線,自動布吧點評:
  • 關(guān)鍵字: 電路設(shè)計    PCB設(shè)計    FPGA    存儲器    降低功耗  

NANO2開發(fā)板實例之USB2.0接口通信回環(huán)

  • 基于FPGA實現(xiàn)USB2.0接口通信, USB2.0 PHY芯片是Cypress68013, 68013內(nèi)部集成8051 內(nèi)核,USB2.0芯片讀寫需要對8051核進行固件配置。一.FX2特性介紹1.1介紹Cypress Semiconductor公司的EZ-USB FX2是世界上第一款集
  • 關(guān)鍵字: FPGA    USB  

通過EDA設(shè)計工具了解FPGA的設(shè)計流程

  • 對于初學者而言,FPGA的設(shè)計流程是否顯的又臭又長呢?呵呵,如果真的有這樣的感覺,沒有關(guān)系,下面我就通過對軟件的使用來了解FPGA的設(shè)計流程。1)使用synplify pro對硬件描述語言編譯并生成netlist綜合前要注意對器件的
  • 關(guān)鍵字: EDA  FPGA  
共6991條 111/467 |‹ « 109 110 111 112 113 114 115 116 117 118 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473