首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

基于ISE設(shè)計(jì)提供低功耗FPGA解決方案

  • 從Xilinx公司推出FPGA二十多年來,研發(fā)工作大大提高了FPGA的速度和面積效率,縮小了FPGA與ASIC之間的差距,使FPGA成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為FPGA供應(yīng)商及其客戶關(guān)注的問題。降低FPGA功耗是降低
  • 關(guān)鍵字: FPGA  ISE  低功耗  方案    

基于FPGA的雙備份多路數(shù)據(jù)采集存儲(chǔ)系統(tǒng)的設(shè)計(jì)與實(shí)

  • 隨著信息技術(shù)的發(fā)展以及數(shù)字集成電路速度的提高,實(shí)時(shí)處理大量數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí),但在一些特殊條件下,無法實(shí)時(shí)傳輸數(shù)據(jù),必須使用存儲(chǔ)測(cè)試方法。該方法是在不影響被測(cè)對(duì)象或在允許的范圍下,將微型存儲(chǔ)測(cè)試系統(tǒng)置入
  • 關(guān)鍵字: FPGA  備份  多路數(shù)據(jù)采集  存儲(chǔ)系統(tǒng)    

名詞解釋:ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別與聯(lián)系

  • arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè)。類似于通用cpu,但是不包括桌面計(jì)算機(jī)。DSP主要用來計(jì)算,計(jì)算功能很強(qiáng)悍,一般嵌入式芯片用來控制,而DSP用來計(jì)算,譬如一般手機(jī)有一個(gè)arm芯片,主要用
  • 關(guān)鍵字: SOC  區(qū)別  聯(lián)系  SOPC  CPLD  ARM  DSP  FPGA  名詞解釋  

FPGA與CPLD的區(qū)別有哪些?

  • 盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):①CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
  • 關(guān)鍵字: FPGA  CPLD    

CPLD可編程方案的優(yōu)點(diǎn)簡(jiǎn)介

  • 隨著復(fù)雜可編程邏輯器件(CPLD)密度的提高,數(shù)字器件設(shè)計(jì)人員在進(jìn)行大型設(shè)計(jì)時(shí),既靈活又容易,而且產(chǎn)品可以很快進(jìn)入市場(chǎng)。許多設(shè)計(jì)人員已經(jīng)感受到CPLD容易使用、時(shí)序可預(yù)測(cè)和速度高等優(yōu)點(diǎn),然而,在過去由于受到CPLD密度
  • 關(guān)鍵字: CPLD  可編程  方案    

JESD204標(biāo)準(zhǔn)解析,為什么我們要重視它?

  • 一種新的轉(zhuǎn)換器接口的使用率正在穩(wěn)步上升,并且有望成為未來轉(zhuǎn)換器的協(xié)議標(biāo)準(zhǔn)。這種新接口——JESD204——誕 ...
  • 關(guān)鍵字: JESD  數(shù)據(jù)轉(zhuǎn)換  FPGA  

ARM,DSP,FPGA,CPLD,SOPC,SOC區(qū)別和聯(lián)系

  • ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系?arm是一種嵌入式芯片,比單片機(jī)功能強(qiáng),可以針對(duì)需要增加外設(shè) ...
  • 關(guān)鍵字: ARM  DSP  FPGA  CPLD  SOPC  SOC    

基于FPGA的高頻率ADC的實(shí)現(xiàn)

  • 數(shù)字系統(tǒng)的設(shè)計(jì)人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲(chǔ)器和標(biāo)準(zhǔn)的功能元件粘合在一起來實(shí)現(xiàn)數(shù)字設(shè)計(jì)。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡(jiǎn)單的電阻電容(RC)電路和一些FPGA或CP
  • 關(guān)鍵字: FPGA  ADC  高頻    

基于CPLD的智能數(shù)字電壓表設(shè)計(jì)

  • 1 引言CPLD ( Complex Programmable Logic Device ) 是新型的可編程邏輯器件,與傳統(tǒng)ASIC相比,具有設(shè)計(jì)開發(fā)周期短、設(shè)計(jì)制造成本低、開發(fā)工具先進(jìn)等優(yōu)點(diǎn),特別適合于產(chǎn)品的樣品開發(fā)和小批量生產(chǎn)。傳統(tǒng)的數(shù)字電壓表多
  • 關(guān)鍵字: CPLD  智能數(shù)字  電壓表設(shè)計(jì)    

芯片廠商賽靈思描畫后摩爾時(shí)代FPGA將向何處去

  •   “未來賽靈思將不僅僅是一家FPGA的芯片廠商,而是向成為Smarter System All Programmable方案提供商轉(zhuǎn)型,我們將為客戶提供交鑰匙的解決方案。”提到賽靈思的未來,其亞太區(qū)銷售與市場(chǎng)副總裁楊飛如是說。   賽靈思的這一藍(lán)圖在去年已經(jīng)初露端倪,而就在最近他們走出了面向具體應(yīng)用的第一步,即面向FPGA的優(yōu)勢(shì)領(lǐng)域--通信網(wǎng)絡(luò)應(yīng)用推出了一系列的基于7系列FPGA以及SoC FPGA產(chǎn)品的解決方案。   追根溯源   筆者在這里想帶大家一起回溯一下賽靈思的這
  • 關(guān)鍵字: 賽靈思  FPGA  

京微雅格參加慕尼黑電子展 國產(chǎn)FPGA初露鋒芒

  •   上周,京微雅格(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展 (electronica Shanghai) 展會(huì),現(xiàn)場(chǎng)展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人機(jī)交互界面、面向工業(yè)電子的控制應(yīng)用,面向醫(yī)療電子的應(yīng)用和面向安防監(jiān)控的寬動(dòng)態(tài)視頻補(bǔ)償應(yīng)用等,獲得現(xiàn)場(chǎng)觀眾的極大關(guān)注和一致好評(píng),紛紛為終于有了自己的國產(chǎn)FPGA而歡欣鼓舞。
  • 關(guān)鍵字: 京微雅格  FPGA  M5  

基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶?shí)現(xiàn)

  • 引言中國散裂中子源實(shí)驗(yàn)的簡(jiǎn)圖如圖1所示,其原理是把中子束打在被測(cè)樣品(例如新藥品或機(jī)翼材料)上,探測(cè)被反射的中子位置就能計(jì)算出樣品的內(nèi)部結(jié)構(gòu)圖像,其特點(diǎn)如下: A/D采集通道多,每個(gè)通道的數(shù)據(jù)帶寬高,且需要把
  • 關(guān)鍵字: Linux  FPGA  嵌入式  千兆網(wǎng)    

Achronix 22nm FPGA闖入,會(huì)攪動(dòng)FPGA業(yè)嗎?

  • 就在不久前Xilinx和Altera兩大戰(zhàn)車競(jìng)相宣布要推出20nm FPGA時(shí),2月底,已聲稱要做22nm FPGA兩年的Achronix公司,正式宣布推出22納米3D Tri-Gate晶體管的FPGA樣片,其Speedster 22i系列HD1000型號(hào)的樣片已發(fā)運(yùn)給客戶,總裁兼CEO Robert Blake稱,預(yù)計(jì)今年2季度底或3季度初將量產(chǎn),并自己估計(jì)在工藝方面領(lǐng)先競(jìng)爭(zhēng)對(duì)手兩年。
  • 關(guān)鍵字: Achronix  英特爾  FPGA  201303  

設(shè)計(jì)FPGA系統(tǒng)應(yīng)了解的三個(gè)原則

  • 一.面積與速度的平衡互換原則這里的面積指的是FPGA的芯片資源,包括邏輯資源和I/O資源等;這里的速度指的是FPGA工作的最高頻率(和DSP或者ARM不同,F(xiàn)PGA設(shè)計(jì)的工作頻率是不固定的,而是和設(shè)計(jì)本身的延遲緊密相連)。 在
  • 關(guān)鍵字: FPGA  系統(tǒng)    

構(gòu)建基于PXI電子液壓制動(dòng)系統(tǒng)EHB駕駛員在回路混合仿真實(shí)驗(yàn)平臺(tái)

  • 研發(fā)EHB控制器的關(guān)鍵點(diǎn)在于通過大量測(cè)試實(shí)驗(yàn)掌握?qǐng)?zhí)行元件的工作性能,在模擬環(huán)境下有效地進(jìn)行參數(shù)仿真、軟件仿真,減少實(shí)際路面測(cè)試帶來的困難,并開發(fā)基于虛擬現(xiàn)實(shí)技術(shù)的混合仿真平臺(tái),在不同虛擬環(huán)境下由駕駛員產(chǎn)生的的實(shí)際操縱動(dòng)作對(duì)EHB快速原型的控制器進(jìn)行功能驗(yàn)證和逼真的產(chǎn)品性能演示。
  • 關(guān)鍵字: LabVIEW  EHB  FPGA  PWM  
共6991條 198/467 |‹ « 196 197 198 199 200 201 202 203 204 205 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473