cpld/fpga 文章 進入cpld/fpga技術(shù)社區(qū)
基于ARM/FPGA的高速同步數(shù)據(jù)采集方案
- 大多數(shù)的勘探、觀測工作都是在嚴(yán)苛的環(huán)境中進行的,對數(shù)據(jù)的準(zhǔn)確性、實時性都有著較高的要求,并且大多情況 ...
- 關(guān)鍵字: ARM FPGA 同步數(shù)據(jù)采集
后發(fā)者如何制人?Altera與ARM戰(zhàn)略合作細(xì)節(jié)公布
- 2012年12月13日,Altera聯(lián)合ARM召開發(fā)布會,共同宣布發(fā)售其首款28nm FPGA SoC器件,包含雙核ARM Cortex-A9 800MHz處理器,此時,賽靈思的類似產(chǎn)品Zynq已經(jīng)發(fā)售一年有余。 客觀來說,Altera的SoC產(chǎn)品進展比賽靈思緩慢許多,2010年,賽靈思就放出了與ARM合作開發(fā)下一代SoC器件的消息,而與之對應(yīng)的Altera只是公布了與MIPS的合作藍圖,又聯(lián)合Intel宣布X86與FPGA的融合技術(shù),直到2011年年中,Altera與ARM的合作計劃才姍姍來遲
- 關(guān)鍵字: Altera FPGA
基于FPGA的空間電場信號采集系統(tǒng)設(shè)計
- 提出一種基于FPGA的空間電場信號數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計方案,F(xiàn)PGA為主控制器控制A/D采樣和同步422發(fā)送。X,Y,Z三個方向的空間電場信號經(jīng)過信號處理和A/D采樣,在FPGA片內(nèi)濾波劃分為不同的頻段,通過同步422接口發(fā)送到后續(xù)設(shè)備。該系統(tǒng)性能可靠穩(wěn)定,致力于應(yīng)用在探空火箭有效載荷——箭載電場儀上,對其他電場信號采集與處理系統(tǒng)也有一定的應(yīng)用價值。
- 關(guān)鍵字: FPGA 空間電場信號 采集 系統(tǒng)設(shè)計
基于FPGA的微電網(wǎng)并網(wǎng)控制器的設(shè)計與實現(xiàn)
- 針對微電網(wǎng)與大電網(wǎng)能量交互的問題,設(shè)計了一種基于現(xiàn)場可編程門陣列(FPGA)實現(xiàn)的微電網(wǎng)并網(wǎng)控制器。該并網(wǎng)控制器以ADS7864芯片為核心實現(xiàn)數(shù)據(jù)的的同步采樣;同時,根據(jù)鎖相原理,研究了一種改進的基于同步空間坐標(biāo)變換的鎖相控制算法,給出了鎖相環(huán)模塊中濾波器和PI調(diào)節(jié)器參數(shù)的設(shè)汁方法。通過Matlab/Simulink仿真分析驗證了鎖相環(huán)的有效性,最后研制出基于FPGA實現(xiàn)的并網(wǎng)控制器并應(yīng)用于微電網(wǎng)實驗平臺。實驗表明該控制器能實現(xiàn)快速準(zhǔn)確的數(shù)據(jù)采集和鎖相控制,從而實現(xiàn)微電網(wǎng)的平滑并網(wǎng)。
- 關(guān)鍵字: FPGA 微電網(wǎng) 并網(wǎng) 控制器
基于OpenBus系統(tǒng)的FPGA嵌入式設(shè)計與實現(xiàn)
- 隨著FPGA技術(shù)的發(fā)展,F(xiàn)PGA設(shè)計已不再只是硬件電路的設(shè)計,而是包含處理器、外國組件和接口邏輯在內(nèi)的完整數(shù)字系統(tǒng),同時在處理器中編程完成嵌入式代碼的FPGA“軟”設(shè)計。與傳統(tǒng)的主要基于硬件描述語言進行FPGA設(shè)計井發(fā)不同,本文在電路設(shè)計軟件Altium Desi gner開發(fā)環(huán)境下,結(jié)合Xilinx公司的ISE設(shè)計軟件,在Altium Designer的創(chuàng)新電子設(shè)計平臺NanoBoard 3000上,設(shè)計實現(xiàn)了基于Altium Designer特有的系統(tǒng)級設(shè)計方法OpenBus系
- 關(guān)鍵字: OpenBus FPGA 系統(tǒng) 嵌入式設(shè)計
基于DSP和FPGA的汽車防撞高速數(shù)據(jù)采集系統(tǒng)
- 隨著信息技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)已成為重要的現(xiàn)代化的工具,并且其應(yīng)用范圍也在不斷擴大,在通信、雷達、醫(yī)療、遙測遙感等領(lǐng)域得到了廣泛的應(yīng)用。本文為了汽車防撞報警設(shè)備高速信號處理的目的,采用了DSP和FPGA處理器加上相關(guān)算法,實現(xiàn)了對激光雷達回波信號能夠高速的采集和處理。
- 關(guān)鍵字: FPGA DSP 汽車防撞 高速數(shù)據(jù)
CPLD和MSP430單片機在導(dǎo)波雷達物位計中的應(yīng)用
- 導(dǎo)波雷達物位計是一種利用時域反射原理實現(xiàn)的高性能物位計。為了實現(xiàn)導(dǎo)波雷達物位計這一高精度時差測量系統(tǒng),采用了CPLD和MSP430單片機協(xié)同工作的電路設(shè)計。CPLD為信號收發(fā)模塊的核心,為發(fā)射電路中提供窄脈沖產(chǎn)生電路的周期觸發(fā)信號,并在接收電路中控制可編程延時器件AD9500實現(xiàn)等效時間采樣,把高頻的回波脈沖信號在時間軸上放大為低頻信號。以MSP430為核心的信號處理模塊根據(jù)收發(fā)模塊傳來的信號計算物位,并把物位信息以4-20 mA信號、串口等方式輸出,同時MSP430還對液晶屏、按鍵等外圍器件進行控制。實
- 關(guān)鍵字: 導(dǎo)波雷達 物位計 等效時間采樣 MSP430 CPLD
基于FPGA的模糊PID控制器設(shè)計
- 針對實現(xiàn)傳統(tǒng)模糊PID控制器時,需要建立比例、積分和微分三個模糊控制器,存在模糊規(guī)則較繁雜、運算量大、速度慢等問題,提出了以PD模糊控制器代替P1模糊控制器,采用兩個PD模糊控制器,并引入FPGA技術(shù),實現(xiàn)模糊PID控制器。通過QuartusⅡ和Matlab聯(lián)合仿真,比較了基于FBC和SBC實現(xiàn)的模糊PID控制器的控制效果,驗證了設(shè)計方案的正確性和可行性。
- 關(guān)鍵字: 模糊PID 控制器 FPGA:QuartusⅡ Matlab
基于FPGA的相關(guān)測速系統(tǒng)
- 相關(guān)測速是以隨機過程的相關(guān)理論和信息理論為基礎(chǔ)發(fā)展起來的[1-2],它的應(yīng)用始于上世紀(jì)40年代,首先應(yīng)用于軍事上,然后逐漸轉(zhuǎn)移到科學(xué)研究和民用上,現(xiàn)在已經(jīng)在各個領(lǐng)域內(nèi)得到日益廣泛的應(yīng)用。 盡管相關(guān)測速的運算量
- 關(guān)鍵字: FPGA 測速系統(tǒng)
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473