cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA的數(shù)字存儲(chǔ)示波器的顯示技術(shù)
- 1引言由于液晶顯示器(LCD)功耗低,體積小,超薄,重量輕,而且車身沒有畫面幾何圖形的失真及收斂性誤差,也...
- 關(guān)鍵字: FPGA 數(shù)字存儲(chǔ) 示波器
嵌入式系統(tǒng)聯(lián)誼會(huì)“FPGA在嵌入式系統(tǒng)中的應(yīng)用”主題討論會(huì)圓滿結(jié)束
- 隨著微電子技術(shù)和軟件技術(shù)的發(fā)展,嵌入式處理器、專用數(shù)字器件、外設(shè)和DSP算法正在以IP核的方式嵌入到FGPA中,以單芯片可編程FPGA完成整個(gè)嵌入式系統(tǒng)設(shè)計(jì)已成為現(xiàn)實(shí)。國際和國內(nèi)的眾多FPGA公司都具有這樣的芯片產(chǎn)品,并在通信、工業(yè)控制等領(lǐng)域具有廣泛的應(yīng)用。
- 關(guān)鍵字: 嵌入式系統(tǒng) FPGA SoC
基于FPGA的多功能數(shù)字鐘設(shè)計(jì)
- 文中簡要介紹了一種基于FPGA的多功能數(shù)字鐘設(shè)計(jì)方案。在實(shí)現(xiàn)數(shù)字鐘計(jì)時(shí)、校時(shí)和整點(diǎn)報(bào)時(shí)等基本功能的基礎(chǔ)上增加世界時(shí)鐘功能,能夠?qū)⒈本r(shí)間快速轉(zhuǎn)換為格林威治標(biāo)準(zhǔn)時(shí)。該方案采用VHDL和原理圖相結(jié)合的設(shè)計(jì)輸入方式,在QuartusⅡ開發(fā)環(huán)境下完成設(shè)計(jì)、編譯和仿真,并在FPGA硬件開發(fā)板上進(jìn)行測試,實(shí)驗(yàn)證明該設(shè)計(jì)方案切實(shí)可行,對(duì)FPGA的應(yīng)用和數(shù)字鐘的設(shè)計(jì)具有一定參考價(jià)值。
- 關(guān)鍵字: FPGA 多功能 數(shù)字鐘設(shè)計(jì)
基于FPGA的多通道直流電機(jī)控制器設(shè)計(jì)
- 設(shè)計(jì)了一種基于FPGA的多通道直流電機(jī)控制系統(tǒng),充分利用FPGA并行控制的特點(diǎn),采用自項(xiàng)而下的設(shè)計(jì)方法,將系統(tǒng)劃分為轉(zhuǎn)速測量模塊,并行控制模塊,PWM生成模塊,電機(jī)驅(qū)動(dòng)模塊。采用Verilog HDL語言實(shí)現(xiàn)完成了對(duì)多通道直流電機(jī)的控制。通過Quartus II自帶仿真功能對(duì)系統(tǒng)進(jìn)行時(shí)序仿真表明系統(tǒng)結(jié)構(gòu)簡單,且具有良好的功能擴(kuò)展性。
- 關(guān)鍵字: FPGA 多通道 直流電機(jī) 制器設(shè)計(jì)
基于FPGA的RBF神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn)
- 介紹了RBF神經(jīng)網(wǎng)絡(luò),并采用CORDIC算法實(shí)現(xiàn)了其隱層非線性高斯函數(shù)的映射。同時(shí),為縮減ROM表的存儲(chǔ)空間并提高查表效率,本設(shè)計(jì)還采用了基于STAM算法的非線性存儲(chǔ)。最后,以Altera公司開發(fā)的EDA工具QuarlusⅡ作為編譯、仿真平臺(tái),采用Cyclone系列中的EP1C6Q 240C8器件,實(shí)現(xiàn)了RBF神經(jīng)網(wǎng)絡(luò)在FPGA上的實(shí)現(xiàn),并以XOR問題為算例進(jìn)行硬件仿真,得出仿真結(jié)果與理論值一致。
- 關(guān)鍵字: FPGA RBF 神經(jīng)網(wǎng)絡(luò) 硬件實(shí)現(xiàn)
基于FPGA的OLED真彩色顯示設(shè)計(jì)方案
- 利用FPGA控制模塊,設(shè)計(jì)了OLED真彩色動(dòng)態(tài)圖像驅(qū)動(dòng)控制電路。介紹采用FPGA實(shí)現(xiàn)OLED外圍控制電路和256級(jí)灰...
- 關(guān)鍵字: FPGA OLED 顯示設(shè)計(jì)
Synopsys全新原型驗(yàn)證解決方案將系統(tǒng)性能提高3倍
- 提供應(yīng)用于芯片和電子系統(tǒng)加速創(chuàng)新的軟件、知識(shí)產(chǎn)權(quán)(IP)及服務(wù)的全球性領(lǐng)先供應(yīng)商新思科技公司(Synopsys, Inc., 納斯達(dá)克股票市場代碼:SNPS)日前宣布:該公司推出其Synopsys HAPS?-70系列基于FPGA的原型驗(yàn)證系統(tǒng),從而擴(kuò)展了其HAPS產(chǎn)品線以應(yīng)對(duì)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的不斷增加的規(guī)模及復(fù)雜度。
- 關(guān)鍵字: Synopsys FPGA HAPS-70
向20nm沖刺 FPGA跨入嶄新階段
- 大約在近半年前,Altera公司CTO Misha Burich先生曾向業(yè)內(nèi)媒體介紹了FPGA體系架構(gòu)的演進(jìn),以及FPGA走向硅片融合的發(fā)展大趨勢(shì)。所謂硅片融合,指的是業(yè)內(nèi)各種不同架構(gòu)的核集成于同一硅片或平臺(tái)上的發(fā)展趨勢(shì),如將MCU、DSP和FPGA這幾種不同架構(gòu)的核集成在一個(gè)芯片上,這成為業(yè)界和FPGA行業(yè)的發(fā)展的大趨勢(shì),這是市場發(fā)展的客觀需求,也已經(jīng)成為整個(gè)業(yè)界的共識(shí)。2012年9月末,Misha Burich再次向業(yè)界公布了Altera 公司如何將硅片融合這一趨勢(shì)落實(shí)到真正的產(chǎn)品上的創(chuàng)新技術(shù),并
- 關(guān)鍵字: Altera FPGA 20nm
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473