首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

51單片機加CPLD讓系統(tǒng)更高效

  •  一、引言  單片機市場可以用巨無霸來形容,其中51 單片機使用者就更多了,針對51 單片機無需更多的介紹,這里必須強調(diào)一點,只要你精通了51 單片機,以后在實際工作中選用其它單片機也很容易了,這就是初學(xué)者學(xué)習(xí)
  • 關(guān)鍵字: CPLD  51單片機  系統(tǒng)    

基于FPGA的SPI4.2接口設(shè)計

  • 1.引言SPI-4.2(System Packet Interface)是 OIF(Optical Internetworking Forum)定義的局部高速總線標(biāo)準(zhǔn),用于 PHY層芯片到鏈路層芯片的 10Gbps信號傳輸。主要應(yīng)用有 OC-192 ATM、Packet over SONET/SDH(POS)
  • 關(guān)鍵字: FPGA  4.2  SPI  接口設(shè)計    

調(diào)試FPGA硬件系統(tǒng)的一般步驟方法

  • 在調(diào)試FPGA電路時要遵循一定的原則和技巧,才能減少調(diào)試時間,避免誤操作損壞電路。一般情況下,可以參考以下步驟進(jìn)行FPGA硬件系統(tǒng)的調(diào)試。
    (1)首先在焊接硬件電路時,只焊接電源部分。使用萬用表進(jìn)行測試,排除電
  • 關(guān)鍵字: FPGA  調(diào)試  硬件系統(tǒng)  方法    

萊迪思發(fā)布新款LATTICE DIAMOND設(shè)計軟件

  • 萊迪思半導(dǎo)體公司今日宣布發(fā)布Lattice Diamond設(shè)計軟件的1.4版本,這是適用于萊迪思FPGA產(chǎn)品的設(shè)計環(huán)境。Lattice Diamond 1.4軟件的用戶將得益于幾大實用的增強功能,使得FPGA設(shè)計探索更容易并且縮短產(chǎn)品上市時間。
  • 關(guān)鍵字: 萊迪思  FPGA  Lattice Diamond 1.4  

Altera率先實現(xiàn)28-nm FPGA與PLX技術(shù)公司PCIe Gen3交換機的互操作

  • Altera公司今天宣布,成功實現(xiàn)28-nm Stratix V GX FPGA與PLX技術(shù)公司ExpressLane PCI Express (PCIe) Gen3的互操作。Stratix V GX FPGA具有硬核PCIe Gen3 IP模塊,是目前發(fā)售的能夠與PCIe Gen3交換機實現(xiàn)互操作的唯一一款FPGA。
  • 關(guān)鍵字: Altera  FPGA  

賽靈思客戶喜獲首批Zynq-7000 器件

  • 全球可編程平臺領(lǐng)導(dǎo)廠商賽靈思公司 (Xilinx, Inc. ) 今天宣布向客戶交付首批 Zynq-7000 可擴展處理平臺 (EPP),這是其完整嵌入式處理平臺發(fā)展戰(zhàn)略的一個重大里程碑,率先為開發(fā)人員提供堪比ASIC 的性能與功耗,F(xiàn)PGA 的靈活性以及微處理器的可編程性。
  • 關(guān)鍵字: 賽靈思  FPGA  Zynq-7000   

直序擴頻的研究與FPGA實現(xiàn)

  • 摘要 直接序列擴頻通信系統(tǒng)以強抗噪聲、低截獲性和多址通信等特點,在軍事及民用移動通信網(wǎng)絡(luò)中得到廣泛應(yīng)用。文中對直序擴頻的FPGA實現(xiàn)技術(shù)進(jìn)行了研究。以QuartusII為開發(fā)工具,建立了一個初步的直接序列擴頻通信系
  • 關(guān)鍵字: 實現(xiàn)  FPGA  研究  擴頻  

基于單片機和FPGA的舞臺吊桿控制器的設(shè)計

  •   在舞臺機械設(shè)備中,吊桿起著重要的傷腦筋。在大型的影劇院,一場演出往往需要調(diào)動大量的舞臺背景,有時要控制 ...
  • 關(guān)鍵字: 單片機  FPGA  舞臺吊桿控制器  

基于FPGA的高速流水線浮點乘法器設(shè)計與實現(xiàn)

  • 1 引言  在數(shù)字化飛速發(fā)展的今天,人們對微處理器的性能要求也越來越高。作為衡量微處理器 性能的主要標(biāo)準(zhǔn),主頻和乘法器運行一次乘法的周期息息相關(guān)。因此,為了進(jìn)一步提高微處 理器性能,開發(fā)高速高精度的乘法器
  • 關(guān)鍵字: FPGA  流水線  浮點  乘法器設(shè)計    

Microsemi推出SmartFusion cSoC與FPGA自有品牌計劃

  •   美高森美公司日前為其SmartFusion可定制化系統(tǒng)單芯片(cSoC)和廣泛的閃存型與反熔絲型(antifuse-based)FPGA解決方案組合推出自有品牌計劃(private labeling program)。主要的計劃內(nèi)容包括:   自定義標(biāo)志:器件可打上客戶的商標(biāo)與型號標(biāo)志   工廠編程:美高森美將負(fù)責(zé)為器件進(jìn)行編程,客戶無需自行建立編程能力與基礎(chǔ)架構(gòu)   授權(quán):Microsemi的SmartFusion cSoC已包含一顆經(jīng)授權(quán)的ARM Cortex-M3處理器硬核,因此客戶無需再
  • 關(guān)鍵字: Microsemi  FPGA  

什么是FPGA、SOC、SOPC、DSP?

  • FPGAFPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定
  • 關(guān)鍵字: FPGA  SOPC  DSP  SOC    

FPGA設(shè)計者的五項基本功

  • 記得《佟林傳》里,佟林練的基本功是“繞大樹、解皮繩”,然后才練成了什么“鬼影隨行、柳葉綿絲掌”。在我看來,成為一名說得過去的FPGA設(shè)計者,需要練好5項基本功:仿真、綜合、時序分析、調(diào)試
  • 關(guān)鍵字: FPGA    

一種基于計算機總線的CPLD加密電路設(shè)計

  • 計算機硬件技術(shù)在不斷進(jìn)步,例如CPU的運行速度由初期的216MHz,到如今的1GHz以上,內(nèi)存由原來的1Mbit到現(xiàn)在的256512Mbit,這些都給軟件運行提供了良好的環(huán)境,同時也帶動了計算機軟件行業(yè)的大力發(fā)展。隨著軟件產(chǎn)品
  • 關(guān)鍵字: CPLD  計算機總線  電路設(shè)計  加密    

基于FPGA增量式編碼器的接口設(shè)計與實現(xiàn)

  • 摘要 光電增量式編碼器,又稱光電角位置傳感器,是電氣傳動系統(tǒng)中用來測量電動機轉(zhuǎn)速和轉(zhuǎn)子位置的核心部件。分析了光電編碼器4倍頻原理,提出了一種基于可縞程邏輯器件FPGA對光電增量式編碼器輸出信號4倍頻、鑒相、計
  • 關(guān)鍵字: FPGA  增量式編碼器  接口設(shè)計    

基于FPGA的行間轉(zhuǎn)移面陣CCD驅(qū)動電路設(shè)計

  • 1、引言電荷耦合器件(CCD)是一種光電轉(zhuǎn)換式圖像傳感器,它將圖像信號直接轉(zhuǎn)換成電信號。由于CCD具有集成度高、低功耗、低噪聲、測量精度高、壽命長等諸多優(yōu)點,因此在精密測量、非接觸無損檢測、文件掃描與航空遙感
  • 關(guān)鍵字: FPGA  CCD  轉(zhuǎn)移  面陣    
共6991條 269/467 |‹ « 267 268 269 270 271 272 273 274 275 276 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473