首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

基于FPGA的915MHz射頻讀卡器設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  915MHz  射頻讀卡器  RFID  

基于麥克風(fēng)陣列聲源定位系統(tǒng)的FPGA實(shí)現(xiàn)

  • 摘要:論述了基于麥克風(fēng)陣列的聲源定位技術(shù)的基本原理,給出了利用FPGA實(shí)現(xiàn)系統(tǒng)各模塊的設(shè)計(jì)方法。重點(diǎn)介紹了其原理和模塊的電路實(shí)現(xiàn),給出的基于FPGA設(shè)計(jì)實(shí)驗(yàn)結(jié)果表明,系統(tǒng)最大限度發(fā)揮了FPGA的優(yōu)勢(shì)、簡(jiǎn)化了系統(tǒng)設(shè)
  • 關(guān)鍵字: FPGA  麥克風(fēng)陣列  聲源定位  系統(tǒng)    

FSK/PSK調(diào)制的FPGA實(shí)現(xiàn)

  • 摘要:基于DDS和VHDL硬件描述技術(shù),采用大規(guī)??删幊涕T陣列FPGA,實(shí)現(xiàn)了FSK和PSK數(shù)字調(diào)制。介紹了m偽隨機(jī)基帶碼元發(fā)生器、跳變檢測(cè)器和DDS信號(hào)發(fā)生等模塊。系統(tǒng)參數(shù)易修改、可移植性強(qiáng)、性能穩(wěn)定。
    關(guān)鍵詞:FSK/PS
  • 關(guān)鍵字: FPGA  FSK  PSK  調(diào)制    

基于HyperLynx的FPGA系統(tǒng)信號(hào)完整性仿真分析

  • 摘要:針對(duì)目前高速電路發(fā)展帶來(lái)的信號(hào)完整性問(wèn)題,在分析信號(hào)完整性要求的基礎(chǔ)上,借助HyperLynx仿真軟件,通過(guò)器件IBIS模型,對(duì)基于EP2C8和TMS320F2812組成的系統(tǒng)進(jìn)行信號(hào)完整性分析和仿真。基于反射原理來(lái)介紹減少
  • 關(guān)鍵字: HyperLynx  FPGA  系統(tǒng)  仿真分析    

基于FPGA的二值圖像連通域快速標(biāo)記

  • 摘要:針對(duì)連通域標(biāo)記算法運(yùn)算量大、速度慢、硬件實(shí)現(xiàn)困難的缺點(diǎn),提出一種適于現(xiàn)場(chǎng)可編程邏輯門陣列(FPGA)實(shí)現(xiàn)的二值圖像連通域快速標(biāo)記的算法,并用VHDL硬件開發(fā)語(yǔ)言在XILINX公司的FPGA上實(shí)現(xiàn)。實(shí)驗(yàn)結(jié)果表明了該算
  • 關(guān)鍵字: FPGA  二值圖像  標(biāo)記    

走向成熟的智能數(shù)字視頻監(jiān)控

  •   摘要:視頻監(jiān)控技術(shù)伴隨著“平安中國(guó)”的暢想以及北京奧運(yùn)會(huì)和上海世博會(huì)等大型活動(dòng)的順利舉辦,成為近期備受關(guān)注的電子技術(shù)應(yīng)用領(lǐng)域。作為智能數(shù)字視頻核心的半導(dǎo)體器件,在智能監(jiān)控技術(shù)的普及中占據(jù)著極為重要的地位,本文通過(guò)多個(gè)角度,解析數(shù)字視頻監(jiān)控發(fā)展趨勢(shì)及其對(duì)半導(dǎo)體產(chǎn)品的需求。   關(guān)鍵詞:視頻監(jiān)控;傳感器;DSP;FPGA   對(duì)于每個(gè)人而言,平安是幸福生活最基本的要素之一,而如何保障平安生活,無(wú)疑需要時(shí)刻有一雙慧眼的保護(hù)。無(wú)論是生活安全的監(jiān)控、突發(fā)事件的預(yù)警、交通違章情況和流量
  • 關(guān)鍵字: 視頻監(jiān)控  DSP  FPGA  201105  

基于CPLD的DSP與聲卡接口技術(shù)

  • 1引言使用復(fù)雜可編程邏輯器件(CPLD)可提高系統(tǒng)集成度、降低噪聲、增強(qiáng)系統(tǒng)可靠性并降低成本,同時(shí)它...
  • 關(guān)鍵字: DSP  CPLD  聲卡  接口技術(shù)  

基于FPGA的SPI總線在軟件接收機(jī)上的應(yīng)用

  • 摘要:在軟件接收機(jī)的研究中,為了實(shí)現(xiàn)在GPS或者北斗模式下基帶對(duì)射頻前端數(shù)據(jù)的采集,在Altera公司的CycloneⅢ系列FPGA器件上采用VERILOG語(yǔ)言編寫了SPI總線協(xié)議,完成了對(duì)射頻前端芯片GPS/北斗兩種工作模式的切換,
  • 關(guān)鍵字: FPGA  SPI  總線  軟件接收機(jī)    

基于FPGA的電臺(tái)接口轉(zhuǎn)換模塊設(shè)計(jì)

  • 摘要:目前市場(chǎng)上電臺(tái)接口轉(zhuǎn)換模塊大多都采用模擬電路,其帶來(lái)穩(wěn)定性差,工藝復(fù)雜等缺陷。通過(guò)采用數(shù)字信號(hào)處理技術(shù)來(lái)處理信號(hào)通信,提高信號(hào)的傳輸速率和降低傳輸?shù)恼`碼率,并提高系統(tǒng)的穩(wěn)定性,節(jié)省信道資源。這
  • 關(guān)鍵字: FPGA  電臺(tái)  接口轉(zhuǎn)換  模塊設(shè)計(jì)    

基于FPGA的多功能密碼鎖的設(shè)計(jì)

  • 摘要:本文設(shè)計(jì)的基于FPGA的電子密碼鎖,具有記憶和修改6位密碼、輸入密碼位數(shù)指示及防止多次試探密碼等功能,與銀行卡的原理和功能極其相似,使得密碼鎖的保密和安全性能進(jìn)一步增強(qiáng)。最后,給出了在Quartus II軟件
  • 關(guān)鍵字: FPGA  多功能  密碼鎖    

基于FPGA的FIR濾波器設(shè)計(jì)與仿真

  • 摘要:FIR數(shù)字濾波器以其良好的線性相位特性被廣泛使用,屬于數(shù)字信號(hào)處理的基本模塊之一。FPGA具有的靈活的可編程邏輯可以方便地實(shí)現(xiàn)高速數(shù)字信號(hào)處理。為了提高實(shí)時(shí)數(shù)字信號(hào)處理的速度,利用FPGA芯片內(nèi)部的ROM實(shí)現(xiàn)
  • 關(guān)鍵字: FPGA  FIR  濾波器設(shè)計(jì)  仿真    

單片機(jī)脈沖信號(hào)源的CPLD實(shí)現(xiàn)方案

  • 單片機(jī)產(chǎn)生的脈沖信號(hào)源由于是靠軟件實(shí)現(xiàn)的,所以輸出頻率及步進(jìn)受單片機(jī)時(shí)鐘頻率、指令數(shù)和指令執(zhí)行周期的限制。文中介紹了一種以CPLD為核心的脈沖信號(hào)源,脈沖信號(hào)源的參數(shù)(頻率、占空比)由工控機(jī)通過(guò)I/O板卡設(shè)置
  • 關(guān)鍵字: 實(shí)現(xiàn)  方案  CPLD  信號(hào)源  脈沖  單片機(jī)  

基于DDS技術(shù)三相功率可控PWM信號(hào)的FPGA實(shí)現(xiàn)

  • 摘要:本文利用FPGA和DDS技術(shù)實(shí)現(xiàn)了高精度、高分辨率的三相PWM脈沖信號(hào),并通過(guò)AGC程控放大技術(shù)實(shí)現(xiàn)對(duì)PWM信號(hào)的功率可控。本設(shè)計(jì)具有控制靈活,輸出頻率穩(wěn)定和范圍寬等優(yōu)點(diǎn),具有廣闊的應(yīng)用價(jià)值。
    關(guān)鍵詞:現(xiàn)場(chǎng)可
  • 關(guān)鍵字: FPGA  DDS  PWM  三相功率    

基于CPLD的DSP與聲卡的接口技術(shù)

  • 基于CPLD的DSP與聲卡的接口技術(shù),1引言使用復(fù)雜可編程邏輯器件(CPLD)可提高系統(tǒng)集成度、降低噪聲、增強(qiáng)系統(tǒng)可靠性并降低成本,同時(shí)它不僅具有電擦除特性,而且出現(xiàn)了邊緣掃描及在線編程等高級(jí)特性,因而可用于狀態(tài)機(jī)、同步、譯碼、解碼、計(jì)數(shù)、總線接
  • 關(guān)鍵字: 接口  技術(shù)  聲卡  DSP  CPLD  基于  

基于FPGA的語(yǔ)音信號(hào)實(shí)時(shí)處理

  • 摘要:介紹一種在語(yǔ)音識(shí)別系統(tǒng)中運(yùn)用FPGA技術(shù)對(duì)語(yǔ)音信號(hào)進(jìn)行前期實(shí)時(shí)處理的方法。利用DSPBuilder設(shè)計(jì)信...
  • 關(guān)鍵字: FPGA  語(yǔ)音  
共6991條 295/467 |‹ « 293 294 295 296 297 298 299 300 301 302 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473