EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
FPGA在嵌入式系統(tǒng)中的開(kāi)發(fā)方向
- FPGA在嵌入式系統(tǒng)中的開(kāi)發(fā)方向,早期的嵌入式系統(tǒng)一般是以通用處理器或單片機(jī)為核心,在外圍電路中加入存儲(chǔ)器、功率驅(qū)動(dòng)器、通信接口、顯示接口、人機(jī)輸入接口等外圍接口,再加上應(yīng)用軟件,有些還加上了嵌入式操作系統(tǒng),從而構(gòu)成完整的系統(tǒng)?! ‰S
- 關(guān)鍵字: 方向 開(kāi)發(fā) 系統(tǒng) 嵌入式 FPGA
CPLD的串口通信設(shè)計(jì)
- 一、硬件電路設(shè)計(jì) 本文選用CPLD 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行串口通信設(shè)計(jì),框圖如下圖1 所示?! ? 圖1 CPLD串口通信模塊硬件設(shè)計(jì) 二、VHDL程序模塊設(shè)計(jì)及描述 使用VHDL 對(duì)CPL
- 關(guān)鍵字: 設(shè)計(jì) 通信 串口 CPLD
在賽靈思FPGA設(shè)計(jì)中保留可重復(fù)結(jié)果
- 滿足設(shè)計(jì)的時(shí)序要求本身已非易事,而要實(shí)現(xiàn)某項(xiàng)設(shè)計(jì)的整體時(shí)序具有完全可重復(fù)性有時(shí)候卻是不可能的任務(wù)。幸運(yùn)的是,設(shè)計(jì)人員可以借助有助于實(shí)現(xiàn)可重復(fù)時(shí)序結(jié)果的設(shè)計(jì)流程概念。影響最大的四個(gè)方面分別是 HDL 設(shè)計(jì)實(shí)踐、綜合優(yōu)化、平面布局和實(shí)施方案。 就獲得可重復(fù)結(jié)果而言,資源利用和頻率要求都很高的設(shè)計(jì)是最大的挑戰(zhàn)。它們也是可重復(fù)結(jié)果流程需求最高的設(shè)計(jì)。得到可重復(fù)結(jié)果的第一步是在 HDL設(shè)計(jì)階段運(yùn)用設(shè)計(jì)合理的實(shí)踐。遵循出色的分層邊界實(shí)踐有助于保持邏輯整體性,而這在設(shè)計(jì)變更時(shí)有助于保持可重復(fù)結(jié)果。一條不錯(cuò)的規(guī)
- 關(guān)鍵字: Xilinx FPGA
基于賽靈思Virtex-5 FPGA的LTE仿真器實(shí)現(xiàn)
- 功能強(qiáng)大的可編程邏輯平臺(tái)使得Prisma Engineering公司能夠針對(duì)所有蜂窩網(wǎng)絡(luò)提供可重配置無(wú)線測(cè)試設(shè)備。長(zhǎng)期演進(jìn)(LTE)是移動(dòng)寬帶的最3GPP標(biāo)準(zhǔn),它打破了現(xiàn)有蜂窩網(wǎng)絡(luò)的固有模式。LTE與前代UMTS和GSM標(biāo)準(zhǔn)相比,除采用高頻譜效率的射頻技術(shù)外,其架構(gòu)還得到了大幅簡(jiǎn)化。LTE系統(tǒng)的無(wú)線接入部分Node-B,是連接無(wú)線電和整個(gè)互聯(lián)網(wǎng)協(xié)議核心網(wǎng)絡(luò)之間的邊緣設(shè)備。這種架構(gòu)無(wú)法監(jiān)測(cè)和測(cè)試等效于UMTS中間鏈路上的元件。必須通過(guò)無(wú)線電接口,才能有效地測(cè)試LTE網(wǎng)絡(luò)元件。 這正是Prisma
- 關(guān)鍵字: Xilinx FPGA Virtex-5
以基于賽靈思 FPGA 的硬件加速技術(shù)打造高速系統(tǒng)
- 設(shè)計(jì)人員時(shí)常需要通過(guò)增加計(jì)算能力或額外輸入(或兩者)延長(zhǎng)現(xiàn)有的嵌入式系統(tǒng)的壽命。而可編程系統(tǒng)平臺(tái)在這里大有用武之地。我們?cè)?jīng)希望用安全網(wǎng)絡(luò)連接功能升級(jí)一套網(wǎng)絡(luò)可編程系統(tǒng)。安全網(wǎng)絡(luò)連接功能需要加密才能運(yùn)行安全外殼 (SSH)、傳輸層安全 (TLS)、安全套接層(SSL) 或虛擬專用網(wǎng) (VPN) 等協(xié)議。這種安全需求與把各種系統(tǒng)接入因特網(wǎng)的需求同步增長(zhǎng),例如,為了啟用遠(yuǎn)程管理與分布式控制系統(tǒng)。 因該領(lǐng)域仍在發(fā)展并且標(biāo)準(zhǔn)尚未固定,因此成本主要取決于一次性工程費(fèi)用。所以,F(xiàn)PGA 技術(shù)能實(shí)現(xiàn)最高價(jià)值。
- 關(guān)鍵字: Xilinx FPGA
賽靈思推出ISE 12.3設(shè)計(jì)套件,引入AMBA 4 AXI4 IP 核
- ISE12.3增強(qiáng)PlanAhead 設(shè)計(jì)與分析控制臺(tái),并進(jìn)一步優(yōu)化功耗,標(biāo)志著支持 AXI4 接口IP的推出,和即插即用FPGA 設(shè)計(jì)的實(shí)現(xiàn) 賽靈思公司(Xilinx, Inc. )宣布推出 ISE® 12.3設(shè)計(jì)套件,這標(biāo)志著這個(gè)FPGA 行業(yè)領(lǐng)導(dǎo)者針對(duì)片上系統(tǒng)設(shè)計(jì)的互聯(lián)功能模塊, 開(kāi)始推出滿足AMBA® 4 AXI4 規(guī)范的IP核,以及用于提高生產(chǎn)力的 PlanAhead™ 設(shè)計(jì)和分析控制臺(tái),同時(shí)還推出了用于降低了Spartan®-6 FPG
- 關(guān)鍵字: Xilinx FPGA ISE
手把手課堂:Xilinx FPGA設(shè)計(jì)時(shí)序約束指南
- 作為賽靈思用戶論壇的定期訪客,我注意到新用戶往往對(duì)時(shí)序收斂以及如何使用時(shí)序約束來(lái)達(dá)到時(shí)序收斂感到困惑。為幫助 FPGA設(shè)計(jì)新手實(shí)現(xiàn)時(shí)序收斂,讓我們來(lái)深入了解時(shí)序約束以及如何利用時(shí)序約束實(shí)現(xiàn)FPGA 設(shè)計(jì)的最優(yōu)結(jié)果。 何為時(shí)序約束? 為保證設(shè)計(jì)的成功,設(shè)計(jì)人員必須確保設(shè)計(jì)能在特定時(shí)限內(nèi)完成指定任務(wù)。要實(shí)現(xiàn)這個(gè)目的,我們可將時(shí)序約束應(yīng)用于連線中——從某 FPGA 元件到 FPGA 內(nèi)部或 FPGA 所在 PCB 上后續(xù)元件輸入的一條或多條路徑。 在 FPGA 設(shè)計(jì)
- 關(guān)鍵字: Xilinx FPGA 設(shè)計(jì)時(shí)序
LXI總線數(shù)字化儀模塊設(shè)計(jì)
- 介紹了一種基于LXI總線數(shù)字化儀模塊的總體設(shè)計(jì)方案。該數(shù)字化儀模塊以FPGA和DSP作為采集控制和信號(hào)處理核心單元,兼容兩種標(biāo)準(zhǔn)頻率中頻信號(hào)的采集與數(shù)據(jù)處理,采用基于IEEE1588精密時(shí)鐘協(xié)議提供的時(shí)間基準(zhǔn)進(jìn)行精確定時(shí)觸發(fā)。軟件系統(tǒng)在Windows NT平臺(tái)上實(shí)現(xiàn),開(kāi)發(fā)了基于Lab Windows/CVI的虛擬儀器軟面板,保證了模塊運(yùn)行的穩(wěn)定性和人機(jī)界面的友好。本數(shù)字化儀模塊的特點(diǎn)在于該模塊在高性能FPGA的控制下實(shí)現(xiàn)兩種中頻信號(hào)采集,最高采樣頻率可達(dá)130 MHz,可靠性、穩(wěn)定性好,具有較好的實(shí)用價(jià)值
- 關(guān)鍵字: LXI總線 FPGA DSP IEEE1588 201104
基于NETFPGA的手背靜脈身份認(rèn)證系統(tǒng)
- 本作品設(shè)計(jì)并實(shí)現(xiàn)了一種基于近紅外手背靜脈檢測(cè)生物特征的個(gè)人身份認(rèn)證系統(tǒng)(VAS系統(tǒng)),在Xilinx公司提供的NetFPGA開(kāi)發(fā)平臺(tái)上完成了系統(tǒng)開(kāi)發(fā)。實(shí)現(xiàn)了手背靜脈圖像的采集、處理、存儲(chǔ)和匹配驗(yàn)證等功能,充分發(fā)揮了FPGA硬件功能,采用軟硬件協(xié)同思想,流水線策略和并行處理的方法,移植和優(yōu)化了軟件算法。同時(shí)對(duì)NetFPGA平臺(tái)進(jìn)行了改造和擴(kuò)展;還實(shí)現(xiàn)了靈活、友好的交互界面,安全級(jí)別高,擴(kuò)展性強(qiáng)。
- 關(guān)鍵字: 嵌入式系統(tǒng) FPGA 身份認(rèn)證 生物特征 手背靜脈 201104
基于DSP Builder的子帶分解自適應(yīng)濾波器的FPGA實(shí)現(xiàn)
- 自適應(yīng)濾波器已經(jīng)廣泛應(yīng)用于信道均衡、回聲取消、系統(tǒng)識(shí)別、頻譜估計(jì)等各個(gè)方面?;谧訋Х纸獾淖赃m應(yīng)濾波...
- 關(guān)鍵字: 子帶分解 自適應(yīng)濾波器 FPGA Altera
中國(guó)國(guó)際醫(yī)療電子技術(shù)大會(huì)隆重登場(chǎng)
- 權(quán)威的市場(chǎng)分析、領(lǐng)先的技術(shù)方案、關(guān)鍵元器件展示與講解,2011年4月19日,眾多精彩內(nèi)容伴隨著第四屆中國(guó)國(guó)際醫(yī)療電子大會(huì)(CMET2011)一同亮相深圳。深圳醫(yī)療器械行業(yè)協(xié)會(huì)會(huì)長(zhǎng)陶篤純、藍(lán)韻集團(tuán)產(chǎn)品市場(chǎng)部總監(jiān)劉明宇、中國(guó)科學(xué)院深圳先進(jìn)技術(shù)研究院 鄭海榮博士分別從深圳醫(yī)療器械產(chǎn)業(yè)發(fā)展概況、醫(yī)改兩年帶來(lái)的機(jī)遇與挑戰(zhàn)、多學(xué)科交叉驅(qū)動(dòng)醫(yī)療儀器創(chuàng)新關(guān)鍵等角度出發(fā),
- 關(guān)鍵字: TI FPGA 醫(yī)療超聲
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473