EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于FPGA 的立體LED顯示驅(qū)動(dòng)器的設(shè)計(jì)
- 【摘要】將LED 顯示屏的特點(diǎn)和自由立體顯示的視覺(jué)效果相結(jié)合,采用特殊的LED 立體顯示屏,利用片上系統(tǒng)(SoC)和可編程片上系統(tǒng)(SoPC)的設(shè)計(jì)方法,提出立體LED 顯示屏控制系統(tǒng)的完整設(shè)計(jì)方案。在LED 時(shí)序發(fā)生器的設(shè)
- 關(guān)鍵字: FPGA LED 驅(qū)動(dòng)器
數(shù)字頻率信號(hào)校正的FPGA實(shí)現(xiàn)
- 0引言在無(wú)線電接收機(jī)系統(tǒng)中,由于會(huì)受到發(fā)射機(jī)運(yùn)動(dòng)、接收機(jī)運(yùn)動(dòng)和標(biāo)準(zhǔn)頻率隨時(shí)間動(dòng)態(tài)變化等因素的...
- 關(guān)鍵字: FPGA 數(shù)頻率校正 CORDIC 無(wú)線電接收機(jī) 頻偏校正
基于比時(shí)法的晶振頻率測(cè)量建模與分析
- 0引言石英晶體振蕩器受制造工藝、器件老化以及外部溫度等因素影響,其實(shí)際頻率值與標(biāo)稱頻率值存在...
- 關(guān)鍵字: 晶振頻率測(cè)量 比時(shí)法 石英晶體振蕩器 CPLD
FPGA在微型投影儀中的設(shè)計(jì)應(yīng)用
- FPGA在微型投影儀中的設(shè)計(jì)應(yīng)用, 一種新型、僅手掌大小的便攜式視頻投影儀正快速地在越來(lái)越多的商務(wù)人士中流行開(kāi)來(lái)。這種稱為微型投影儀的小型設(shè)備,使用了新型投影技術(shù),可以隨時(shí)隨地在任何平整的平面上顯示靜止或移動(dòng)的圖像。它們將廣泛替代移
- 關(guān)鍵字: 應(yīng)用 設(shè)計(jì) 投影儀 微型 FPGA
賽靈思28Gbps收發(fā)器滿足對(duì)帶寬的爆炸性需求
- 賽靈思公司(Xilinx Inc., )宣布推出具有28Gbps 串行收發(fā)器,支持下一代 100 - 400Gbps 應(yīng)用的 Virtex-7 HT FPGA。該系列28nm FPGA 使得通信設(shè)備商可以開(kāi)發(fā)更高集成以及帶寬效率的系統(tǒng),以滿足全球有線基礎(chǔ)設(shè)施和數(shù)據(jù)中心對(duì)帶寬的爆炸性需求。該系列器件集成了業(yè)內(nèi)最高速度和最低的收發(fā)器時(shí)鐘抖動(dòng)性能,同時(shí)還支持最嚴(yán)苛的光學(xué)及背板協(xié)議。
- 關(guān)鍵字: 賽靈思 FPGA
Lattice的另類生存模式
- 在FPGA行業(yè),Lattice等中小公司為了避免和大型FPGA公司直接競(jìng)爭(zhēng),通常推出一些具有差異化的產(chǎn)品,例如在可編程混合信號(hào)芯片,使FPGA涉足傳統(tǒng)模擬領(lǐng)地。 為改善電路板的電源與數(shù)字化管理,Lattice于10月12日發(fā)布了Platfrom Manager。該產(chǎn)品已是Lattice電源管理產(chǎn)品的第三代了—Lattice早在2003年推出了第一代產(chǎn)品—Power Manager,主要功能是排序和監(jiān)控;2006年推出Power Manager II,增加了熱插拔、電壓測(cè)量、微調(diào)閾度。
- 關(guān)鍵字: Lattice FPGA 201011
抗SEU存儲(chǔ)器的設(shè)計(jì)的FPGA實(shí)現(xiàn)
- 抗SEU存儲(chǔ)器的設(shè)計(jì)的FPGA實(shí)現(xiàn), O 引言 隨著我國(guó)航空航天事業(yè)的迅猛發(fā)展,衛(wèi)星的應(yīng)用越來(lái)越廣泛。然而,太空環(huán)境復(fù)雜多變,其中存在著各種宇宙射線與高能帶電粒子,它們對(duì)運(yùn)行于其中的電子器件會(huì)產(chǎn)生各種輻射效應(yīng)。輻射效應(yīng)對(duì)電子器件的影響
- 關(guān)鍵字: 實(shí)現(xiàn) FPGA 設(shè)計(jì) 存儲(chǔ)器 SEU
正交相干檢波方法及FPGA的實(shí)現(xiàn)
- 正交相干檢波方法及FPGA的實(shí)現(xiàn),引言
現(xiàn)代雷達(dá)普遍采用相參信號(hào)來(lái)進(jìn)行處理,而如何獲得高精度基帶數(shù)字正交(I,Q)信號(hào)是整個(gè)系統(tǒng)信號(hào)處理成敗的關(guān)鍵。傳統(tǒng)的做法是采用模擬相位檢波器來(lái)得到I、Q信號(hào),其正交性能一般為:幅度平衡在2%左右,相位 - 關(guān)鍵字: 實(shí)現(xiàn) FPGA 方法 相干 正交
基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì)
- 基于Virtex-5 FPGA的音視頻監(jiān)視系統(tǒng)設(shè)計(jì),引言
本文探討在Virtex-5 FPGA中實(shí)現(xiàn)設(shè)計(jì)的一些難題,然后用一個(gè)項(xiàng)目作為示范來(lái)詳解充分利用其功能集的技法。設(shè)計(jì)過(guò)程包括幾個(gè)步驟,從針對(duì)應(yīng)用選擇適合的Virtex-5開(kāi)始。為便于本文敘述,我們假定IP模塊已經(jīng)過(guò)匯編 - 關(guān)鍵字: 系統(tǒng) 設(shè)計(jì) 監(jiān)視 音視頻 Virtex-5 FPGA 基于
一種基于FPGA的太陽(yáng)跟蹤器的設(shè)計(jì)及實(shí)現(xiàn)
- 0引言太陽(yáng)能是一種清潔無(wú)污染的能源,取之不盡,用之不竭,發(fā)展前景廣闊。但是太陽(yáng)能具有間歇性及強(qiáng)度...
- 關(guān)鍵字: FPGA 太陽(yáng)跟蹤器
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473