首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

基于FPGA技術(shù)的模擬雷達(dá)信號實(shí)現(xiàn)

  • 前言 FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得
  • 關(guān)鍵字: FPGA  模擬  雷達(dá)信號    

Altera發(fā)布28-nm Stratix V FPGA系列

  • Stratix V FPGA突破帶寬瓶頸,同時降低了系統(tǒng)功耗和成本 2010年4月20號,北京——Altera公司(NASDAQ: ALTR)今天發(fā)布業(yè)界帶寬最大的FPGA——下一代28-nm Stratix? V FPGA。Stratix V FPGA具有1.6 Tbps串行交換能力,采用各種創(chuàng)新技術(shù)和前沿28-nm工藝,降低了寬帶應(yīng)用的成本和功耗。 Stratix V FPGA系列采用TSMC 28-nm高性能(HP)工藝進(jìn)行制造,提供1
  • 關(guān)鍵字: Altera  28-nm  Stratix V FPGA  

采用VC++程序的FPGA重配置設(shè)計(jì)方案

  • 采用VC++程序的FPGA重配置設(shè)計(jì)方案,采用VC++程序的FPGA重配置設(shè)計(jì)方案利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點(diǎn),通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實(shí)現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是
  • 關(guān)鍵字: 設(shè)計(jì)  方案  配置  FPGA  VC  程序  采用  

基于FPGA的∑-Δ D/A轉(zhuǎn)換器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:數(shù)模轉(zhuǎn)換器可以將一個二進(jìn)制數(shù)字量轉(zhuǎn)換成與該數(shù)字量成正比的電壓值,可應(yīng)用于可編程電壓源、波形發(fā)生器等。本文采用數(shù)字化技術(shù),用FPGA實(shí)現(xiàn)了一個簡單的一階8位∑-Δ 型DAC,只占用幾個CLB。FPGA的速度和柔性的
  • 關(guān)鍵字: FPGA  轉(zhuǎn)換器    

基于FPGA的絕對式編碼器通信接口設(shè)計(jì)

  • 0引言光電碼盤是一種基本的位置、速度檢測反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服...
  • 關(guān)鍵字: FPGA  RCN226  絕對式編碼器  通信接口  

拋棄細(xì)枝末節(jié),專注原型創(chuàng)意

  •   市場中很多憑借絕妙創(chuàng)意而大獲成功的電子產(chǎn)品或設(shè)備。獨(dú)特創(chuàng)意的核心是最終能夠使一款設(shè)備從其他設(shè)備中脫穎而出、在某種情況下甚至可定義一種全新的產(chǎn)品類型。   當(dāng)然,在市場中定義產(chǎn)品獨(dú)特性的因素還有很多,例如低成本、率先上市或者更優(yōu)異的性能等。但是,隨著同類設(shè)計(jì)方案迎頭趕上,這種獨(dú)特性很快就會消失殆盡。僅靠日后逐步改進(jìn)表現(xiàn)得更出色的小器件,無論當(dāng)下可提供何種優(yōu)勢,也會很快被其它改進(jìn)得更好的同類競爭產(chǎn)品所超越。   真正成功的訣竅是搶先開發(fā)出獨(dú)特的器件創(chuàng)意與概念,并將其轉(zhuǎn)變成可為用戶實(shí)現(xiàn)理想體驗(yàn)的功能器件
  • 關(guān)鍵字: altium  產(chǎn)品設(shè)計(jì)  FPGA  

基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn)

  • 基于FPGA的B超成像系統(tǒng)圖像采集的原理和實(shí)現(xiàn), 1、引言醫(yī)學(xué)超聲診斷成像技術(shù)大多數(shù)采用超聲脈沖回波法,即利用探頭產(chǎn)生超聲波進(jìn)入人體,由人體組織反射產(chǎn)生的回波經(jīng)換能器接收后轉(zhuǎn)換為電信號,經(jīng)過提取、放大、處理,再由數(shù)字掃描變換器轉(zhuǎn)換為標(biāo)準(zhǔn)視頻信號,
  • 關(guān)鍵字: FPGA  B超成像  系統(tǒng)  圖像采集    

基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

  • 0引言美國國家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu)...
  • 關(guān)鍵字: FPGA  A/D轉(zhuǎn)換  ADC08D1000  

強(qiáng)強(qiáng)聯(lián)合,i-IP(唐芯微電子)與高清H.264 IP聯(lián)姻

  •   如果說:“生意要從整合資源開始”,i-IP(唐芯微電子)正是抓住了這一點(diǎn),成立以來不斷強(qiáng)化自身FPGA平臺設(shè)計(jì)技術(shù)實(shí)力同時,一直瞄準(zhǔn)產(chǎn)業(yè)鏈中各領(lǐng)域優(yōu)勢資源,尋找適合自身業(yè)務(wù)發(fā)展需要的優(yōu)質(zhì)產(chǎn)品和企業(yè),為滿足目標(biāo)客戶對基于FPGA硬件平臺與各類IP產(chǎn)品的需求,不斷聚集強(qiáng)勢資源,始終朝著“力爭成為FPGA產(chǎn)業(yè)頂尖服務(wù)提供商”的經(jīng)營目標(biāo)邁進(jìn)。   此前,經(jīng)過大半年的相互了解、探索合作模式,與Jointwave(技微聯(lián)合)達(dá)成共同代理合作意向。 Jointw
  • 關(guān)鍵字: 唐芯微電子  FPGA  IP  

基于FPGA的高速FIFO電路設(shè)計(jì)

  • 給出異步FIFO電路在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,由FPGA生成獨(dú)立時鐘域的FIFO緩存器,采用FIFO的可編程設(shè)置參數(shù)啟動數(shù)據(jù)傳輸,根據(jù)讀寫時鐘頻率異同的傳輸要求和FIFO的特性,采用一套控制電路,解決了可變速率數(shù)據(jù)緩存和固定時鐘傳輸?shù)膯栴}。
  • 關(guān)鍵字: FIFO  FPGA  時鐘  201004  

FPGA上同步開關(guān)噪聲的分析

  • FPGA上同步開關(guān)噪聲的分析, 概述  隨著半導(dǎo)體技術(shù)的快速發(fā)展,近年來FPGA 的器件容量和輸入輸出的管腳數(shù)量都極大的增加了,例如StratixIV 器件,最大的一款EP4SE680 擁有68.11 萬個邏輯單元和1104個輸入輸出管腳。大量的輸出管腳在同一時刻
  • 關(guān)鍵字: 分析  噪聲  開關(guān)  同步  FPGA  

一種GPS定位替代系統(tǒng)的FPGA實(shí)現(xiàn)

  • 摘 要:本文在分析目前使用的GPS定位系統(tǒng)的基礎(chǔ)上,探討了一種替代系統(tǒng),系統(tǒng)通過接收不同城市廣播電臺的發(fā)出的報時信號,算出這些地方距離定位設(shè)備所在地的距離,進(jìn)而確定本地的確切地理位置,設(shè)計(jì)了系統(tǒng)的FPGA實(shí)現(xiàn)
  • 關(guān)鍵字: FPGA  GPS  定位  系統(tǒng)    

基于DSP與FPGA的跟蹤伺服運(yùn)動控制

  • 基于DSP與FPGA的跟蹤伺服運(yùn)動控制,摘 要: 在分析光電跟蹤伺服系統(tǒng)特點(diǎn)的基礎(chǔ)上,以TI公司DSP芯片TMS320F2812作為主控制芯片,采用FPGA進(jìn)行邏輯時序控制,設(shè)計(jì)了基于DSP和FPGA的多軸伺服運(yùn)動控制器。給出了該控制器的功能和硬件結(jié)構(gòu)以及軟件流程設(shè)計(jì)
  • 關(guān)鍵字: 運(yùn)動  控制  伺服  跟蹤  DSP  FPGA  基于  

基于網(wǎng)口傳輸?shù)腖ED同步屏控制系統(tǒng)及其FPGA實(shí)現(xiàn)

  • 摘要:介紹一種以FPGA為核心,基于網(wǎng)口傳輸?shù)娜矢呋叶韧絃ED顯示屏控制系統(tǒng)的設(shè)計(jì)方法。該設(shè)計(jì)改變傳統(tǒng)設(shè)計(jì)中低效高成本的信號采集和傳送方式,改用實(shí)時采集DVI接口顯示信號、通過網(wǎng)口傳輸數(shù)據(jù),采用高集成度FPGA
  • 關(guān)鍵字: FPGA  實(shí)現(xiàn)  控制系統(tǒng)  同步  傳輸  LED  

基于FPGA的1553B通信模塊的設(shè)計(jì)

  •  根據(jù)電路的設(shè)計(jì)指標(biāo)設(shè)計(jì)電路,并進(jìn)行仿真和實(shí)驗(yàn)研究,實(shí)驗(yàn)結(jié)果表明該變換器能在寬電壓輸入范圍內(nèi)穩(wěn)定輸出約400 V直流電壓,輸入電流波形基本與電壓波形一致,功率因數(shù)達(dá)到0.99以上,實(shí)現(xiàn)了高功率因數(shù)的校正,可有效抑制輸入電流諧波。
  • 關(guān)鍵字: 模塊  設(shè)計(jì)  通信  1553B  FPGA  基于  
共6991條 350/467 |‹ « 348 349 350 351 352 353 354 355 356 357 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473