首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> cpld/fpga

幀同步系統(tǒng)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 1 引言
    數(shù)字通信時(shí),一般以一定數(shù)目的碼元組成一個(gè)個(gè)“字”或“句”,即組成一個(gè)個(gè)“幀”進(jìn)行傳輸,因此幀同步信號(hào)的頻率很容易由位同步信號(hào)經(jīng)分頻得出,但每個(gè)幀的開頭和末尾時(shí)刻卻無法由分頻器的輸出決定。為
  • 關(guān)鍵字: FPGA  幀同步  系統(tǒng)    

FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用

  • FPGA在智能壓力傳感器系統(tǒng)中的應(yīng)用,傳統(tǒng)的壓力傳感器系統(tǒng)結(jié)構(gòu)復(fù)雜,易受干擾,而智能傳感器系統(tǒng)能夠?qū)鞲衅?、?shù)據(jù)采集、微處理器和數(shù)據(jù)接口集成在一起,具有強(qiáng)大功能和良好抗干擾性能。在設(shè)計(jì)中利用FPGA具有構(gòu)建系統(tǒng)靈活,可實(shí)現(xiàn)片上系統(tǒng)的優(yōu)點(diǎn),將系統(tǒng)中的嵌入式CPU、片上存儲(chǔ)器、數(shù)據(jù)接口電路以及數(shù)據(jù)采集控制模塊集成在一個(gè)芯片上,簡(jiǎn)化了系統(tǒng)的設(shè)計(jì);同時(shí)采用多種誤差消除方法,構(gòu)建一個(gè)具有零點(diǎn)漂移校準(zhǔn)、隨機(jī)誤差消除和溫度補(bǔ)償功能的智能壓力傳感器系統(tǒng),給出了FPGA數(shù)據(jù)采集控制功能模塊的仿真結(jié)果。結(jié)果表明系統(tǒng)運(yùn)行正確。
  • 關(guān)鍵字: 系統(tǒng)  應(yīng)用  傳感器  壓力  智能  FPGA  轉(zhuǎn)換器  

基于單片機(jī)和FPGA的頻率特性測(cè)試儀的設(shè)計(jì)

  • 1 引言
    頻率特性是網(wǎng)絡(luò)的性能最直觀反映。頻率特性測(cè)試儀是測(cè)量網(wǎng)絡(luò)的幅頻特性和相頻特性,并顯示相應(yīng)曲線的一種快速、方便、動(dòng)態(tài)、直觀的測(cè)量?jī)x器,可廣泛應(yīng)用于電子工程領(lǐng)域。
    該測(cè)試儀以掃頻外差為基本
  • 關(guān)鍵字: 測(cè)試儀  設(shè)計(jì)  特性  頻率  單片機(jī)  FPGA  基于  

一種基于FPGA的PXA270外設(shè)時(shí)序轉(zhuǎn)換接口設(shè)計(jì)

  • 1 引言
    ARCNET協(xié)議應(yīng)用于高速動(dòng)車組列車通信網(wǎng)絡(luò)時(shí),產(chǎn)生中央控制單元處理器PXA270與專用協(xié)議控制器件COM20020相連的時(shí)序不匹配問題,若用通用數(shù)字電路模塊進(jìn)行時(shí)序轉(zhuǎn)換,PXA270需占用PXA270專門的資源(CPU時(shí)間
  • 關(guān)鍵字: FPGA  270  PXA  外設(shè)    

基于ARM和CPLD的溫度控制器的設(shè)計(jì)

  • 基于ARM和CPLD的溫度控制器的設(shè)計(jì),1 引言
    隨著計(jì)算機(jī)技術(shù)的飛速發(fā)展,在日常生活和生產(chǎn)中,人們要求更精確測(cè)量和控制溫度等模擬物理量,不僅滿足工業(yè)現(xiàn)場(chǎng)實(shí)時(shí)監(jiān)控,上位PC機(jī)遙觀、遙測(cè)和遙控等,而且要求連-接互聯(lián)網(wǎng),以實(shí)現(xiàn)遠(yuǎn)程監(jiān)控和訪問數(shù)字化
  • 關(guān)鍵字: 設(shè)計(jì)  溫度控制  CPLD  ARM  基于  ARM  

Xilinx FPGA支持杜比數(shù)碼專業(yè)編碼器

  •   全球可編程邏輯解決方案領(lǐng)導(dǎo)廠商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))日前宣布,現(xiàn)場(chǎng)可編程門陣列 (FPGA) 首次實(shí)現(xiàn)對(duì)多通道杜比數(shù)碼專業(yè)編碼功能的支持。利用這種實(shí)施在賽靈思 Virtex®-5 器件中的編碼功能,廣播設(shè)備開發(fā)人員可針對(duì)快速變化的設(shè)計(jì)要求做出極其靈活的反應(yīng),充分滿足高性能、低功耗系統(tǒng)和精簡(jiǎn)材料清單的需求,以降低開發(fā)成本。   賽靈思與業(yè)界領(lǐng)先的可重配置多媒體與通信IP 模塊供應(yīng)商 Coreworks聯(lián)手協(xié)作,向 Virtex-5 FPGA 移植了
  • 關(guān)鍵字: Xilinx  FPGA  編碼器  

基于FPGA和USB 2.0的高速CCD聲光信號(hào)采集系統(tǒng)

  • 設(shè)計(jì)一個(gè)基于FPGA和USB 2.0接口控制芯片的高速線陣CCD聲光信號(hào)采集系統(tǒng)。FPGA是硬件電路系統(tǒng)的核心,主要完成線陣CCD時(shí)序脈沖的產(chǎn)生,專用A/D芯片的采樣控制以及FIFO緩存數(shù)據(jù)的片內(nèi)配置,并通過USB 2.0接口與上位機(jī)實(shí)現(xiàn)通信。討論并開發(fā)了USB 2.0接口控制芯片的固件程序、USB驅(qū)動(dòng)程序及上位機(jī)應(yīng)用程序。實(shí)驗(yàn)結(jié)果表明,系統(tǒng)達(dá)到了設(shè)計(jì)要求,可廣泛應(yīng)用于相關(guān)領(lǐng)域的信號(hào)檢測(cè)。
  • 關(guān)鍵字: 信號(hào)  采集  系統(tǒng)  聲光  CCD  FPGA  USB  高速  基于  轉(zhuǎn)換器  

寬帶數(shù)字接收機(jī)的研究及實(shí)現(xiàn)

  • 1 引言
    軟件無線電是一種基于高速、高精度A/D轉(zhuǎn)換器與高速FPGA/DSP器件,并以軟件為核心的嶄新體系結(jié)構(gòu)。受A/D轉(zhuǎn)換器制約,直接采樣處理射頻信號(hào)有一定難度,因此目前普遍采用中頻數(shù)字化方案:射頻信號(hào)首先進(jìn)
  • 關(guān)鍵字: 實(shí)現(xiàn)  研究  接收機(jī)  數(shù)字  寬帶  A/D轉(zhuǎn)換器  FPGA  

拉普拉斯算子的FPGA實(shí)現(xiàn)方法

  • 為了能快速實(shí)現(xiàn)Laplacian算子高頻增強(qiáng)功能,通過理論研究設(shè)計(jì)出該算子實(shí)現(xiàn)的硬件結(jié)構(gòu)。提出一種調(diào)用仿真軟件中宏功能塊快速實(shí)現(xiàn)算法的硬件實(shí)現(xiàn)模式。詳細(xì)介紹使用QuattusⅡ中Megafunctions宏功能模塊庫實(shí)現(xiàn)3×3模板Laplacian算子的過程。通過實(shí)驗(yàn)結(jié)果表明,用該方法實(shí)現(xiàn)的算子能夠取得良好的濾波效果,且設(shè)計(jì)方便、有效,為相似功能模塊的設(shè)計(jì)提供了新思路。
  • 關(guān)鍵字: FPGA  拉普拉斯算子  實(shí)現(xiàn)方法    

DCT域數(shù)字水印算法的FPGA實(shí)現(xiàn)

  • 1 引言
    隨著計(jì)算機(jī)網(wǎng)絡(luò)和數(shù)字通信技術(shù)的迅速發(fā)展,數(shù)字技術(shù)使數(shù)字多媒體(數(shù)字視頻、數(shù)字音頻、數(shù)字圖像等)的傳輸與復(fù)制變得非常容易,但卻增加了多媒體信息被非法盜版的機(jī)會(huì)。數(shù)字作品的版權(quán)保護(hù)成為一個(gè)急需解
  • 關(guān)鍵字: FPGA  DCT  數(shù)字水印算法    

基于CPLD的OMA-L137與ADS1178數(shù)據(jù)通信設(shè)計(jì)

  • 引言串行外圍設(shè)備接口(SerialPeripheralInteRFace,SPI)總線技術(shù)是Motorola公司推出的一種高速同...
  • 關(guān)鍵字: CPLD  OMA-L137  ADS1178  數(shù)據(jù)通信  

CPLD在雙軸位置檢測(cè)系統(tǒng)中的應(yīng)用設(shè)計(jì)

基于FPGA的多按鍵狀態(tài)識(shí)別系統(tǒng)設(shè)計(jì)方案

Sobel邊緣檢測(cè)的FPGA實(shí)現(xiàn)

  • 為了采用FPGA來實(shí)時(shí)實(shí)現(xiàn)Sobel邊緣檢測(cè),設(shè)計(jì)者往往自己編寫代碼。在此介紹基于QuartusⅡ提供的參數(shù)可設(shè)置宏功能模塊,實(shí)現(xiàn)Sobel邊緣檢測(cè)的新方案。該方案獲得了比用戶編寫的代碼更優(yōu)的綜合和實(shí)現(xiàn)結(jié)果,節(jié)省了寶貴的設(shè)計(jì)時(shí)間,并且獲得了很好的邊緣檢測(cè)效果。
  • 關(guān)鍵字: Sobel  FPGA  邊緣檢測(cè)    

基于FPGA的微流控芯片電泳控制系統(tǒng)設(shè)計(jì)

  • 1 概 述
    微型全分析系統(tǒng)的概念由Manz于20世紀(jì)90年代初提出,是集進(jìn)樣、樣品處理、分離檢測(cè)為一體的微型檢測(cè)和分析系統(tǒng)。微流控芯片是其主要部件,采用微電子機(jī)械系統(tǒng)技術(shù)集成了微管道、微電極等多種功能元器件。
  • 關(guān)鍵字: FPGA  微流控芯片  電泳  控制系統(tǒng)設(shè)計(jì)    
共6991條 374/467 |‹ « 372 373 374 375 376 377 378 379 380 381 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473