首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> designware ddr

8位1.0GSPS ADC芯片MXT2001原理與應(yīng)用

  • 高速模數(shù)轉(zhuǎn)換器(ADC)被廣泛運用在高速測試設(shè)備,高速雷達(dá),衛(wèi)星接收機(jī),高速成像系統(tǒng),高速存儲設(shè)備等領(lǐng)域,作為模擬信號與數(shù)字信號的接口發(fā)揮著重要的作用。目前,隨著我國信息化技術(shù)的不斷深入,主流的電子產(chǎn)品加速由MHz頻段向GHz頻段推進(jìn),迫切需要采樣率為1GSPS以上的高速采樣ADC,以滿足不斷提高的系統(tǒng)速度和實時采樣要求。
  • 關(guān)鍵字: ADC  GSPS  MXT2001  模擬信號  DDR  201311  

最大限度地減小汽車 DDR 電源中的待機(jī)電流

  • 當(dāng)您打開一部筆記本電腦或者智能手機(jī)時,會料到其啟動需要等待一點時間,但是當(dāng)您啟動車輛時,就不太會有那么大的...
  • 關(guān)鍵字: DDR  電源  待機(jī)電流  

電路端接的作用

  • 端接,是我們在電路中經(jīng)常用到的。在高速電路中,端接顯得尤其重要。如果在電路設(shè)計的時候沒有進(jìn)行正確的端接,嚴(yán)重的可能造成電路完全不能工作。今天就來說說端接這點事。
  • 關(guān)鍵字: 端接  PCB  電阻  DDR  

泰克推出面向DDR4、DDR3和DDR3L內(nèi)存的實時一致性分析儀

  • 測試、測量及監(jiān)測儀器的全球領(lǐng)導(dǎo)廠商—泰克公司日前宣布,推出實時內(nèi)存執(zhí)行驗證解決方案,以提供針對JEDEC DDR4、DDR3和DDR3L內(nèi)存標(biāo)準(zhǔn)的更快速協(xié)議、性能及一致性分析。
  • 關(guān)鍵字: 泰克  分析儀  DDR  

Teledyne升級DDR協(xié)議分析儀

  • Teledyne LeCroy,協(xié)議分析儀的全球領(lǐng)導(dǎo)者,升級了Kibra 480 DDR協(xié)議分析儀平臺,增加了排查問題的創(chuàng)新功能,有助于增加DRAM的可靠性。新的DRAM行(Row)使用報告專門用來識別過多的ACTIVATE命令,這類命令過多可能導(dǎo)致相鄰行的誤碼。
  • 關(guān)鍵字: Teledyne  分析儀  SSD  DDR  

先進(jìn)高速傳輸接口及高速DDR存儲器技術(shù)

  • 當(dāng)今的IC設(shè)計大幅增加了許多功能,必須運用既有的驗證有效IP組件,以滿足上市前置時間的要求。但是,由于功能要求...
  • 關(guān)鍵字: 接口    DDR    存儲器  

一種基于FPGA的DDR SDRAM控制器的設(shè)計

  • 摘要 對DDR SDRAM的基本工作特性以及時序進(jìn)行了分析與研究,基于FPGA提出了一種通用的DDRSDRAM控制器設(shè)計方案。在Modelaim上通過了軟件功能仿真,并在FPGA芯片上完成了硬件驗證。結(jié)果表明,該控制器能夠較好地完成DD
  • 關(guān)鍵字: 控制器  設(shè)計  SDRAM  DDR  FPGA  基于  

閃存出錯:軟件錯誤還是電源電壓故障(上)?

  • 答案:兩個都是!閃存通常用于存儲嵌入式系統(tǒng)的固件。有時候,在某些系統(tǒng)的閃存中存儲的固件意外出錯,導(dǎo)致系統(tǒng)無法在上電后正常啟動。閃存出錯通常與軟件錯誤有關(guān)。然而,工程師們也普遍認(rèn)同電源循環(huán)測試或者裕度測試增加了閃存出錯的可能性。當(dāng)板上使用復(fù)雜的ASIC或SoC越多,閃存出錯的問題就會更嚴(yán)重。
  • 關(guān)鍵字: 嵌入式  CPU  DDR  

將芯片互連方式從導(dǎo)線連接改為倒裝連接,可擴(kuò)大DDR應(yīng)用的帶寬

  • 雙數(shù)據(jù)速率(DDR)接口在時鐘信號的上升沿和下降沿傳送數(shù)據(jù),這種方法已經(jīng)用來實現(xiàn)DDR、SDRAM、微處理器前端總線、Ultra-3 SCSI、AGP總線等的通信鏈路。在每個周期中,數(shù)據(jù)在時鐘的上升沿和下降沿采樣,最高數(shù)據(jù)傳輸速率一般是時鐘頻率的2倍。
  • 關(guān)鍵字: DDR  微處理器  數(shù)據(jù)傳輸  

安捷倫推出業(yè)界最高性能的混合信號示波器

  • 安捷倫科技公司(NYSE:A)日前宣布為其屢獲殊榮的 Infiniium 90000 X 系列示波器增添業(yè)界最高性能的混合信號示波器(MSO)功能。安捷倫不但推出了 6 種最新 MSO 型號,同時發(fā)布了13-GHz 帶寬的DSO 和 DSA 型號,進(jìn)一步擴(kuò)展了 X 系列示波器。
  • 關(guān)鍵字: 安捷倫  示波器  DDR  

平板亮點-幀像技術(shù)全接觸

  • “幀像”技術(shù)是康佳平板電視在圖象顯示領(lǐng)域的革命性突破,“幀像”技術(shù)的基本原理是在刷新頻率為120HZ的屏幕...
  • 關(guān)鍵字: DDR    平板電視  幀像技術(shù)  

針對DDR2-800和DDR3的PCB信號完整性設(shè)計

  • 摘要   本文章主要涉及到對DDR2和DDR3在設(shè)計印制線路板(PCB)時,考慮信號完整性和電源完整性的設(shè)計事項,這些是具有相當(dāng)大的挑戰(zhàn)性的。文章重點是討論在盡可能少的PCB層數(shù),特別是4層板的情況下的相關(guān)技術(shù),其中
  • 關(guān)鍵字: DDR3  DDR  800  PCB    

用Xilinx FPGA實現(xiàn)DDR SDRAM控制器

  • 1 引言在高速信號處理系統(tǒng)中, 需要緩存高速、大量的數(shù)據(jù), 存儲器的選擇與應(yīng)用已成為系統(tǒng)實現(xiàn)的關(guān)鍵所在。DDR SDRAM是一種高速CMOS、動態(tài)隨機(jī)訪問存儲器, 它采用雙倍數(shù)據(jù)速率結(jié)構(gòu)來完成高速操作。SDR SDRAM一個時鐘周
  • 關(guān)鍵字: Xilinx  SDRAM  FPGA  DDR    

基于FPGA 的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中

  • 實現(xiàn)數(shù)據(jù)的高速大容量存儲是數(shù)據(jù)采集系統(tǒng)中的一項關(guān)鍵技術(shù)。本設(shè)計采用Altera 公司Cyclone系列的FPGA 完成了對DDR SDRAM 的控制,以狀態(tài)機(jī)來描述對DDR SDRAM 的各種時序操作,設(shè)計了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
  • 關(guān)鍵字: SDRAM  FPGA  DDR  控制器    

新思科技28納米DesignWare IP贏得第100項設(shè)計

  •   全球領(lǐng)先的電子器件和系統(tǒng)設(shè)計、驗證和制造軟件及知識產(chǎn)權(quán)(IP)供應(yīng)商新思科技公司(Synopsys, Inc., 納斯達(dá)克股票市場代碼:SNPS)日前宣布: 該公司針對多家領(lǐng)先的晶圓代工廠優(yōu)化的28納米工藝DesignWare IP已贏得第100項設(shè)計。其經(jīng)過芯片生產(chǎn)驗證的28納米產(chǎn)品組合由多種廣泛使用的IP組成,包括用于USB、PCI Express、SATA、HDMI、DDR、MIPI的數(shù)?;旌夏K,以及數(shù)據(jù)轉(zhuǎn)換器、音頻編解碼器、嵌入式存儲器和邏輯庫,其中已有數(shù)千萬芯片單元在客戶產(chǎn)品中使用。Syn
  • 關(guān)鍵字: Synopsys  DesignWare  
共109條 4/8 |‹ « 1 2 3 4 5 6 7 8 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473