dsp+fpga 文章 進入dsp+fpga技術(shù)社區(qū)
利用XCS40實現(xiàn)小型聲納的片上系統(tǒng)集成
- 介紹大規(guī)模、高速度的FPGA在小型漁用聲納系統(tǒng)設(shè)計中的應(yīng)用。在該系統(tǒng)設(shè)計中,采用了Xilinx公司的FPGA芯片XCS40作為主要器件,基本上將整個系統(tǒng)的功能集成在了一片芯片上。實踐證明,即降低了成本,又縮短了設(shè)計和調(diào)試的時間。
- 關(guān)鍵字: 漁用聲納系統(tǒng) 片上系統(tǒng) FPGA
基于FPGA的數(shù)字視頻接口轉(zhuǎn)換設(shè)備
- 本文從實際應(yīng)用的角度出發(fā),采用FPGA作為主控芯片,設(shè)計了一款數(shù)字視頻接口轉(zhuǎn)換設(shè)備,該設(shè)備針對于MT9M111這款數(shù)字圖像傳感器產(chǎn)生的ITU-R BT.656格式數(shù)據(jù)進行采集、色彩空間變換、分辨率轉(zhuǎn)換等操作,完成了從ITU-R BT.656格式數(shù)據(jù)到DVI格式數(shù)據(jù)的轉(zhuǎn)換,使得MT9M111數(shù)字圖像傳感器的BT656數(shù)據(jù)格式圖像能夠以1280×960(60Hz)和1280×1024(60Hz)兩種顯示格式在DVI-I接口的顯示器上顯示,并且還具有圖像靜止功能,在系統(tǒng)空閑時的待機狀態(tài)實現(xiàn)了整機的低功耗,適用于
- 關(guān)鍵字: 圖像分辨率 視頻接口轉(zhuǎn)換 FPGA
基于軟件無線電的數(shù)字偵聽接收機研究
- 為實現(xiàn)頻譜監(jiān)測、通信偵察等任務(wù),提出了一種基于軟件無線電的數(shù)字偵察接收機的軟、硬件體系結(jié)構(gòu)。該接收機基于高速數(shù)字信號處理器、大規(guī)?,F(xiàn)場可編程門陣列、高速AD芯片、高精度大動態(tài)范圍AGC電路,實現(xiàn)了信號的寬頻段、寬帶接收;采用盲信號處理技術(shù),實現(xiàn)了對未知信號的參數(shù)辨識、分類、盲解調(diào)。
- 關(guān)鍵字: 頻譜監(jiān)測 軟件無線電 FPGA
基于ATE的FPGA測試
- 隨著集成電路技術(shù)的飛速發(fā)展,F(xiàn)PGA的應(yīng)用越來越廣泛,其測試技術(shù)也得到了廣泛重視和研究。文章簡要介紹了FPGA的發(fā)展及其主要組成部分,提出了一種用ATE對FPGA進行測試的方法和具體測試流程。
- 關(guān)鍵字: AutomaticTestEquipment 配置數(shù)據(jù) FPGA
基于FPGA的多軟核圖像處理系統(tǒng)設(shè)計
- 介紹以圖像處理為應(yīng)用背景、基于FPGA芯片建立的多軟核系統(tǒng)設(shè)計。系統(tǒng)中包含兩個Nios II軟核處理器和兩個用于進行圖像顏色空間轉(zhuǎn)換的CSC MegaCore IP核。兩個Nios II軟核處理器共享程序存儲器、數(shù)據(jù)存儲器及啟動存儲器。在硬件設(shè)計方面,CSC MegaCore IP作為外圍組件通過一個自定義的接口控制器連接到以Nios II軟核處理器為核心的SoPC系統(tǒng)中。在軟件設(shè)計方面,運行在每個Nios II軟核處理器上的程序通過硬件Mutex核協(xié)調(diào)對共享數(shù)據(jù)存儲器的訪問。
- 關(guān)鍵字: 圖像處理 多軟核系統(tǒng) FPGA
基于FPGA的DDS IP核設(shè)計及仿真
- 以Altera公司的QuartusⅡ7.2作為開發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計,并給出基于Signal TapⅡ嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核NiosII,構(gòu)成可編程片上系統(tǒng)(SOPC),利用極少的硬件資源實現(xiàn)了可重構(gòu)信號源。該系統(tǒng)基本功能都在FPGA芯片內(nèi)完成,利用SOPC技術(shù),在一片F(xiàn)PGA芯片上實現(xiàn)了整個信號源的硬件開發(fā)平臺,達到既簡化電路設(shè)計、又提高系統(tǒng)穩(wěn)定性和可靠性的目的。
- 關(guān)鍵字: 直接數(shù)字頻率合成 IP核 FPGA
FPGA設(shè)計安全性綜述
- 現(xiàn)場可編程門陣列(Field Programmable Gate Array,FPGA)在通信、圖形、控制、計算等領(lǐng)域的廣泛應(yīng)用,已經(jīng)成為當(dāng)今電子系統(tǒng)中的重要組成部分.隨著越來越多的系統(tǒng)采用FPGA實現(xiàn)核心設(shè)計,使得FPGA中的設(shè)計和知識產(chǎn)權(quán)變得更加重要,建立FPGA代碼運行安全體系已成為大型產(chǎn)品設(shè)計中重要的考慮因素.本文闡述了FPGA的多種安全解決方案,并探討分析了FPGA的設(shè)計安全性.
- 關(guān)鍵字: 代碼運行安全 安全解決方案 FPGA
基于FPGA的半導(dǎo)體激光器自動功率控制系統(tǒng)設(shè)計
- 半導(dǎo)體激光器的自動功率控制是解決激光器閾值漂移的重要手段,本文設(shè)計了一個基于FPGA的數(shù)字激光自動功率控制系統(tǒng),該控制系統(tǒng)主要由光電檢測、A/D轉(zhuǎn)換、SOC控制、APC判定、PWM反饋輸出及低通濾波幾個部分組成。該自動功率控制系統(tǒng)使用硬件資源少,根據(jù)不同的設(shè)計要求,通過增加PWM模塊和簡單的模擬器件或者改變控制寄存器的設(shè)置,就可以實現(xiàn)多級激光功率和多個激光器的控制,可以大大縮短設(shè)計周期。
- 關(guān)鍵字: 數(shù)字激光器 自動功率控制 FPGA
基于FPGA的數(shù)字顯示系統(tǒng)設(shè)計
- 本文以Virtex-II系列PlatformFPGA為例,說明采用FPGA方案進行數(shù)字顯示系統(tǒng)設(shè)計所具有的靈活、快速和低成本等特性。
- 關(guān)鍵字: 數(shù)字顯示系統(tǒng) SoC FPGA
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473