fpga) 文章 進入fpga)技術社區(qū)
Canny算法的改進及FPGA實現(xiàn)
- 通過對傳統(tǒng)Canny邊緣檢測算法的分析提出了相應的改進方法。通過模板代替卷積、適當?shù)慕谱儞Q、充分利用并行處理單元等使其能夠用FPGA實現(xiàn)。
- 關鍵字: Canny邊緣檢測算法 卷積 FPGA
基于FPGA的三相PWM發(fā)生器
- 介紹了基于FPGA設計的三相PWM發(fā)生器。該發(fā)生器具有靈活和可編程等優(yōu)點,可應用于交流電機驅動用的三相電壓源逆變器。實驗結果驗證了本設計的有效性。
- 關鍵字: PWM發(fā)生器 三相逆變器 FPGA
獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng)
- 一種獨立式多分辨率VGA/DVI壓縮存儲系統(tǒng),該系統(tǒng)支持VGA/DVI輸入,同時支持SVGA、XGA、SXGA、UXGA、1080p等任意分辨率圖像的連續(xù)壓縮和存儲。在100 MHz時鐘頻率下,系統(tǒng)可以對圖像SXGA和UXGA實時壓縮為(25幀/s)和(17幀/s)。實驗表明,在不同碼率下,系統(tǒng)的單幀圖像壓縮性能與JPEG2000標準近似,PSNR值優(yōu)于JPEG標準。
- 關鍵字: VGA/DVI壓縮存儲系統(tǒng) 圖像壓縮 FPGA
SAR高速海量數(shù)據(jù)存儲與回放系統(tǒng)設計
- 為了解決SAR匹配成像數(shù)據(jù)以及合成孔徑雷達中頻采樣后高速海量數(shù)據(jù)的存儲問題,介紹了一種基于FPGA控制的NAND Flash數(shù)據(jù)存儲及回放系統(tǒng)設計方案。實驗證明,該系統(tǒng)能以3 Gb/s碼流實時存儲數(shù)據(jù)具有強實時性,且性能穩(wěn)定,有很好的工程使用價值。
- 關鍵字: 合成孔徑雷達 海量數(shù)據(jù)存儲 FPGA
一種改進型surendra背景更新算法的FPGA實現(xiàn)
- 針對現(xiàn)有的動態(tài)背景提取運動目標物體算法復雜且難以在硬件上實現(xiàn)的問題,研究了改進型surendra背景更新算法原理的特點,提出了改進型surendra背景更新算法的硬件結構,并對硬件結構進行綜合、仿真后,在FPGA芯片上實現(xiàn)。
- 關鍵字: 運動目標提取 surendra背景更新算法 FPGA
基于FPGA+DSP的智能車全景視覺系統(tǒng)
- 為實現(xiàn)智能車全景視覺系統(tǒng)的應用研究平臺,設計了一種基于FPGA+雙DSP的實時6通道數(shù)字圖像采集與處理系統(tǒng)。該系統(tǒng)由兩片F(xiàn)PGA與兩個DSP組成。第一個FPGA進行多通道視覺圖像采集的同步控制、邏輯處理,第二片F(xiàn)PGA輔助DSP進行海量圖像數(shù)據(jù)的高速并行處理。
- 關鍵字: 全景視覺系統(tǒng) FPGA+DSP 數(shù)字圖像采集與處理系統(tǒng)
基于FPGA的嵌入式圖像監(jiān)控系統(tǒng)設計
- 本文主要完成了嵌入式圖像監(jiān)控系統(tǒng)的設計,該系統(tǒng)克服了模擬圖像監(jiān)控技術具有的弊端,在普通家庭、臨時性作業(yè)場所中具有很強的應用前景。這些領域一般對視頻傳輸指標的要求不一定很高,但要求便于攜帶,同時功耗較小(例如臨時性場合等),具有體積小、功耗低、成本低、速度快、穩(wěn)定性好等特點,可以有效地克服傳統(tǒng)的基于計算機的監(jiān)控系統(tǒng)的缺點。系統(tǒng)可做為一個智能部件“嵌入”到各種應用系統(tǒng)中,如將其配上網(wǎng)絡接口接上計算機系統(tǒng),即可構成一個監(jiān)控網(wǎng)絡系統(tǒng),是一種相對獨立的OEM部件。
- 關鍵字: 圖像監(jiān)控系統(tǒng) NiosII FPGA
基于FPGA和光纖傳輸?shù)母咚贁?shù)字信號傳輸
- 提出一種實時數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉換器將輸入的模擬信號數(shù)字化,再用FPGA對數(shù)據(jù)進行處理,并通過光纖傳輸。同時,F(xiàn)PGA還控制A/D轉換器的工作。接收端用串行收發(fā)器TLK1501對接收數(shù)據(jù)進行解碼處理,還原有效信號。實驗表明,該系統(tǒng)實時性好、信號傳輸誤碼率低、工作性能穩(wěn)定、抗干擾性強,系統(tǒng)具有可行性和有效性。
- 關鍵字: 高速數(shù)字信號傳輸 寬帶 FPGA
基于FPGA的915 MHz射頻讀卡器設計
- 參照ISO/IEC 18000-6 Type B 協(xié)議設計了一款工作頻率為915 MHz的射頻讀卡器,采用FPGA完成協(xié)議中規(guī)定的數(shù)字信號處理,C8051F020單片機作為主控器。利用Verilog HDL硬件描述語言,搭建FPGA內(nèi)部各個小模塊及系統(tǒng)的驗證平臺,選用Altera公司Cyclone系列的EP1C6Q240C8芯片為目標器件,使用Quartus II進行綜合,并通過時序和功能驗證。
- 關鍵字: 射頻讀卡器 數(shù)字信號處理 FPGA
fpga)介紹
您好,目前還沒有人創(chuàng)建詞條fpga)!
歡迎您創(chuàng)建該詞條,闡述對fpga)的理解,并與今后在此搜索fpga)的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga)的理解,并與今后在此搜索fpga)的朋友們分享。 創(chuàng)建詞條
熱門主題
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473