首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga:quartusⅡ

萊迪思半導(dǎo)體宣布接受Canyon Bridge Capital的13億美元收購要約

  •   萊迪思半導(dǎo)體公司和Canyon Bridge Capital Partners, Inc. (簡稱“Canyon Bridge”)11月3日宣布公司和Canyon Bridge的子公司Canyon Bridge Acquisition Company(簡稱“母公司”)簽署收購協(xié)議,根據(jù)該協(xié)議,母公司將以約每股8.30美元現(xiàn)金,總計約13億美元收購萊迪思的所有已發(fā)行股份,包括萊迪思的凈債務(wù)。此價格比萊迪思在公告前最后一個交易日(即2016年11月2日)的最
  • 關(guān)鍵字: 萊迪思  FPGA  

半導(dǎo)體行業(yè)整并風(fēng)潮加劇 兩天四起收購案

  • 從目前來看,半導(dǎo)體的并購已經(jīng)蔓延到整個產(chǎn)業(yè)鏈,從最上游的材料廠商環(huán)球晶圓到設(shè)備廠商ASML,再到芯片設(shè)計廠商如Lattice、Skyworks、Intel等,繼續(xù)到封裝市場日月光合并硅品、Amkor收購J-Deivce,一口氣到下游的終端廠商,簡而言之,實力越發(fā)的集中,強(qiáng)強(qiáng)合并的趨勢十分明顯,就差芯片制造了。
  • 關(guān)鍵字: 萊迪思  FPGA  

Lattice接受13億美元中資背景Canyon Bridge收購要約

  •   萊迪思半導(dǎo)體(Lattice Semiconductor)與Canyon Bridge資本共同宣布,雙方簽署收購協(xié)議,Canyon Bridge將以每股8.3美元現(xiàn)金收購Lattice,計入Lattice債務(wù),總收購價格近13億美元。此價格比Lattice11月2日收盤價溢價30%。   Lattice總裁兼CEO Darin G. Billerbeck對能達(dá)成交易非常滿意,“今天我們很高興與Canyon Bridge簽署協(xié)議,這次交易將給股東帶來很好的回報。Lattice董事會、財務(wù)部
  • 關(guān)鍵字: Lattice  FPGA  

一種基于單片機(jī)的高精度超聲波多路同步測距系統(tǒng)設(shè)計

  •   0 引言   超聲波測距作為一種非接觸性的檢測方法,因其結(jié)構(gòu)簡單緊湊、可靠性高、價格低廉、實時性強(qiáng)等優(yōu)點,近年來已經(jīng)得到了廣泛應(yīng)用,如液位測量,修路過程中路面平整檢測,汽車倒車?yán)走_(dá),機(jī)器人輔助視覺識別系統(tǒng)等。但因超聲波在空氣中傳播時受到諸如環(huán)境溫度、濕度、風(fēng)速等影響,傳統(tǒng)的超聲波測距系統(tǒng)精度普遍較低。文獻(xiàn)[4]采用了在系統(tǒng)中增加硬件溫度補(bǔ)償模塊僅在一定程度上可以避免因環(huán)境溫度變化帶來的測量誤差。文獻(xiàn)[5,6]中采用小波等處理算法,也并不能彌補(bǔ)系統(tǒng)本質(zhì)上的缺陷。因此,研究了一種控制精度高,適用范圍寬的
  • 關(guān)鍵字: 超聲波測距  FPGA  

萊迪思推出ECP5-5G FPGA, 適用于通信和工業(yè)市場的優(yōu)化互連解決方案

  •   萊迪思半導(dǎo)體公司,客制化智能互連解決方案市場的領(lǐng)先供應(yīng)商,今日宣布推出基于全新ECP5-5G™器件的IP和解決方案,該器件是公司低功耗、小尺寸ECP5互連FPGA產(chǎn)品系列的最新成員,適用于工業(yè)和通信應(yīng)用。該產(chǎn)品可在各類應(yīng)用中實現(xiàn)到ASIC和ASSP的無縫互連,包括小型蜂窩、低端路由器、回程、低功耗無線電、攝像頭、機(jī)器視覺和游戲平臺等應(yīng)用。   萊迪思的ECP5-5G產(chǎn)品系列經(jīng)過優(yōu)化,能夠為5G SERDES應(yīng)用提供成本、功耗超低以及尺寸超小的解決方案。器件支持多個5G SERDES協(xié)議,
  • 關(guān)鍵字: 萊迪思  FPGA  

一種基于FPGA的FIR數(shù)字濾波器設(shè)計與實現(xiàn)

  • 摘要:有限沖擊響應(yīng)(FIR)濾波器是數(shù)字通信系統(tǒng)中常用的基本模塊。文章設(shè)計了一種流水結(jié)構(gòu)的FIR濾波器,通過FPGA對其進(jìn)行硬什加速控制。仿真結(jié)果驗證了所設(shè)計的FIR流水結(jié)構(gòu)濾波器功能的正確性。0 引言隨著數(shù)字通信技術(shù)
  • 關(guān)鍵字: FIR濾波器  FPGA  流水結(jié)構(gòu)  

FPGA數(shù)字核脈沖分析器硬件設(shè)計解析

  • 國內(nèi)譜儀技術(shù)多年來一直停留在模擬技術(shù)水平上,數(shù)字化能譜測量技術(shù)仍處于方法研究階段。為了滿足不斷增長的高性能能譜儀需求,迫切需要研制一種數(shù)字化gamma;能譜儀。通過核脈沖分析儀顯示在顯示器上的核能譜幫助人們
  • 關(guān)鍵字: FPGA  數(shù)字核脈沖分析器  

基于FPGA的通用網(wǎng)絡(luò)下載器硬件設(shè)計

  • 摘要 網(wǎng)絡(luò)下載器作為航天計算機(jī)地面檢測系統(tǒng)的重要組成部分,發(fā)揮著重要的作用。文中主要介紹了網(wǎng)絡(luò)下栽器的總體設(shè)計思路,給出了硬件模塊的設(shè)計原理圖。并在PCB設(shè)計中,對于LVDS接口、高速總線以及疊層的設(shè)計中給出
  • 關(guān)鍵字: LVDS  通用下載器  FPGA  

基于FPGA的視頻實時邊緣檢測系統(tǒng)

  • 摘要:對于視頻圖像檢測與識別的需要,提出了一種基于FPGA的視頻邊緣檢測系統(tǒng)設(shè)計方案,并完成系統(tǒng)的硬件設(shè)計。通過FPGA控制攝像頭進(jìn)行視頻采集,雙端口SDRAM對圖像數(shù)據(jù)進(jìn)行緩存,F(xiàn)PGA再對數(shù)據(jù)進(jìn)行實時處理。實際采用
  • 關(guān)鍵字: FPGA  OV7670  視頻采集  邊緣檢測  VGA  

FPGA搶答器設(shè)計與實現(xiàn)

  • 搶答器在各類競賽中的必備設(shè)備,有單路輸入的,也有組輸入方式,本設(shè)計以FPGA 為基礎(chǔ)設(shè)計了有三組輸入(每組三人),具有搶答計時控制,能夠?qū)Ω鲹尨鹦〗M成績進(jìn)行相應(yīng)加減操作的通用型搶答器;現(xiàn)行的搶答器中主要有兩種
  • 關(guān)鍵字: FPGA  搶答器  設(shè)計  

FPGA雙雄公布季度財報數(shù)據(jù)顯示一片光明

  • FPGA供應(yīng)商Altera和賽靈思近日陸續(xù)公布了健康的財務(wù)數(shù)據(jù)。Altera公司四季度銷售額為4.544億美元,環(huán)比增長2%同比增長3%。賽靈思則為5.87億美元,環(huán)比下降了2%,但是同比激增15%。“受益于Kintex 7系列產(chǎn)品的熱
  • 關(guān)鍵字: FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號處理  消費電子  FPGA  

Xilinx助力邁信成功推出POWERLINK主站

  • 基于賽靈思Zynq All Programmable SoC的解決方案幫助中國武漢邁信電氣技術(shù)有限公司大大降低了開發(fā)難度,同時大幅加速了開發(fā)進(jìn)程,使得中國武漢邁信電氣技術(shù)有限公司成為市場上POWERLINK主站的首家中國供應(yīng)商。2013
  • 關(guān)鍵字:   FPGA  IP  嵌入式  PLD  CPLD  SoC  數(shù)字信號處理  消費電子  FPGA  

基于FPGA的振動信號采集系統(tǒng)設(shè)計及實現(xiàn)

  • 針對機(jī)械設(shè)備運行中的振動監(jiān)控,設(shè)計振動信號采集系統(tǒng),提出了一種基于FPGA的振動信號采集系統(tǒng)的設(shè)計方案。重點闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計,同時對A/D采樣的控制邏輯進(jìn)行了討論。經(jīng)試驗驗證表明,該系統(tǒng)可達(dá)到采樣率10 K每秒、采集精度16位,能夠滿足實時性和精度要求。
  • 關(guān)鍵字: 加速度傳感器  振動信號  信號采集  FPGA  

基于FPGA的串行多階FIR濾波器設(shè)計

  • 摘要 FIR濾波器的設(shè)計分為濾波器系數(shù)計算和濾波器結(jié)構(gòu)的具體兩個部分。為說明使用FPGA實現(xiàn)FIR的靈活性,文中列舉了一個多階串行FIR濾波器實例,并給出主要的源代碼和相關(guān)模塊的時序和功能說明,最后使用Matlab和Quar
  • 關(guān)鍵字: FPGA  FIR數(shù)字濾波器  Matlab  仿真  

基于Altera cyclone V SOC的JPEG編碼分析

  • H.264等視頻壓縮算法在視頻會議中是核心的視頻處理算法,它要求在規(guī)定的短時間內(nèi),編解碼大量的視頻數(shù)據(jù),目前主要都是在DSP上運行。未來在添加4k*2k、H.265編解碼等功能,并要求控制一定成本的情況下,面臨DSP性能瓶
  • 關(guān)鍵字: altera  Cyclone V SoC  FPGA  DSP  
共6384條 94/426 |‹ « 92 93 94 95 96 97 98 99 100 101 » ›|

fpga:quartusⅡ介紹

您好,目前還沒有人創(chuàng)建詞條fpga:quartusⅡ!
歡迎您創(chuàng)建該詞條,闡述對fpga:quartusⅡ的理解,并與今后在此搜索fpga:quartusⅡ的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA:QuartusⅡ    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473