首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-ask

基于FPGA的空間存儲(chǔ)器的糾錯(cuò)系統(tǒng)

  •   1、引言   阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實(shí)驗(yàn)室是丁肇中博士領(lǐng)導(dǎo)的由美、俄、德、法、中等16個(gè)國(guó)家和地區(qū)共300多名科學(xué)家參加的大型國(guó)際合作項(xiàng)目。它是國(guó)際空間站上唯一大型物理實(shí)驗(yàn),是人類第一次在太空中精密地測(cè)量高能量帶電原子核粒子的實(shí)驗(yàn)。其目的是為尋找反物質(zhì)所組成的宇宙和暗物質(zhì)的來(lái)源以及測(cè)量宇宙線的來(lái)源。   但是對(duì)于AMS實(shí)驗(yàn)的空間電子系統(tǒng),同樣會(huì)受到高能粒子的襲擊,導(dǎo)致存儲(chǔ)器的內(nèi)容發(fā)生變化,改寫半導(dǎo)體存儲(chǔ)器件的邏輯狀態(tài),導(dǎo)致存儲(chǔ)單元在邏輯&ls
  • 關(guān)鍵字: FPGA  存儲(chǔ)器  AMS  編碼  譯碼  

Actel推出Libero集成開(kāi)發(fā)環(huán)境 8.4

  •   Actel公司宣布其Libero® 集成開(kāi)發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強(qiáng)的設(shè)計(jì)創(chuàng)建功能。全新的Libero IDE 8.4針對(duì)基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場(chǎng)可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內(nèi)核工作電壓范圍,為設(shè)計(jì)人員提供額外的內(nèi)核電壓選擇,以實(shí)現(xiàn)更低的功耗。新版本Libero IDE改進(jìn)了SmartPower功耗分析工具,便于比較同一設(shè)計(jì)的多種設(shè)計(jì)實(shí)現(xiàn)和器件不同工作條件下的狀況
  • 關(guān)鍵字: Actel  IDE  Libero  FPGA  集成開(kāi)發(fā)環(huán)境  

Altera在40nm:抖動(dòng)、信號(hào)完整性、功耗和工藝達(dá)到最佳的收發(fā)器

  •   1. 引言   在摩爾定律的推動(dòng)下,半導(dǎo)體行業(yè)技術(shù)發(fā)展非常迅速,集成電路晶體管數(shù)量每?jī)赡攴?,?duì)器件或者系統(tǒng)之間的通信鏈路數(shù)據(jù)速率要求越來(lái)越高。而工藝節(jié)點(diǎn)的減小又促進(jìn)了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時(shí)降低了。通常采用高級(jí)設(shè)計(jì)方法和工藝技術(shù)來(lái)提高數(shù)據(jù)速率,支持固網(wǎng)和無(wú)線通信、計(jì)算機(jī)、存儲(chǔ)、軍事應(yīng)用以及廣播電子系統(tǒng)發(fā)送接收大量數(shù)據(jù),以滿足不斷增長(zhǎng)的數(shù)據(jù)傳輸和帶寬要求。   微處理器和FPGA等前沿產(chǎn)品采用了65-nm工藝技術(shù)。這些產(chǎn)品的后續(xù)型號(hào)將采
  • 關(guān)鍵字: 半導(dǎo)體  FPGA  微處理器  I/O  

ARM7與FPGA在工業(yè)控制的結(jié)合

  •   工業(yè)控制中往往需要完成多通道故障檢測(cè)及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù),故利用ARM芯片與FPGA相結(jié)合來(lái)擴(kuò)展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實(shí)現(xiàn)方法。   各部分功能簡(jiǎn)介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過(guò)數(shù)據(jù)總線、地址總線及讀寫控
  • 關(guān)鍵字: 工業(yè)控制  ARM  FPGA  處理器  

基于ARM的嵌入式系統(tǒng)中從串配置FPGA的實(shí)現(xiàn)

  •   1 引言   ARM(Advanced RISC Machines)既可以認(rèn)為是一個(gè)公司。也可以認(rèn)為是對(duì)一類微處理器的統(tǒng)稱,還可以認(rèn)為是一項(xiàng)技術(shù)?;贏RM技術(shù)的微處理器應(yīng)用約占據(jù)了32位RISC微處理器75%以上的市場(chǎng)份額,ARM技術(shù)正在逐步滲入到人們生活的各個(gè)方面[1]。到目前為止,ARM微處理器及技術(shù)已經(jīng)廣泛應(yīng)用到各個(gè)領(lǐng)域,包括工業(yè)控制領(lǐng)域、網(wǎng)絡(luò)應(yīng)用、消費(fèi)類電子產(chǎn)品、成像和安全產(chǎn)品等。   FPGA(Field Programmable Gate Array)是一種高密度現(xiàn)場(chǎng)可編程邏輯器件,
  • 關(guān)鍵字: ARM  嵌入式  FPGA  SRAM  

基于FPGA的數(shù)據(jù)無(wú)阻塞交換設(shè)計(jì)

  •   0 引言   隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實(shí)現(xiàn)有了新的方法。在該設(shè)計(jì)中,F(xiàn)PGA完成串口數(shù)據(jù)信號(hào)(TXD、RXD)的交換,專用的時(shí)隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。內(nèi)部有硬件沖突監(jiān)測(cè)功能,能夠自動(dòng)檢測(cè)到2個(gè)終端同時(shí)連接到同一個(gè)信道或2個(gè)信道連接到同一個(gè)終端,并自動(dòng)將舊的連接狀態(tài)拆除,建立新的鏈路。這樣就使原來(lái)的連接終端進(jìn)入空閑狀態(tài),保證終端和信道時(shí)間軸上的無(wú)縫隙切換。通過(guò)判斷RI的狀態(tài),它還可以監(jiān)視信道DCE的狀態(tài),判斷出信道是否有請(qǐng)求
  • 關(guān)鍵字: FPGA  集成電路  數(shù)據(jù)交換  串口  

FPGA躋身汽車系統(tǒng)關(guān)鍵應(yīng)用領(lǐng)域

  •   消費(fèi)者迫切需求的輔助駕駛系統(tǒng)技術(shù)需要具有先進(jìn)精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非??拷?,因此還要求器件具有超低功耗和良好的耐久性??臻g受限的系統(tǒng)在設(shè)計(jì)方面存在的熱可靠性問(wèn)題可通過(guò)采用較少的元件及超低的功耗來(lái)解決。Actel公司以Flash為基礎(chǔ)的ProASIC3 FPGA具有固件錯(cuò)誤免疫力、低功耗和小外形尺寸等優(yōu)勢(shì),因而消除了FPGA(現(xiàn)場(chǎng)可編程門陣列)用于安全關(guān)鍵汽車應(yīng)用領(lǐng)域的障礙。   汽車工程師過(guò)去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
  • 關(guān)鍵字: FPGA  ASIC  MCU  ProASIC3  半導(dǎo)體器件  

基于FPGA+DSP的實(shí)時(shí)圖像處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn)

  • 藥用管制瓶在灌裝前必須進(jìn)行多個(gè)指標(biāo)檢測(cè)。針對(duì)實(shí)際生產(chǎn)的需要,基于FPGA和DSP,提出并設(shè)計(jì)了小型化、低功耗的多通道高速實(shí)時(shí)圖像采集、處理和顯示系統(tǒng)。給出了影響系統(tǒng)性能的主要因素。
  • 關(guān)鍵字: 平臺(tái)  設(shè)計(jì)  實(shí)現(xiàn)  圖像處理  實(shí)時(shí)  FPGA  DSP  基于  

基于USB和DSP的數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

  • 摘要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細(xì)論述了系統(tǒng)的總體結(jié)構(gòu)、部分硬...
  • 關(guān)鍵字: USB  DSP  FPGA  

賽靈思:從器件商向方案商“華麗轉(zhuǎn)身”

  •   “我感到目前半導(dǎo)體企業(yè)正面臨一個(gè)問(wèn)題,就是他們不了解應(yīng)用,更不要說(shuō)多個(gè)相互銜接的應(yīng)用了。這使他們與系統(tǒng)客戶之間出現(xiàn)了一個(gè)‘?dāng)嗔褞Аl(fā)展受到了限制。”今年4月,有30多年半導(dǎo)體行業(yè)經(jīng)驗(yàn)的恩智浦執(zhí)行副總裁TheoClaasen先生對(duì)《中國(guó)電子報(bào)》記者說(shuō)。其實(shí),很多半導(dǎo)體巨頭都已經(jīng)看到了這一點(diǎn),并采取了向系統(tǒng)方案縱向延伸的戰(zhàn)略,使自己更加接近客戶。在可編程邏輯器件(FPGA)領(lǐng)域,賽靈思(Xilinx)公司也正在努力從一家器件廠商向一家要深入了解應(yīng)用的方案廠
  • 關(guān)鍵字: Xilinx  FPGA  IC設(shè)計(jì)  ISE  

FPGA應(yīng)用愈加廣泛 行業(yè)演進(jìn)呈現(xiàn)三大趨勢(shì)

  •   FPGA(現(xiàn)場(chǎng)可編程邏輯器件)產(chǎn)品的應(yīng)用領(lǐng)域已經(jīng)從原來(lái)的通信擴(kuò)展到消費(fèi)電子、汽車電子、工業(yè)控制、測(cè)試測(cè)量等廣泛的領(lǐng)域。而應(yīng)用的變化也使FPGA產(chǎn)品近幾年的演進(jìn)趨勢(shì)越來(lái)越明顯:一方面,F(xiàn)PGA供應(yīng)商致力于采用當(dāng)前最先進(jìn)的工藝來(lái)提升產(chǎn)品的性能,降低產(chǎn)品的成本;另一方面,越來(lái)越多的通用IP(知識(shí)產(chǎn)權(quán))或客戶定制IP被引入FPGA中,以滿足客戶產(chǎn)品快速上市的要求。此外,F(xiàn)PGA企業(yè)都在大力降低產(chǎn)品的功耗,滿足業(yè)界越來(lái)越苛刻的低功耗需求。   第一時(shí)間采用新工藝提升性能降低成本   半導(dǎo)體產(chǎn)品的集成度和成本
  • 關(guān)鍵字: FPGA  ASIC  SRAM  低功耗  

角逐中國(guó)市場(chǎng) FPGA企業(yè)各有高招

  •   隨著產(chǎn)品對(duì)成本、性能、尺寸、安全性和功耗等要求不斷提高,F(xiàn)PGA(現(xiàn)場(chǎng)可編程門陣列)的應(yīng)用也逐漸增多。近年來(lái),整個(gè)可編程邏輯器件產(chǎn)業(yè)的增長(zhǎng)速度幾乎是整個(gè)半導(dǎo)體產(chǎn)業(yè)增速的兩倍。同時(shí),隨著中國(guó)在全球市場(chǎng)地位日益突出,各大FPGA廠商也加緊在亞太區(qū)尤其是中國(guó)市場(chǎng)精耕細(xì)作。   提升服務(wù)品質(zhì) 深耕中國(guó)市場(chǎng) 賽靈思公司亞太區(qū)市場(chǎng)及應(yīng)用總監(jiān) 張宇清   在新任首席執(zhí)行 官 MosheGavrielov的帶領(lǐng)下,賽靈思在中國(guó)將獲得戰(zhàn)略性成長(zhǎng),增長(zhǎng)更迅速。同時(shí),依托中國(guó)經(jīng)濟(jì)的迅速增長(zhǎng),賽靈思還將繼續(xù)通過(guò)優(yōu)秀
  • 關(guān)鍵字: FPGA  PLD  

針對(duì)功率設(shè)計(jì)的SDR解決方案

  •   由于像美國(guó)聯(lián)合戰(zhàn)術(shù)無(wú)線電系統(tǒng)(JTRS)這樣的計(jì)劃,軟件定義的無(wú)線電(SDR)早已被證實(shí)。然而,有許多問(wèn)題嚴(yán)重地制約著SDR的廣泛部署,其中相當(dāng)重要的問(wèn)題就是功率。   功率是在設(shè)計(jì)每一個(gè)SDR子系統(tǒng)時(shí)的主要考慮因素,特別是因?yàn)樗鼈円谋扔布o(wú)線電更多的功率。例如,為了獲得預(yù)期的無(wú)線電通信距離(依賴于鏈路的狀況,典型值為5-10千米數(shù)量級(jí)),射頻(RF)前端必須具備足夠的發(fā)射功率。同樣,對(duì)于靠電池工作的無(wú)線電設(shè)備,RF前端、調(diào)制解調(diào)器和加密處理子系統(tǒng)的功耗都直接影響無(wú)線電設(shè)備的壽命。此外,對(duì)由調(diào)制
  • 關(guān)鍵字: FPGA  無(wú)線電  SDR  功耗  

視頻監(jiān)控系統(tǒng)中基于FPGA的視頻處理

  •   視頻監(jiān)控系統(tǒng)是火車站、機(jī)場(chǎng)、銀行、娛樂(lè)場(chǎng)所、購(gòu)物中心甚至家庭保安的重要組件。隨著安全風(fēng)險(xiǎn)增加,對(duì)視覺(jué)監(jiān)視和記錄事件的需求以多種使用模式激增。因此,新架構(gòu)必須為橫跨一整套日漸繁雜的視頻監(jiān)控系統(tǒng)要求的成本效益方案提供可擴(kuò)展性。    上市時(shí)間的壓力、新CODEC標(biāo)準(zhǔn)、日益廣泛的要求(包括先進(jìn)的目標(biāo)探測(cè)、運(yùn)動(dòng)探測(cè)、目標(biāo)跟蹤和目標(biāo)跟蹤特性),這些不過(guò)是新型視頻監(jiān)控架構(gòu)所面臨挑戰(zhàn)中的幾項(xiàng)。伴隨挑戰(zhàn)而來(lái)的是對(duì)可擴(kuò)展為不同性能范圍的實(shí)現(xiàn)的需求。   對(duì)于從低端到高端以及從單機(jī)到PC擴(kuò)展卡的任何視頻
  • 關(guān)鍵字: 視頻監(jiān)控  DVR  FPGA  Xilinx  

NI推出圖形化系統(tǒng)設(shè)計(jì)平臺(tái)最新版本LabVIEW 8.6

  •   NI 日前隆重發(fā)布了可應(yīng)用于控制、測(cè)試及嵌入式系統(tǒng)開(kāi)發(fā)的圖形化系統(tǒng)設(shè)計(jì)平臺(tái)的最新版本——LabVIEW 8.6。得益于LabVIEW軟件平臺(tái)天生并行的圖形化編程方式,LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場(chǎng)可編程門陣列 (FPGAs) 及無(wú)線通信等商業(yè)技術(shù)中獲益。    目前,為了能夠使用這些最新技術(shù),工程師們往往不得不使用非專為并行編程設(shè)計(jì)的軟件工具。而最新版的LabVIEW則為他們提供了獨(dú)立的平臺(tái),通過(guò)采用多核處理器技術(shù)提高
  • 關(guān)鍵字: NI  LabVIEW 8.6  嵌入式  FPGA  
共6376條 376/426 |‹ « 374 375 376 377 378 379 380 381 382 383 » ›|

fpga-ask介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473