EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
3G/4G時(shí)代FPGA將扮演重要角色
- 26年前賽靈思發(fā)明了可編程邏輯器件,現(xiàn)在,賽靈思的產(chǎn)品已經(jīng)遍布無(wú)線基礎(chǔ)設(shè)施當(dāng)中,特別是在國(guó)內(nèi)TD-SCDMA的部署中,無(wú)處不在。FPGA的一個(gè)重要價(jià)值在于為運(yùn)營(yíng)商快速將產(chǎn)品推向市場(chǎng)提供了時(shí)間保證,并且FPGA的可編程性使其即使在3G網(wǎng)絡(luò)部署完成后,仍然能以低成本進(jìn)行下一代產(chǎn)品升級(jí),提供差異化增值服務(wù)。高度集成帶有并行DSP處理能力的FPGA還可以以極具成本及功耗優(yōu)勢(shì)在BBU、RRU、PTN、GPON/EPON,以及40G/100G以太網(wǎng)中取代ASIC/ASSP。
- 關(guān)鍵字: FPGA 3G
如何在LED恒流驅(qū)動(dòng)器上加入PWM亮度調(diào)節(jié)
- 引言 Maxim Integrated Products為很多應(yīng)用領(lǐng)域提供PWM (脈寬調(diào)制)亮度調(diào)節(jié)LED (發(fā)光二極管)驅(qū)動(dòng)器。典型應(yīng)用中,通過(guò)串口向LED驅(qū)動(dòng)器發(fā)送指令改變相應(yīng)LED的寄存器值進(jìn)行亮度調(diào)節(jié)。用于亮度控制的數(shù)據(jù)通常為4
- 關(guān)鍵字: 亮度 調(diào)節(jié) PWM 加入 LED 驅(qū)動(dòng)器 如何
一種基于FPGA的電子穩(wěn)像系統(tǒng)的研究與設(shè)計(jì)
- 電子攝像系統(tǒng)已廣泛應(yīng)用于軍用及民用測(cè)繪系統(tǒng)中,但是效果受到其載體不同時(shí)刻姿態(tài)變化或震動(dòng)的影響。當(dāng)工...
- 關(guān)鍵字: 電子穩(wěn)像系統(tǒng) FPGA 圖像檢測(cè)
SiTime為賽靈思(Xilinx) FPGA評(píng)估套件提供可編程時(shí)脈方案
- 全硅MEMS時(shí)脈技術(shù)方案領(lǐng)導(dǎo)公司SiTime Corporation今天宣布賽靈思(Xilinx)在其Virtex?-6 FPGA ML605評(píng)估套件, Spartan?-6 FPGA SP601 和SP605 FPGA評(píng)估套件上導(dǎo)入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司在這些評(píng)估套件中采用了SiTime的 SiT9102高性能差分振蕩器及各種規(guī)格組合的SiT8102可編程高性能振蕩器。
- 關(guān)鍵字: SiTime FPGA
SiTime為賽靈思FPGA評(píng)估套件提供可編程時(shí)鐘方案
- 2010年9月15,美國(guó)加洲森尼韋爾市-全硅MEMS時(shí)鐘技術(shù)方案領(lǐng)導(dǎo)公司SiTime Corporation今天宣布賽靈思(Xilinx)在其Virtex®-6 FPGA ML605評(píng)估套件, Spartan®-6 FPGA SP601 和SP605 FPGA評(píng)估套件上導(dǎo)入了SiTime可編程全硅MEMS振蕩器。全球可編程平臺(tái)領(lǐng)導(dǎo)廠商賽靈思公司在這些評(píng)估套件中采用了SiTime的 SiT9102高性能差分振蕩器及各種規(guī)格組合的SiT8102可編程高性能振蕩器。 “賽靈
- 關(guān)鍵字: Xilinx Virtex FPGA
基于FPGA分布式算法的濾波器設(shè)計(jì)
- 設(shè)計(jì)了FPGA的分布式算法結(jié)構(gòu)和具體的硬件環(huán)境?;贔PGA的分布式算法充分利用FPGA的并行處理特性設(shè)計(jì)算法,簡(jiǎn)化了濾波器系統(tǒng)設(shè)計(jì)。采用了分割查找表技術(shù),節(jié)省了FPGA硬件資源。對(duì)查找表(LUT)中內(nèi)容經(jīng)過(guò)相應(yīng)的修改即可方便地實(shí)現(xiàn)低通、高通、帶通濾波。對(duì)基于FPGA分布式算法的濾波器進(jìn)行了仿真及工況環(huán)境下的測(cè)試實(shí)驗(yàn)。實(shí)驗(yàn)結(jié)果表明,該算法不僅提高了系統(tǒng)運(yùn)行速度,而且節(jié)省了大量的FPGA資源,還具有極大的靈活性。
- 關(guān)鍵字: FPGA 分布式算法 濾波器設(shè)計(jì)
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473