首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

基于SDR SDRAM的視頻數(shù)據(jù)邏輯分析存儲器的設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:針對傳統(tǒng)硬件測試軟件的弊端,文章提出一種便攜式視頻數(shù)據(jù)邏輯分析存儲器的設(shè)計(jì)方法,這種分析存儲器能夠針對網(wǎng)絡(luò)多媒體數(shù)據(jù)進(jìn)行采集、分析和存儲等操作。在不影響網(wǎng)絡(luò)正常傳輸?shù)那疤嵯拢槍S流進(jìn)行采集、存
  • 關(guān)鍵字: TS流  步動態(tài)隨機(jī)存儲器控制器  FPGA  

FPGA是什么?FPGA入門基礎(chǔ)知識

  • FPGA是個什么玩意?首先來說:FPGA是一種器件。其英文名 feild programable gate arry 。很長,但不通俗。通俗來說,是一種功能強(qiáng)大似乎無所不能的器件。通常用于通信、網(wǎng)絡(luò)、圖像處理、工業(yè)控制等不同領(lǐng)域的器件。就
  • 關(guān)鍵字: FPGA  

基于FPGA的視頻圖像處理算法的研究與實(shí)現(xiàn)

  • 摘要 為有效提高視頻監(jiān)控應(yīng)用領(lǐng)域中多屏幕畫面顯示的清晰度、分辨度等問題,提出了一種基于FPGA的實(shí)時(shí)視頻圖像處理算法。文中介紹了系統(tǒng)的整體結(jié)構(gòu),然后針對FPGA模塊介紹了視頻圖像的緩存及圖像分割,并針對視頻的
  • 關(guān)鍵字: 視頻監(jiān)控  視頻圖像處理  雙線性插值  FPGA  多屏幕  

基于FPGA的高精度頻率電壓轉(zhuǎn)換系統(tǒng)設(shè)計(jì)實(shí)現(xiàn)

  • 摘要 設(shè)計(jì)了一種線性F/V轉(zhuǎn)換系統(tǒng)。傳感器輸出的脈沖頻率信號經(jīng)信號調(diào)理電路調(diào)理后輸入FPGA,F(xiàn)PGA測量脈沖信號的頻率,根據(jù)系統(tǒng)精度要求,需設(shè)計(jì)Q格式定點(diǎn)運(yùn)算,測得的頻率經(jīng)FPGA定點(diǎn)運(yùn)算后得到與頻率大小成線性關(guān)系
  • 關(guān)鍵字: F/V轉(zhuǎn)換  精度  FPGA  Q8定點(diǎn)運(yùn)算  DAC7551  

基于FPGA的自適應(yīng)均衡器的研究與設(shè)計(jì)

  • 摘要:近年來,自適應(yīng)均衡技術(shù)在通信系統(tǒng)中的應(yīng)用日益廣泛,利用自適應(yīng)均衡技術(shù)在多徑環(huán)境中可以有效地提高數(shù)字接收機(jī)的性能。為了適應(yīng)寬帶數(shù)字接收機(jī)的高速率特點(diǎn),本文闡述了自適應(yīng)均衡器的原理并對其進(jìn)行改進(jìn)。最
  • 關(guān)鍵字: 自適應(yīng)均衡器  寬帶數(shù)字接收機(jī)  FPGA  Verilog HDL  

基于FPGA的數(shù)字電子鐘設(shè)計(jì)

  • 摘要:采用FPGA進(jìn)行的數(shù)字電路設(shè)計(jì)具有更大的靈活性和通用性,已成為目前數(shù)字電路設(shè)計(jì)的主流方法之一。本文給出一種基于FPGA的數(shù)字鐘設(shè)計(jì)方案。該方案采用VHDL設(shè)計(jì)底層模塊,采用電路原理圖設(shè)計(jì)頂層系統(tǒng)。整個系統(tǒng)在
  • 關(guān)鍵字: EDA  FPGA  QuartusⅡ  數(shù)字鐘  

基于FPGA的大圍數(shù)QC_LDPC碼的譯碼器

  • 摘要 針對QC_LDPC碼的短環(huán)對碼性能的重要影響,采用了1種圍數(shù)為8的QC_LDPC碼設(shè)計(jì)。算法首先分別對3個不同的子矩陣進(jìn)行移位運(yùn)算,每個子矩陣分別與它們移位后生成的子矩陣共同組合形成1個新的子矩陣,然后再將新生成
  • 關(guān)鍵字: QC_LDPC碼  校驗(yàn)矩陣  分層迭代譯碼算法  FPGA  

基于FPGA的北斗QPSK調(diào)制實(shí)現(xiàn)與解調(diào)驗(yàn)證

  • 摘要 為研制北斗衛(wèi)星導(dǎo)航模擬信號源,設(shè)計(jì)實(shí)現(xiàn)了北斗QPSK信號調(diào)制器。文中在分析了北斗衛(wèi)星導(dǎo)航系統(tǒng)B1頻段信號的正交相移鍵控調(diào)制信號的基礎(chǔ)上,基于軟件無線電的思想,在FPGA硬件平臺上實(shí)現(xiàn)了QPSK信號調(diào)制器,通過
  • 關(guān)鍵字: 北斗  QPSK  調(diào)制解調(diào)  FPGA  StratixⅡ  

基于DM648+FPGA的圖像處理模塊設(shè)計(jì)與實(shí)現(xiàn)

  • 摘要:介紹了一種基于DM648和FPGA構(gòu)架的圖像處理方案,闡述了圖像處理模塊的組成原理和結(jié)構(gòu),并對模塊內(nèi)部電路設(shè)計(jì)和FPGA內(nèi)部圖像處理邏輯進(jìn)行了重點(diǎn)介紹。木文設(shè)計(jì)的圖像處理模塊能夠支持對高清視頻圖像的切割、縮放
  • 關(guān)鍵字: DM648  FPGA  視頻圖像處理  

低功耗FPGA設(shè)計(jì)技術(shù)

  • 一、前言隨著系統(tǒng)功率預(yù)算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎(chǔ)設(shè)施而言,電路板冷卻、機(jī)箱體積小型化以及系統(tǒng)可靠性在系統(tǒng)設(shè)計(jì)中都起著重要的作用。對e-應(yīng)用,電池壽命、熱耗散和小體積尺寸是主要的設(shè)
  • 關(guān)鍵字: FPGA  低功耗  

基于CPLD/FPGA的出租車計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

  • 1 引言隨著EDA技術(shù)的發(fā)展及大規(guī)??删幊踢壿嬈骷﨏PLD/FPGA的出現(xiàn),電子系統(tǒng)的設(shè)計(jì)技術(shù)和工具發(fā)生了巨大的變化,通過EDA技術(shù)對CPLD/FP-GA編程開發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時(shí)在系統(tǒng)中修改其邏輯功
  • 關(guān)鍵字: CPLD  FPGA  出租車  計(jì)費(fèi)器  

基于FPGA多波束成像的聲納系統(tǒng)設(shè)計(jì)

  • 摘要:給出了一種基于FPGA的多波束成像聲納整機(jī)的硬件電路設(shè)計(jì)方案,介紹了該方案中各分系統(tǒng)的具體電路實(shí)現(xiàn),以Xilinx公司的FPGA芯片作為核心器件,根據(jù)干端PC下發(fā)的控制指令實(shí)現(xiàn)對180個基元的發(fā)射接收電路的控制,完
  • 關(guān)鍵字: 多波束成像聲納  發(fā)射接收電路  波束形成器  千兆網(wǎng)傳輸  控制指令  FPGA  

電子設(shè)計(jì)發(fā)展趨勢 ― 開源PCB設(shè)計(jì)

  • 電子設(shè)計(jì)領(lǐng)域的一大趨勢是開源硬件及其配套的開源原理圖和PCB布局圖的使用。使用開源硬件及其配套資源意味著工程師可以方便地使用現(xiàn)有設(shè)計(jì)方案,從而提高效率并縮短產(chǎn)品上市時(shí)間。隨著工程師更加深入地了解傳統(tǒng)PCB與
  • 關(guān)鍵字: 開源  PCB  FPGA  

FPGA開發(fā)靜態(tài)無功補(bǔ)償控制器

  • “我們在NI CompactRIO平臺上開發(fā)的SVC全數(shù)字控制系統(tǒng),大大縮短了產(chǎn)品上市的時(shí)間又保證了系統(tǒng)的穩(wěn)定性。”
    挑戰(zhàn):電弧爐、軋鋼機(jī)等大型工業(yè)設(shè)備在為企業(yè)創(chuàng)造產(chǎn)值的同時(shí)也帶來了無功分量和高次諧波等危害
  • 關(guān)鍵字: FPGA  靜態(tài)  控制器  

采用FPGA設(shè)計(jì)智能能源系統(tǒng)

  • 智能電網(wǎng)的目標(biāo)是更高效的管理電力傳送,以滿足我們?nèi)找嬖鲩L的能源需求。但是在實(shí)現(xiàn)的道路上會遇到一些困難。不斷發(fā)展的標(biāo)準(zhǔn)。高可靠性要求。低成本實(shí)現(xiàn)。雙向通信以支持實(shí)時(shí)傳輸。復(fù)雜的電能監(jiān)視和控制。通用性要求
  • 關(guān)鍵字: FPGA  智能能源  系統(tǒng)  
共6769條 102/452 |‹ « 100 101 102 103 104 105 106 107 108 109 » ›|

fpga-to-asic介紹

您好,目前還沒有人創(chuàng)建詞條fpga-to-asic!
歡迎您創(chuàng)建該詞條,闡述對fpga-to-asic的理解,并與今后在此搜索fpga-to-asic的朋友們分享。    創(chuàng)建詞條

熱門主題

FPGA-to-ASIC    樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473