fpga 文章 進入fpga技術(shù)社區(qū)
基于FPGA的數(shù)據(jù)采集控制模塊的研究與設(shè)計
- 0引言數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學實驗中各種物理量進行實時采集、測試和反饋控制的閉...
- 關(guān)鍵字: FPGA 數(shù)據(jù)采集
Altium推出采用Altera Cyclone III FPGA 的NanoBoard 3000
- 繼去年 9 月發(fā)布基于 NanoBoard 3000 的快速原型設(shè)計全新方案后,Altium日前又宣布推出采用 Altera Cyclone III® FPGA 的最新 NanoBoard 3000,從而進一步擴展了這一理念。 新的開發(fā)板為電子設(shè)計人員繼續(xù)提供相同的軟硬件以及 NanoBoard 3000 可以直接使用的免專利費 IP,所不同的是,在其內(nèi)核中提供了具有 Altera 高性價比 Cyclone III® FPGA 電源。 電子設(shè)計人員采用 NanoBoard
- 關(guān)鍵字: Altium FPGA NanoBoard
低功耗FPGA電子系統(tǒng)優(yōu)化方法
- 首先與實測系統(tǒng)功耗進行對比,驗證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準確性。然后對FPGA設(shè)計中影響系統(tǒng)功耗的幾個相互關(guān)聯(lián)的參數(shù)進行取樣,通過軟件估算不同樣點下的系統(tǒng)功耗,找到功耗最低的取樣點,得到最佳設(shè)計參數(shù),從而達到優(yōu)化系統(tǒng)設(shè)計的目的。實驗中通過這種方法,在一個FPGA讀寫SRAM的系統(tǒng)中,在單位時間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時間占空比這兩個參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。
- 關(guān)鍵字: FPGA 低功耗 電子 系統(tǒng)優(yōu)化
基于JTAG邊界掃描方式的重構(gòu)控制器的設(shè)計
- 為充分利用硬件資源,滿足不同的應用需求,本文提出了一種基于JTAG邊界掃描模式配置的重構(gòu)控制器,詳細介紹控制器的硬件實現(xiàn)以及配置流程,該控制器通過模擬JTAG接口時序及TAP狀態(tài)機的功能,實現(xiàn)在系統(tǒng)配置目標可編程器件。
- 關(guān)鍵字: FPGA TAP狀態(tài)機 JTAG邊界掃描 重構(gòu) 201001
FPGA的甜蜜時光
- 隨著2010年的來臨,當今的全球電子公司紛紛做出明智而審慎的研發(fā)投資決定,以便借助創(chuàng)新的新產(chǎn)品,快速抓住新的市場機遇。FPGA越來越多地成為這些公司成功的關(guān)鍵。除了少數(shù)可超大批量生產(chǎn)的商品外,應用ASIC的高成本和高風險無法讓絕大多數(shù)的商品贏利;現(xiàn)在面臨著加速替代ASIC所帶來的機遇,這主要體現(xiàn)在以下不同方面:芯片體系結(jié)構(gòu),也就是能夠推出某種架構(gòu)和相關(guān)的I/O,而且,密度和性能還能夠達到一定水平,從而可以替代ASIC的功能。 軟件在加速替代ASIC過程中也扮演了重要角色。高效的軟件和設(shè)計工具大大提高了
- 關(guān)鍵字: 賽靈思 FPGA ASIC 摩爾定律
臺積電年中將為Altera試產(chǎn)28nm制程FPGA芯片
- 據(jù)業(yè)者透露,臺積電公司將于今年中期開始為Altera公司生產(chǎn)28nm制程FPGA芯片產(chǎn)品。這種FPGA芯片將集成有28Gbps收發(fā)器,產(chǎn)品面向云計算,在線存儲以及移動視頻等應用,Altera公司兩年前曾推出該系列產(chǎn)品的 40nm制程版本。臺積電還宣布其28nm制程將為全代制程(full node:即制程升級時需要對芯片電路進行重新設(shè)計),而且年內(nèi)其28nm制程還將具備可按客戶的需求制作出HKMG(High-K絕緣層+金屬柵極)或SiON(SiON絕緣層+硅柵極)這兩種不同柵極結(jié)構(gòu)的能力. 臺積電
- 關(guān)鍵字: 臺積電 28nm FPGA Altera
高速流水線浮點加法器的FPGA實現(xiàn)
- 本工程設(shè)計完全符合IP核設(shè)計的規(guī)范流程,而且完成了Verilog HDL建模、功能仿真、綜合、時序仿真等IP核設(shè)計的整個過程,電路功能正確。實際上,本系統(tǒng)在布局布線后,其系統(tǒng)的最高時鐘頻率可達80MHz。雖然使用浮點數(shù)會導致舍入誤差,但這種誤差很小,可以忽略。實踐證明,本工程利用流水線結(jié)構(gòu),方便地實現(xiàn)了高速、連續(xù)、大數(shù)據(jù)量浮點數(shù)的加法運算,而且設(shè)計結(jié)構(gòu)合理,性能優(yōu)異,可以應用在高速信號處理系統(tǒng)中。
- 關(guān)鍵字: FPGA 流水線 浮點 加法器
理解FPGA 中的壓穩(wěn)態(tài)
- 理解FPGA 中的壓穩(wěn)態(tài) 本白皮書介紹FPGA 中的壓穩(wěn)態(tài),為什么會出現(xiàn)這一現(xiàn)象,它是怎樣導致設(shè)計失敗的。介紹怎樣計算壓穩(wěn)態(tài)MTBF,重點是對結(jié)果造成影響的各種器件和設(shè)計參數(shù)。
引言
當信號在不相關(guān)或者異步時鐘域 - 關(guān)鍵字: FPGA 壓穩(wěn)態(tài)
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細 ]
關(guān)于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473