首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga

基于802.16d的定時(shí)同步算法 改進(jìn)及FPGA實(shí)現(xiàn)

  • 0 引言
    WiMAX ( Wordwide Interoperability for Mi-crowave Access)是代表空中接口滿足IEEE 802.16標(biāo)準(zhǔn)的寬帶無(wú)線通信系統(tǒng)。其中IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)
  • 關(guān)鍵字: FPGA  802  16d  定時(shí)同步算法    

基于ADC和FPGA脈沖信號(hào)測(cè)量設(shè)計(jì)

  •  0引言  測(cè)頻和測(cè)脈寬現(xiàn)在有多種方法。通?;贛CU的信號(hào)參數(shù)測(cè)量,由于其MCU工作頻率很低,所以能夠達(dá)到的精度也比較低,而基于AD10200和FPGA的時(shí)域測(cè)量精度往往可達(dá)10 ns,頻率測(cè)量精度在100 kHz以內(nèi)。適應(yīng)信號(hào)
  • 關(guān)鍵字: FPGA  ADC  脈沖信號(hào)  測(cè)量    

基于FPGA的磁浮軸承控制系統(tǒng)研究

  • 0 引言
    磁浮軸承(Magnetic Bearing)是以磁性力完全非接觸式支持旋轉(zhuǎn)體的軸承,其廣義上的定義是可支持直線運(yùn)動(dòng)物體的軸承及局部有機(jī)械性接觸的軸承。其作用原理是借磁場(chǎng)感應(yīng)產(chǎn)生的磁浮力來(lái)抵抗重力場(chǎng)及轉(zhuǎn)軸運(yùn)
  • 關(guān)鍵字: 控制系統(tǒng)  研究  軸承  磁浮  FPGA  基于  FPGA  

基于對(duì)EPCS在線編程的FPGA可重構(gòu)方法

  • 0 引言
    可重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開(kāi)發(fā)的研究熱點(diǎn),并已有許多令人矚目的研究成果及產(chǎn)品應(yīng)用。FPGA可重構(gòu)的應(yīng)用為用戶提供了方便的系統(tǒng)升級(jí)模式,同時(shí)也實(shí)現(xiàn)了基于相同硬件系統(tǒng)的不同工作模式功能。在當(dāng)
  • 關(guān)鍵字: EPCS  FPGA  編程  可重構(gòu)    

采用FPGA實(shí)現(xiàn)100G光傳送網(wǎng)

  • 供應(yīng)商、企業(yè)以及服務(wù)提供商認(rèn)為100G系統(tǒng)最終會(huì)在市場(chǎng)上得到真正實(shí)施。推動(dòng)其實(shí)施的主要力量是用戶持續(xù)不斷的寬帶需求。各種標(biāo)準(zhǔn)組織正在制定傳送網(wǎng)和以太網(wǎng)以及光接口100G標(biāo)準(zhǔn)。對(duì)于希望在標(biāo)準(zhǔn)發(fā)布之前,先期設(shè)計(jì)
  • 關(guān)鍵字: FPGA  100G  光傳送網(wǎng)    

采用業(yè)界成本最低、功耗最低的FPGA降低系統(tǒng)總成本

  • 引言在全球競(jìng)爭(zhēng)和經(jīng)濟(jì)因素環(huán)境下,當(dāng)今高技術(shù)產(chǎn)品利潤(rùn)和銷售在不斷下滑,工程設(shè)計(jì)團(tuán)隊(duì)在向市場(chǎng)推出低成本產(chǎn)品方面承受了很大的壓力。新產(chǎn)品研發(fā)面臨兩種不同的系統(tǒng)挑戰(zhàn):利用最新的技術(shù)和功能開(kāi)發(fā)全新的產(chǎn)品,或者采
  • 關(guān)鍵字: FPGA  功耗  系統(tǒng)    

充分發(fā)揮FPGA浮點(diǎn)IP內(nèi)核的優(yōu)勢(shì)

  • 最近出現(xiàn)的 FPGA設(shè)計(jì)工具和 IP有效減少了計(jì)算占用的資源,大大簡(jiǎn)化了浮點(diǎn)數(shù)據(jù)通路的實(shí)現(xiàn)。而且,與數(shù)字信號(hào)處理器不同, FPGA能夠支持浮點(diǎn)和定點(diǎn)混合工作的 DSP數(shù)據(jù)通路,實(shí)現(xiàn)的性能超過(guò)了 100 GFLOPS。在所有信
  • 關(guān)鍵字: FPGA  浮點(diǎn)  IP內(nèi)核    

基于FPGA的二次群分接器的結(jié)構(gòu)分析及實(shí)現(xiàn)

  • 1.引言為了提高傳輸速率,擴(kuò)大通信容量,減少信道數(shù)量,通常把多路信號(hào)復(fù)用成一路信號(hào)進(jìn)行傳輸。在多種復(fù)...
  • 關(guān)鍵字: FPGA  二次群分接器  實(shí)現(xiàn)  應(yīng)用  

基于FPGA的2M誤碼測(cè)試儀設(shè)計(jì)

  • 0 引言
    無(wú)論是何種通信新業(yè)務(wù)的推出和運(yùn)營(yíng),都離不開(kāi)強(qiáng)力有效且高可靠的傳輸系統(tǒng)。隨之而帶來(lái)的問(wèn)題就是如何對(duì)系統(tǒng)的傳輸質(zhì)量進(jìn)行測(cè)量和保證。
    誤碼測(cè)試儀是一種能夠測(cè)量和保證傳輸質(zhì)量的智能化儀器,該
  • 關(guān)鍵字: FPGA  2M誤碼  試儀設(shè)計(jì)    

基于FPGA的PCI總線接口硬件調(diào)試策略

  • 0 引言
    在FPGA的設(shè)計(jì)流程中,完成設(shè)計(jì)輸入以及成功綜合、布局布線,只能說(shuō)明設(shè)計(jì)符合一定的語(yǔ)法規(guī)范,而并不能保證其滿足設(shè)計(jì)人員對(duì)功能的要求,因而需要通過(guò)仿真對(duì)設(shè)計(jì)進(jìn)行驗(yàn)證。仿真驗(yàn)證的目的是為了發(fā)現(xiàn)設(shè)
  • 關(guān)鍵字: FPGA  PCI  總線接口  硬件調(diào)試    

FPGA與ADSP TS201的總線接口設(shè)計(jì)

  • 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來(lái)越廣泛。ADI公司的
  • 關(guān)鍵字: FPGA  ADSP  201  TS    

Altera Stratix IVFPGA助推XDI dbX分析平臺(tái)

  •   Altera公司今天宣布,XtremeData有限公司下一代dbX系列數(shù)據(jù)庫(kù)平臺(tái)設(shè)計(jì)采用了高性能Stratix® IV FPGA,該系列專門用于對(duì)大型數(shù)據(jù)庫(kù)進(jìn)行全面分析和研究。   dbX是含有分析系統(tǒng)所有組件的全集成平臺(tái),包括,存儲(chǔ)、計(jì)算、互聯(lián)網(wǎng)絡(luò)和數(shù)據(jù)庫(kù)引擎等。專利XtremeData計(jì)算模塊采用了含有Stratix IV FPGA的SQL-in-Silicon硬件加速器。具有在系統(tǒng)可編程能力的Stratix IV FPGA為定制處理引擎實(shí)現(xiàn)提供了通用平臺(tái)。   XtremeData在
  • 關(guān)鍵字: Altera  Stratix  FPGA  

基于FPGA的機(jī)械振動(dòng)臺(tái)自動(dòng)定中系統(tǒng)

  • 0 引言
    在力學(xué)環(huán)境試驗(yàn)中,振動(dòng)試驗(yàn)應(yīng)用最為廣泛,尤其是國(guó)防科技應(yīng)用中的火藥裝填,即通過(guò)一定的振級(jí)和時(shí)間將火藥填實(shí),其工作過(guò)程為將火藥罐體固定于機(jī)械振動(dòng)臺(tái)上,然后設(shè)定相應(yīng)的振動(dòng)頻率及振動(dòng)幅度,當(dāng)?shù)?/li>
  • 關(guān)鍵字: FPGA  機(jī)械振動(dòng)臺(tái)  自動(dòng)  系統(tǒng)    

基于FPGA的多通道HDLC收發(fā)電路設(shè)計(jì)

  • HDLC(High Level Date Link Control)協(xié)議是通信領(lǐng)域中應(yīng)用最廣泛的協(xié)議之一,它是面向比特的高級(jí)數(shù)據(jù)鏈路控制規(guī)程,具有差錯(cuò)檢測(cè)功能強(qiáng)大、高效和同步傳輸?shù)奶攸c(diǎn)。目前市場(chǎng)上有很多專用的HDLC芯片,但這些芯片大
  • 關(guān)鍵字: FPGA  HDLC  多通道  電路設(shè)計(jì)    

基于DSP和FPGA的三相異步電機(jī)矢量伺服系統(tǒng)

  • 本文所研究的交流伺服系統(tǒng),充分利用DSP和FPGA的外圍電路和控制接口,簡(jiǎn)化了硬件設(shè)計(jì),同時(shí)在軟件設(shè)計(jì)中采用模塊化方法方便復(fù)雜程序的編寫。實(shí)驗(yàn)結(jié)果顯示該系統(tǒng)具有良好的控制性能。隨著工業(yè)生產(chǎn)中不斷增長(zhǎng)的高精度、高可靠性的需求,交流伺服系統(tǒng)的應(yīng)用將越來(lái)越廣泛。
  • 關(guān)鍵字: FPGA  DSP  三相異步電機(jī)  矢量    
共6376條 337/426 |‹ « 335 336 337 338 339 340 341 342 343 344 » ›|

fpga介紹

FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。 FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個(gè)新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473