fpga 文章 進入fpga技術(shù)社區(qū)
便攜式遠程心電監(jiān)護儀的原理與設(shè)計實例
- HHCE(Home Health Care Engineering)這門學(xué)科正隨著人類對健康的重視和遠程醫(yī)療的發(fā)展而逐漸走進人們的生活。它提倡的是一種“在家就醫(yī),自我保健,遠程診斷”的理念,把高科技與醫(yī)療結(jié)合起來。HHCE的出現(xiàn)符合21世紀(jì)社會老齡化、醫(yī)療費用日益高漲以及人們生活健康質(zhì)量高要求的趨勢,同時可實現(xiàn)醫(yī)療資源共享,提高邊遠地區(qū)的醫(yī)療水平,因此具有特別旺盛的生命力。HHCE系統(tǒng)提供一種對于家庭、社區(qū)醫(yī)療、出診醫(yī)生有效便捷的醫(yī)療監(jiān)測解決方案,具有心電信號監(jiān)測功能的監(jiān)測器是
- 關(guān)鍵字: SOC SOPC FPGA 便攜式 NiosII
FIR數(shù)字濾波的FPGA實現(xiàn)
- 摘要: 隨著數(shù)字技術(shù)的發(fā)展,數(shù)字濾波器的功能越來越受到人們的注意和廣泛應(yīng)用,它有精度高、靈活性大等突出特點。FIR數(shù)字濾波具有穩(wěn)定性高,嚴(yán)格的線性相位,能用FFT算法實現(xiàn)等特點。通過FPGA實現(xiàn)FIR數(shù)字濾波具有實時性高、處理速度快、精度高的特點。文章先通過Matlab DSP Builder 設(shè)計出FIR濾波器模型,然后利用Simulink進行模型仿真,再用ModelSim進行功能仿真,最后用Quartus II進行時序仿真。仿真結(jié)束后下載到選定的FPGA上,在FGPA上實現(xiàn)FIR數(shù)字濾波。
- 關(guān)鍵字: 數(shù)字濾波 FIR濾波器 FPGA Matlab
基于FPGA的LON網(wǎng)絡(luò)高速智能節(jié)點的設(shè)計
- 摘要:本文介紹了一種基于FPGA芯片的高速智能節(jié)點的硬件結(jié)構(gòu)和軟件設(shè)計,旨在提高現(xiàn)在LON網(wǎng)絡(luò)的智能節(jié)點的處理能力和通用性。 關(guān)鍵詞:FPGA LON網(wǎng)絡(luò) 智能節(jié)點 通用 高速 1 概述 LonWorks現(xiàn)場總線(簡稱LON總線)是美國Echelon公司推出的局部操作網(wǎng)絡(luò),為集散式監(jiān)控系統(tǒng)提供了很強的實現(xiàn)手段,成為當(dāng)今流行的現(xiàn)場總線技術(shù)之一?,F(xiàn)在的測控系統(tǒng)中,連接在現(xiàn)場總線網(wǎng)絡(luò)上的每一個節(jié)點,即傳感器、變送器、執(zhí)行器等都不再是單
- 關(guān)鍵字: FPGA LON網(wǎng)絡(luò) 智能節(jié)點 通用 高速
基于AD9957的USB側(cè)音測距信號發(fā)生器設(shè)計
- 0 引言 隨著我國航天技術(shù)的不斷進步,深空測距技術(shù)受到越來越多的關(guān)注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應(yīng)中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標(biāo)準(zhǔn)化通用數(shù)字調(diào)制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調(diào)相指數(shù)、測距音通/斷控制等參數(shù)的改變。 以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調(diào)制信號
- 關(guān)鍵字: 測距 模擬電路 USB 無線電 FPGA
基于TMS320C6205的信號采集處理系統(tǒng)
- 0引言 典型的DSP(數(shù)字信號處理器)內(nèi)部采用改進的哈佛結(jié)構(gòu)和流水線技術(shù),可以在單指令周期內(nèi)完成乘加運算,具有較高的處理能力。一個典型的基于DSP的信號采集處理系統(tǒng),通常由DSP、A/D轉(zhuǎn)換器、存儲器和相應(yīng)的接口電路組成,大都做成PCI(外設(shè)部件互連)接口插卡形式和主控計算機一起工作。各種控制信息通過PCI發(fā)送給DSP,采集處理后的結(jié)果再通過PCI接口發(fā)送回主控計算機。PCI接口部分一般需要采用接口芯片來完成,這樣會顯著增加系統(tǒng)的設(shè)計調(diào)試難度,并使成本增加。而選用本身帶有PCI接口的DSP處理芯
- 關(guān)鍵字: DSP TMS320C6205 信號采集 處理器 FPGA
基于DSP的信號采集處理系統(tǒng)
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP TMS320C6205 FPGA 信號采集 處理器
高速數(shù)字隔離型串行ADC及其工程應(yīng)用
- 1.引言 目前,逆變器在很多領(lǐng)域有著越來越廣泛地應(yīng)用。對逆變器的研究具有十分重要的意義和廣闊的工程應(yīng)用前景。常見逆變技術(shù)的控制方法大致分為開環(huán)控制的載波調(diào)制方法和閉環(huán)控制的跟蹤控制方法。跟蹤控制方法屬于閉環(huán)控制,閉環(huán)反饋中的檢測環(huán)節(jié)需要與高壓主電路相互隔離,避免高壓側(cè)電磁噪聲對控制電路的竄擾。高性能的跟蹤型逆變器對反饋量的實時性要求很高,因此要求反饋環(huán)節(jié)具有高速隔離傳輸模擬信號的能力。 目前,最常用的隔離技術(shù)可以分為線性隔離和數(shù)字隔離。線性隔離器存在溫度漂移、線性度差,魯棒
- 關(guān)鍵字: 逆變器 隔離 FPGA SPWM ADC
NI LabVIEW軟件平臺用智能多核加速了設(shè)計與測試
- NI 隆重發(fā)布了可應(yīng)用于控制、測試及嵌入式系統(tǒng)開發(fā)的圖形化系統(tǒng)設(shè)計平臺的最新版本 -- LabVIEW 8.6。得益于 LabVIEW 軟件平臺天生并行的圖形化編程方式, LabVIEW 8.6版本提供了全新工具幫助工程師和科學(xué)家們從多核處理器、現(xiàn)場可編程門陣列 (FPGAs) 及無線通信等商業(yè)技術(shù)中獲益。 為了提升性能, LabVIEW 8.6包含了超過1,200個重新優(yōu)化的高級分析函數(shù),在多核系統(tǒng)的控制測試應(yīng)用中提供更快速、更強大的數(shù)學(xué)及信號處理功能。視覺應(yīng)用同樣能從多核系統(tǒng)中獲益,NI 視
- 關(guān)鍵字: NI LabVIEW FPGA 多核處理器
采用EEPROM對大容量FPGA芯片數(shù)據(jù)實現(xiàn)串行加載
- 自大規(guī)模現(xiàn)場可編程邏輯器件問世以來,先后出現(xiàn)了兩類器件,一類是基于SRAM體系結(jié)構(gòu)的FPGA系列,如XILINX公司的4000系列和最新的Virtex系列;另一類是基于faxtFLASH技術(shù)的CPLD器件,如XILINX公司的9500系列和Lattice公司的ispLSxx系列芯片。FPGA具有容量大、設(shè)計資源豐富、片內(nèi)ROM及RAM設(shè)計靈活等特點1,但是它們需要在每次上電時進行數(shù)據(jù)加載。目前實現(xiàn)加載的方法有以下三種:①采用PROM并行加載;②采用專用SROM串行加載;③采用單片機控制實現(xiàn)加載。
- 關(guān)鍵字: FPGA XILINX CPLD 數(shù)據(jù)加載 EEPROM
基于USB的ARINC429總線接口模塊設(shè)計
- 引言 ARINC429總線由美國航天無線電設(shè)備公司所資助,是廣泛應(yīng)用于當(dāng)前航空電子設(shè)備中的一種數(shù)據(jù)總線傳輸標(biāo)準(zhǔn)。與傳統(tǒng)的航空電子設(shè)備間的模擬傳輸相比,ARINC429總線具有抗干擾能力強、傳輸精度高、傳輸線路少以及成本低等優(yōu)點。ARINC數(shù)據(jù)總線協(xié)議規(guī)定一個數(shù)據(jù)由32位組成,采用雙極性歸零碼,以12.5Kb/s或100Kb/s碼速率傳輸。本設(shè)計利用USB即插即用、FPGA可靈活配置等特點,設(shè)計了基于USB總線的ARINC429總線接口模塊。 接口模塊總體設(shè)計結(jié)構(gòu) 接口
- 關(guān)鍵字: 接口 FPGA USB 總線
基于AD9957的USB側(cè)音測距信號發(fā)生器設(shè)計
- 0 引言 隨著我國航天技術(shù)的不斷進步,深空測距技術(shù)受到越來越多的關(guān)注。在深空測距系統(tǒng)中,中頻信號發(fā)生器對系統(tǒng)性能有著重要的意義。在USB(統(tǒng)一S頻段)系統(tǒng)中,原有的模擬電路實現(xiàn)的發(fā)射模塊存在性能不完善、輸入動態(tài)范圍小、可控性能差、不能適應(yīng)中心頻率大范圍變化、體積大等問題,為了解決上述問題,可在一個標(biāo)準(zhǔn)化通用數(shù)字調(diào)制信號發(fā)生器的平臺上,通過外圍的控制電路,實現(xiàn)對載波中心頻率、輸出功率、調(diào)相指數(shù)、測距音通/斷控制等參數(shù)的改變。 以軟件無線電思想為核心,基于PLD(可編程邏輯器件)的通用調(diào)制信號
- 關(guān)鍵字: 測距 PLD USB D/A FPGA
基于FPGA的自然對數(shù)變換器的設(shè)計與實現(xiàn)
- 本文利用CORD IC算法在FPGA上實現(xiàn)了自然對數(shù)運算器。實驗結(jié)果表明該對數(shù)運算器的輸出誤差為10-4數(shù)量級,最高頻率可達到80MHz。該運算器適用于高速大數(shù)據(jù)量的數(shù)據(jù)處理。
- 關(guān)鍵字: FPGA 對數(shù)運算 CORD IC算法 對數(shù)變換器 200808
Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境
- 進一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號完整性開發(fā)套件來提供獨特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設(shè)備相比,Altera基于FPGA的開發(fā)板支持XLoom以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨特的測試環(huán)境更貼近實際的客戶狀態(tài),同時進一步節(jié)省了空間,降低了功耗。 傳統(tǒng)的BER測試儀成本高達100,000美元,而Stratix II GX FPGA信號完整性開發(fā)套件在這方面的成本節(jié)省了90%
- 關(guān)鍵字: Altera FPGA 開發(fā)套件 XLoom
fpga介紹
FPGA是英文Field-Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
FPGA采用了邏輯單元陣列LCA(Logic Cell Array)這樣一個新概念,內(nèi)部包括可 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473