fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
基于FPGA的電控單元噴油脈寬處理
- 由于電控汽油機(jī)在燃用不同比例甲醇汽油時受空燃比自適應(yīng)調(diào)整的限制而不能正常運(yùn)轉(zhuǎn)的問題,提出利用FPGA技術(shù)將電控單元輸出的噴油脈寬信號進(jìn)行擴(kuò)展處理,使得電控汽油機(jī)在燃用不同比例甲醇汽油時,空燃比能夠維持在理論空燃比附近,從而使得電控汽油機(jī)能夠正常運(yùn)轉(zhuǎn)。本系統(tǒng)采用Altera公司的Cyclone系列FPGA芯片EP1C12Q240C8N,在Quatus II開發(fā)環(huán)境中給出硬件設(shè)計和功能仿真。經(jīng)過測試,系統(tǒng)滿足對噴油脈寬信號的擴(kuò)展處理要求且系統(tǒng)性能穩(wěn)定。
- 關(guān)鍵字: 空燃比 噴油脈寬 FPGA
基于FPGA和ADS7890的高速AD轉(zhuǎn)換
- 在雷達(dá)設(shè)計中,需要對接收到的信號首先進(jìn)行模數(shù)轉(zhuǎn)換,其轉(zhuǎn)換速度和準(zhǔn)確性直接決定了之后FFT等運(yùn)算的準(zhǔn)確性,最終影響雷達(dá)測量精度。介紹了一種基于FPGA,利用芯片ADS7890實(shí)現(xiàn)一種快速14位串行AD轉(zhuǎn)換,對系統(tǒng)的軟件和硬件做了說明。硬件部分主要為ADS7890的基本外圍電路以及芯片EP2C35F672C與其的控制連接,軟件部分利用Quartus II 8.0編程。
- 關(guān)鍵字: AD轉(zhuǎn)換 毫米波雷達(dá)測距 FPGA
基于FPGA步進(jìn)電機(jī)驅(qū)動控制系統(tǒng)的設(shè)計
- 通過對步進(jìn)電機(jī)的驅(qū)動控制原理的分析,利用Verilog語言進(jìn)行層次化設(shè)計,最后實(shí)現(xiàn)了基于FPGA步進(jìn)電機(jī)的驅(qū)動控制系統(tǒng)。該系統(tǒng)可以實(shí)現(xiàn)步進(jìn)電機(jī)按既定角度和方向轉(zhuǎn)動及定位控制等功能。仿真和綜合的結(jié)果表明,該系統(tǒng)不但可以達(dá)到對步進(jìn)電機(jī)的驅(qū)動控制,同時也優(yōu)化了傳統(tǒng)的系統(tǒng)結(jié)構(gòu),提高了系統(tǒng)的抗干擾能力和穩(wěn)定性,可用于工業(yè)自動化、辦公自動化等應(yīng)用場合。
- 關(guān)鍵字: 步進(jìn)電機(jī) Verilog FPGA
基于FPGA的水聲信號高速采集存儲系統(tǒng)設(shè)計
- 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設(shè)計與實(shí)現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設(shè)計進(jìn)行了詳細(xì)描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達(dá)2GB的大容量NAND型Flash作為存儲介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS~232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點(diǎn),實(shí)驗(yàn)證明該系統(tǒng)滿足設(shè)計要求。
- 關(guān)鍵字: 水聲信號數(shù)據(jù)采集 NANDFlash FPGA
基于FPGA的實(shí)時數(shù)字化光纖傳輸系統(tǒng)的設(shè)計與實(shí)現(xiàn)
- 提出一種實(shí)時數(shù)字化光纖傳輸系統(tǒng),該系統(tǒng)分為發(fā)送端和接收端。發(fā)送端用A/D轉(zhuǎn)換器將輸入的模擬信號數(shù)字化,再用FPGA對數(shù)據(jù)進(jìn)行處理,并通過光纖傳輸。同時,F(xiàn)PGA還控制A/D轉(zhuǎn)換器的工作。接收端用串行收發(fā)器TLK1501對接收數(shù)據(jù)進(jìn)行解碼處理,還原有效信號。實(shí)驗(yàn)表明,該系統(tǒng)實(shí)時性好、信號傳輸誤碼率低、工作性能穩(wěn)定、抗干擾性強(qiáng),系統(tǒng)具有可行性和有效性。
- 關(guān)鍵字: 光纖通訊 高速數(shù)字信號傳輸 FPGA
基于FPGA的固定倍率圖像縮放的實(shí)現(xiàn)
- 基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過程設(shè)計為一個單元體的循環(huán)過程,在單元體內(nèi)部,事先計算出卷積系數(shù)。降低了FPGA設(shè)計的復(fù)雜性,提高了圖像縮放算法的運(yùn)算速度,增強(qiáng)了系統(tǒng)的實(shí)時性,已經(jīng)應(yīng)用于某款航空電子產(chǎn)品中,應(yīng)用效果良好。
- 關(guān)鍵字: 圖像縮放 卷積運(yùn)算 FPGA
基于FPGA的水聲信號高速采集存儲系統(tǒng)的設(shè)計與實(shí)現(xiàn)
- 介紹了一種基于FPGA的水聲信號數(shù)據(jù)采集與存儲系統(tǒng)的設(shè)計與實(shí)現(xiàn),給出了系統(tǒng)的總體方案,并對各部分硬件和軟件的設(shè)計進(jìn)行了詳細(xì)描述。系統(tǒng)以FPGA作為數(shù)據(jù)的控制處理核心,以存儲容量達(dá)2 GB的大容量NAND型Flash作為存儲介質(zhì)。該系統(tǒng)主要由數(shù)據(jù)采集模塊、數(shù)據(jù)存儲模塊和RS-232串行通信模塊組成,具有穩(wěn)定可靠、體積小、功耗低、存儲容量大等特點(diǎn),實(shí)驗(yàn)證明該系統(tǒng)滿足設(shè)計要求。
- 關(guān)鍵字: 數(shù)據(jù)采集 Flash FPGA
FPGA低功耗設(shè)計小貼士
- 采用FPGA進(jìn)行低功耗設(shè)計并不是一件容易的事,盡管有許多方法可以降低功耗。FPGA的類型、IP核、系統(tǒng)設(shè)計、軟件算法、功耗分析工具及個人設(shè)計方法都會對產(chǎn)品功耗產(chǎn)生影響。值得注意的是,如果使用不當(dāng),有些方法反而會增加功耗,因此必須根據(jù)實(shí)際情況選擇適當(dāng)?shù)脑O(shè)計方法。
- 關(guān)鍵字: 功率估算 結(jié)構(gòu)設(shè)計 FPGA
基于NIOS Ⅱ處理器的數(shù)字信號解碼器設(shè)計
- 介紹了一種基于NIOS Ⅱ?qū)崿F(xiàn)數(shù)字信號解碼器的方法,該系統(tǒng)由FPGA 和相應(yīng)接口電路組成,將NIOS Ⅱ嵌入式軟核CPU 集成到FPGA 中構(gòu)成片上系統(tǒng)( SOC) ,可以將串行輸入的不歸零PCM 碼轉(zhuǎn)換為可分析的8 位并行碼,并通過上位機(jī)軟件顯示解碼結(jié)果。
- 關(guān)鍵字: 數(shù)字信號解碼器 嵌入式軟核CPU FPGA
fsp:fpga-pcb介紹
您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473