首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

基于Protel 99 SE環(huán)境下PCB設(shè)計(jì)規(guī)范與技巧的研究

  • 摘要:隨著產(chǎn)品電路設(shè)計(jì)越來越復(fù)雜,PCB電路板設(shè)計(jì)的科學(xué)規(guī)范性及布局合理性就變的越來越重要。本文論述了基于Protel 99 SE軟件環(huán)境下,產(chǎn)品電路設(shè)計(jì)的主要設(shè)計(jì)規(guī)范和一些實(shí)用的布線技巧。從而提高PCB的設(shè)計(jì)質(zhì)量、設(shè)
  • 關(guān)鍵字: 規(guī)范  技巧  研究  設(shè)計(jì)  PCB  Protel  SE  環(huán)境  基于  

線路板(PCB)常用度量衡單位術(shù)語換算

  • 1英尺=12英寸1英寸inch=1000密爾mil1mil=25.4um1mil=1000uin mil密耳有時(shí)也成英絲1um=40uin(有些公司稱微英寸為麥,其實(shí)是微英寸)1OZ=28.35克/平方英尺=35微米H=18微米4mil/4mil=0.1mm/0.1mm線寬線距1ASD=1安培/平
  • 關(guān)鍵字: PCB  線路板  度量  單位    

PCB抄板信號(hào)隔離技術(shù)

  • 在隔離技術(shù)中,設(shè)計(jì)者根據(jù)被隔離信號(hào)種類的不同和隔離要求,來選擇不同隔離器件是關(guān)鍵:(1)第一類隔離器件依賴于光發(fā)送器和接收器來跨越隔離屏障。主要有光耦合器和隔離收發(fā)器IC。通過光來隔斷系統(tǒng)的電流,電容也避免
  • 關(guān)鍵字: PCB  抄板  信號(hào)  隔離技術(shù)    

PCB外觀及功能性測試相關(guān)術(shù)語

  • 1.綜合詞匯1.1 as received 驗(yàn)收態(tài)
    提交驗(yàn)收的產(chǎn)品尚未經(jīng)受任何條件處理,在正常大氣條件下機(jī)械試驗(yàn)時(shí)阿狀態(tài)1.2 production board 成品板
    符合設(shè)計(jì)圖紙,有關(guān)規(guī)范和采購要求的,并按一個(gè)生產(chǎn)批生產(chǎn)出來的任何一塊印
  • 關(guān)鍵字: PCB  測試  相關(guān)術(shù)語    

基于FPGA的交通燈系統(tǒng)控制設(shè)計(jì)

  • 摘要:為了對(duì)交通燈系統(tǒng)進(jìn)行精確控制,采用FPGA實(shí)驗(yàn)板,在QuartusⅡ軟件環(huán)境下,分別實(shí)現(xiàn)脈沖發(fā)生模塊、狀態(tài)定時(shí)模塊、交通燈顯示模塊、時(shí)間顯示模塊,進(jìn)行仿真實(shí)驗(yàn)和硬件下載,獲得的測試結(jié)果滿足設(shè)計(jì)要求。由于采用
  • 關(guān)鍵字: FPGA  交通燈  系統(tǒng)  控制設(shè)計(jì)    

基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)設(shè)計(jì)

  • 摘要:介紹了遠(yuǎn)距離測溫器的結(jié)構(gòu)組成和工作原理,設(shè)計(jì)了基于FPGA的遠(yuǎn)距離測溫器數(shù)控系統(tǒng)的數(shù)據(jù)采集與控制系統(tǒng),使用Altera公司的Cyclonell系列的FPGA實(shí)現(xiàn)了包括數(shù)據(jù)采集、數(shù)據(jù)通信等控制功能,著重?cái)⑹隽擞布c軟件的
  • 關(guān)鍵字: FPGA  測溫器  數(shù)控  系統(tǒng)設(shè)計(jì)    

基于FPGA的DDS+DPLL跳頻信號(hào)源設(shè)計(jì)

  • 摘要:針對(duì)跳頻通信系統(tǒng)有固有噪聲的特點(diǎn),結(jié)合DDS+DPLL高分辨率、高頻率捷變速度的優(yōu)點(diǎn),并采用Altera公司的Quartus-Ⅱ_10.1軟件進(jìn)行設(shè)計(jì)綜合,提出了一種新型的跳頻信號(hào)源。結(jié)果表明,該設(shè)計(jì)中DPLL時(shí)鐘可達(dá)到12
  • 關(guān)鍵字: FPGA  DPLL  DDS  跳頻信號(hào)源    

FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng)

  • FPGA實(shí)現(xiàn)復(fù)接與分接系統(tǒng),引言  近年來可編程器件的應(yīng)用日益廣泛,使用較多的是現(xiàn)場可編程門陣列(FPGA)和復(fù)雜可編程邏輯器件(CPLD)。FPGA器件性能優(yōu)越,使用方便,成本低廉,投資風(fēng)險(xiǎn)小,使用FPGA設(shè)計(jì)可以完全根據(jù)設(shè)計(jì)者需要開發(fā)ASIC芯片,
  • 關(guān)鍵字: 系統(tǒng)  實(shí)現(xiàn)  FPGA  

以FPGA為基礎(chǔ)的SoC驗(yàn)證平臺(tái) 自動(dòng)化電路仿真?zhèn)慑e(cuò)功

  • 隨著系統(tǒng)芯片(SoC)設(shè)計(jì)的體積與復(fù)雜度持續(xù)升高,驗(yàn)證作業(yè)變成了瓶頸:占了整個(gè)SoC研發(fā)過程中70% 的時(shí)間。因此,任何能夠降低驗(yàn)證成本并能更早實(shí)現(xiàn)驗(yàn)證sign-off的方法都是眾人的注目焦點(diǎn)。臺(tái)灣工業(yè)技術(shù)研究院 (工研院
  • 關(guān)鍵字: FPGA  SoC  基礎(chǔ)  電路仿真    

用飛線調(diào)整PCB布線的方法

  • 一個(gè)印制板的布線是否能夠順利完成,主要取決于布局,而且,布線的密度越高,布局就越重要。幾乎每個(gè)設(shè)計(jì)者都遇到過這樣的情況,布線僅剩下幾條時(shí)卻發(fā)現(xiàn)無論如何都布不通了,不得不刪除大量或全部的已布線,再重新調(diào)
  • 關(guān)鍵字: PCB  飛線  布線  方法    

基于FPGA軟核的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 為解決不同性能指標(biāo)數(shù)據(jù)采集系統(tǒng)開發(fā)時(shí)間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計(jì)軟核,使用VHDL語言對(duì)軟核進(jìn)行模塊化設(shè)計(jì)。介紹了數(shù)據(jù)采集系統(tǒng)的硬件電路、USB固件程序、USB驅(qū)動(dòng)程序以及LabVIEW上位機(jī)的設(shè)計(jì)。該數(shù)據(jù)采集系統(tǒng)結(jié)構(gòu)可移植性強(qiáng),有利于縮短同類型系統(tǒng)設(shè)計(jì)研發(fā)周期。
  • 關(guān)鍵字: FPGA  軟核  高速數(shù)據(jù)  采集    

基于FPGA的高清視頻采集與顯示系統(tǒng)設(shè)計(jì)

  • 高清視頻采集與顯示系統(tǒng)設(shè)計(jì)近年來,高清網(wǎng)絡(luò)攝像機(jī)席卷視頻監(jiān)控市場,傳統(tǒng)的模擬攝像機(jī)也在尋找新的出路提升圖像質(zhì)量,采用非壓縮方案的高清模擬攝像機(jī)成為首選。一般來說,非壓縮方案的硬件平臺(tái)有DSP或ASIC或FPGA。
  • 關(guān)鍵字: FPGA  高清視頻  采集  顯示系統(tǒng)    

如何在FPGA中實(shí)現(xiàn)圖像格式轉(zhuǎn)換

  •  首先由同步視頻輸入MegaCore 功能來處理SDI 視頻數(shù)據(jù)。該功能將同步視頻格式數(shù)據(jù)( 例如, BT656 或者DVI) 轉(zhuǎn)換為流控制Avalon 流(Avalon-ST) 視頻協(xié)議,實(shí)現(xiàn)與數(shù)據(jù)通路后面其他視頻處理功能的鏈接?! 〔捎?/li>
  • 關(guān)鍵字: FPGA  圖像格式轉(zhuǎn)換    

基于89C55和FPGA的頻率特性測試儀

  • 摘要:為了能夠直接顯示待測網(wǎng)絡(luò)的幅頻相頻特性,設(shè)計(jì)了一個(gè)以89C55和FPGA構(gòu)成的最小系統(tǒng)為控制核心的頻率特性測試儀。系統(tǒng)基于DDS(直接數(shù)字頻率合成)原理和多周期同步計(jì)數(shù)相位測量法,由信號(hào)發(fā)生器,被測雙T網(wǎng)絡(luò),真
  • 關(guān)鍵字: 89C55  FPGA  頻率特性測試儀    

應(yīng)對(duì)功耗挑戰(zhàn):晶體管技術(shù)方案面臨瓶頸

  • 在電費(fèi)占運(yùn)營成本 (OPEX) 很大一部分,而運(yùn)營成本則占總成本約 70% 的情況下,降低功耗對(duì)運(yùn)營商來說已刻不容緩。以前,芯片提供商想辦法通過晶體管和工藝技術(shù)來降低功耗。雖然晶體管是產(chǎn)生功耗的主要原因,但并非唯一因素,而且通過晶體管來降低功耗作用是有限的。
  • 關(guān)鍵字: 賽靈思  FPGA  
共8328條 358/556 |‹ « 356 357 358 359 360 361 362 363 364 365 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473