首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fsp:fpga-pcb

使用VIVADO對7系列FPGA的高效設(shè)計心得

  • 使用VIVADO對7系列FPGA的高效設(shè)計心得-隨著xilinx公司進入20nm工藝,以堆疊的方式在可編程領(lǐng)域一路高歌猛進,與其配套的EDA工具——新一代高端FPGA設(shè)計軟件VIVADO也備受關(guān)注和飽受爭議。
  • 關(guān)鍵字: FPGA  VIVADO  賽靈思  

Board從入門到精通系列(六)

  • Board從入門到精通系列(六)-由于更新了開發(fā)工具,所以本篇博客有必要重復(fù)前面的內(nèi)容,今天首先演示如何利用Vivado開發(fā)純邏輯工程,即只在PL上進行開發(fā)。
  • 關(guān)鍵字: FPGA  Vivado  OpenRISC  

ZYNQ器件的啟動配置方法

  • ZYNQ器件的啟動配置方法-無任是用CPU作為系統(tǒng)的主要器件,還是用FPGA作為系統(tǒng)的主要器件,系統(tǒng)設(shè)計中首先要考慮到的問題就是處理器的啟動加載問題。
  • 關(guān)鍵字: FPGA  XILINX  賽靈思  

Board從入門到精通(五):軟硬件協(xié)同設(shè)計

  • Board從入門到精通(五):軟硬件協(xié)同設(shè)計-Zynq最大的優(yōu)勢在于,同時具備軟件、硬件、IO可編程,即All Programmable。在設(shè)計Zynq過程中,同樣要建立一種意識,就是從原來單純的軟件思維(或單純的硬件思維)中解脫,轉(zhuǎn)向軟硬件協(xié)同設(shè)計的開發(fā)方法。
  • 關(guān)鍵字: Board  Zynq  FPGA  

FPGA開發(fā)基本流程

  • FPGA開發(fā)基本流程-FPGA是可編程芯片,因此FPGA的設(shè)計方法包括硬件設(shè)計和軟件設(shè)計兩部分。硬件包括FPGA芯片電路、 存儲器、輸入輸出接口電路以及其他設(shè)備,軟件即是相應(yīng)的HDL程序以及最新才流行的嵌入式C程序。
  • 關(guān)鍵字: FPGA  微電子  SOC  

從可編程器件發(fā)展看FPGA未來趨勢

  • 從可編程器件發(fā)展看FPGA未來趨勢-可編程邏輯器件的發(fā)展歷史可編程邏輯器件的發(fā)展可以劃分為4個階段,即從20世紀70年代初到70年代中為第1段,20世紀70年代中到80年代中為第2階段,20世紀80年代到90年代末為第3階段,20世紀90年代末到目前為第4階段。
  • 關(guān)鍵字: FPGA  可編程器件  賽靈思  

底層內(nèi)嵌功能單元與軟核、硬核以及固核

  • 底層內(nèi)嵌功能單元與軟核、硬核以及固核-內(nèi)嵌功能模塊主要指DLL(Delay Locked Loop)、PLL(Phase Locked Loop)、DSP 等軟處理核(Soft Core)?,F(xiàn)在越來越豐富的內(nèi)嵌功能單元,使得單片F(xiàn)PGA 成為了系統(tǒng)級的設(shè)計工具,使其具備了軟硬件聯(lián)合設(shè)計的能力,逐步向SOC 平臺過渡。
  • 關(guān)鍵字: FPGA  賽靈思  DLL  

數(shù)字時鐘管理模塊與嵌入式塊RAM

  • 數(shù)字時鐘管理模塊與嵌入式塊RAM-業(yè)內(nèi)大多數(shù)FPGA 均提供數(shù)字時鐘管理( 賽靈思公司的全部FPGA 均具有這種特性)。賽靈思公司推出最先進的FPGA 提供數(shù)字時鐘管理和相位環(huán)路鎖定。相位環(huán)路鎖定能夠提供精確的時鐘綜合,且能夠降低抖動,并實現(xiàn)過濾功能。
  • 關(guān)鍵字: 數(shù)字時鐘管理  FPGA  賽靈思  

FPGA主要功能模塊介紹(1)

  • FPGA主要功能模塊介紹(1)-可編程輸入/ 輸出單元簡稱I/O 單元,是芯片與外界電路的接口部分,完成不同電氣特性下對輸入/ 輸出信號的驅(qū)動與匹配要求,其示意結(jié)構(gòu)如圖2-4 所示。FPGA 內(nèi)的I/O 按組分類,每組都能夠獨立地支持不同的I/O標準。
  • 關(guān)鍵字: FPGA  CLB  賽靈思  

Verilog HDL簡明教程(part1)

  • Verilog HDL簡明教程(part1)-Verilog HDL是一種硬件描述語言,用于從算法級、門級到開關(guān)級的多種抽象設(shè)計層次的數(shù)字系統(tǒng)建模。被建模的數(shù)字系統(tǒng)對象的復(fù)雜性可以介于簡單的門和完整的電子數(shù)字系統(tǒng)之間。數(shù)字系統(tǒng)能夠按層次描述,并可在相同描述中顯式地進行時序建模。
  • 關(guān)鍵字: VerilogHDL  FPGA  

FPGA基本知識與發(fā)展趨勢(part2)

  • FPGA基本知識與發(fā)展趨勢(part2)-由于基于LUT 的FPGA 具有很高的集成度,其器件密度從數(shù)萬門到數(shù)千萬門不等,可以完成極其復(fù)雜的時序與邏輯組合邏輯電路功能,所以適用于高速、高密度的高端數(shù)字邏輯電路設(shè)計領(lǐng)域。
  • 關(guān)鍵字: FPGA  賽靈思  EPROM  

FPGA實戰(zhàn)開發(fā)技巧(10)

  • FPGA實戰(zhàn)開發(fā)技巧(10)-串行Flash的特點是占用管腳比較少,作為系統(tǒng)的數(shù)據(jù)存貯非常合適,一般都是采用串行外設(shè)接口(SPI 總線接口)。Flash 存貯器與EEPROM根本不同的特征就是EEPROM可以按字節(jié)進行數(shù)據(jù)的改寫,而Flash只能先擦除一個區(qū)間,然后改寫其內(nèi)容。
  • 關(guān)鍵字: FPGA  賽靈思  EEPROM  

FPGA實戰(zhàn)開發(fā)技巧(9)

  • FPGA實戰(zhàn)開發(fā)技巧(9)-FPGA配置方式靈活多樣,根據(jù)芯片是否能夠自己主動加載配置數(shù)據(jù)分為主模式、從模式以及JTAG模式。典型的主模式都是加載片外非易失( 斷電不丟數(shù)據(jù)) 性存儲器中的配置比特流,配置所需的時鐘信號( 稱為CCLK) 由FPGA內(nèi)部產(chǎn)生,且FPGA控制整個配置過程
  • 關(guān)鍵字: FPGA  賽靈思  JTAG  

FPGA實戰(zhàn)開發(fā)技巧(8)

  • FPGA實戰(zhàn)開發(fā)技巧(8)-FPGA 設(shè)計的時序性能是由物理器件、用戶代碼設(shè)計以及EDA 軟件共同決定的,忽略了任何一方面的因素,都會對時序性能有很大的影響。本節(jié)主要給出大規(guī)模設(shè)計中,賽靈思物理器件和EDA 軟件的最優(yōu)使用方案。
  • 關(guān)鍵字: FPGA  賽靈思  EDA  

高云半導(dǎo)體推出GW2A系列FPGA芯片的DDR類儲存器接口解決方案

  •   山東濟南,2017年10月10日訊,山東高云半導(dǎo)體科技有限公司(以下簡稱“山東高云半導(dǎo)體”)今天宣布推出基于中密度晨熙?家族的GW2A系列FPGA芯片的DDR類儲存器接口IP核初級版(Gowin Memory Interface IP),包括相關(guān)IP軟核、參考設(shè)計及開發(fā)板等完整解決方案?! 「咴艱DR類儲存器接口IP核初級版目前是一個通用的DDR2存儲器接口IP,兼容JESD79-2標準。該IP包含通用的DDR2內(nèi)存控制器(Memory Controller,M
  • 關(guān)鍵字: 高云  FPGA  
共8327條 82/556 |‹ « 80 81 82 83 84 85 86 87 88 89 » ›|

fsp:fpga-pcb介紹

您好,目前還沒有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473