首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> ip核

基于Nios II的多生理參數(shù)處理系統(tǒng)的設(shè)計(jì)

  •   隨著醫(yī)療儀器設(shè)備向智能化、微型化、系列化、數(shù)字化和多功能方向的發(fā)展,醫(yī)療設(shè)備中邏輯控制器件也由采用中、小規(guī)模的集成芯片發(fā)展到應(yīng)用現(xiàn)場(chǎng)可編程門陣列FPGA(Field Programmable Gate Array)。使用FPGA器件可以大大縮短醫(yī)療設(shè)備的研制周期,減少開(kāi)發(fā)成本,同時(shí)還可以很方便地對(duì)設(shè)計(jì)進(jìn)行在線修改,因此FPGA在醫(yī)療設(shè)備中有很廣泛的應(yīng)用[1]。   本文主要搭建一個(gè)多生理參數(shù)測(cè)量系統(tǒng)的數(shù)據(jù)處理平臺(tái),在FPGA中嵌入一個(gè)32位Nios II軟核處理器,用于控制數(shù)據(jù)的傳輸、存儲(chǔ)及顯示。主
  • 關(guān)鍵字: Nios  多生理參數(shù)處理  FPGA  傳感器  VGA  IP核  SoPC  

80C51原始IP核內(nèi)部RAM的擴(kuò)展方案

  •   引 言   80C51系列單片機(jī)是一類經(jīng)典的8位微處理器,其設(shè)計(jì)方法和體系結(jié)構(gòu)一直是其他各類單片機(jī)設(shè)計(jì)的參考典范,自從20世紀(jì)80年代面世以后,得到了極大的發(fā)展與應(yīng)用。直到今天,市場(chǎng)上還有一大部分單片機(jī)應(yīng)用成品將其作為處理核心?;?0C51系列單片機(jī)無(wú)知識(shí)產(chǎn)權(quán)保護(hù)、市場(chǎng)應(yīng)用廣泛等優(yōu)點(diǎn),對(duì)其進(jìn)行功能拓展,既有利于經(jīng)濟(jì)上節(jié)約成本,也有利于成果的推廣使用。而隨著單片機(jī)應(yīng)用日趨復(fù)雜化,傳統(tǒng)的51系列單片機(jī)在設(shè)計(jì)上的不足逐漸顯現(xiàn)出來(lái)。如在現(xiàn)有128字節(jié)內(nèi)部RAM基礎(chǔ)上,處理一些比較復(fù)雜的算法就顯不足。鑒于此
  • 關(guān)鍵字: RAM  單片機(jī)  微處理器  IP核  仿真測(cè)試  

全功能硬件掃描鍵盤控制器IP核的實(shí)現(xiàn)

  •   IP(Intellectual Property),即常說(shuō)的知識(shí)產(chǎn)權(quán)。在PLD領(lǐng)域中,IP核是指將數(shù)字系統(tǒng)中常用但比較復(fù)雜的一些功能塊設(shè)計(jì)成參數(shù)可調(diào)并以HDL源文件或加密網(wǎng)表形式存在的可供其他用戶直接調(diào)用的軟件模塊。由于已經(jīng)過(guò)嚴(yán)格的測(cè)試和優(yōu)化,使用IP核可以顯著減小設(shè)計(jì)和調(diào)試時(shí)間,提高開(kāi)發(fā)效率,降低產(chǎn)品成本。本文以一款結(jié)構(gòu)經(jīng)參數(shù)化的全功能硬件掃描鍵盤控制器的開(kāi)發(fā)為例,闡述IP核設(shè)計(jì)的一般方法與步驟。   1 設(shè)計(jì)的意義與可行性   鍵盤是計(jì)算機(jī)系統(tǒng)中最常用的人機(jī)交互輸入設(shè)備。在嵌入式系統(tǒng)中,用R+
  • 關(guān)鍵字: 掃描鍵盤,IP核  

基于FPGA的UART IP核設(shè)計(jì)與實(shí)現(xiàn)

  • 本文設(shè)計(jì)了一種基于FPGA的UART核,該核符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC應(yīng)用。
  • 關(guān)鍵字: FPGA  UART  IP核    

開(kāi)放性32位RISC處理器IP核的比較與分析

  •   引言   隨著VLSI設(shè)計(jì)技術(shù)和深亞微米制造技術(shù)的飛速發(fā)展, SOC (System on Chip ) 技術(shù)逐漸成為了集成電路設(shè)計(jì)的主流技術(shù)。SOC 已經(jīng)在便攜式手持設(shè)備、無(wú)線網(wǎng)絡(luò)終端和多媒體娛樂(lè)設(shè)備等領(lǐng)域得到了廣泛的應(yīng)用。   高性能的處理器核是SOC設(shè)計(jì)中最為關(guān)鍵和核心的部分。絕大多數(shù)SOC 的處理器都采用了RISC體系結(jié)構(gòu)。RISC 處理器具有指令效率高、電路面積小和功率消耗低等特點(diǎn), 滿足了SOC 高性能、低成本和低功耗的設(shè)計(jì)要求。目前在SOC 設(shè)計(jì)中廣泛使用的32bit RISC 處理
  • 關(guān)鍵字: 內(nèi)核 RISC 處理器 IP核   

MCS-51單片機(jī)串行口IP核的實(shí)現(xiàn)

  •   1 引言   隨著集成電路的深亞微米制造技術(shù)和eda技術(shù)的迅猛發(fā)展,芯片的密度和復(fù)雜度不斷提高,復(fù)用以前的設(shè)計(jì)模塊用于asic芯片和在一塊芯片上實(shí)現(xiàn)嵌入式系統(tǒng)的功能形成所謂的片上可編程系統(tǒng)( system on programmable chip,sopc) 已成為一種發(fā)展的新趨勢(shì)。ip core(知識(shí)產(chǎn)權(quán)核) 設(shè)計(jì)的重用性以及sopc 技術(shù)的出現(xiàn),以其設(shè)計(jì)的靈活性大大縮短了產(chǎn)品的設(shè)計(jì)周期,減少了設(shè)計(jì)成本,降低了設(shè)計(jì)風(fēng)險(xiǎn),加快了產(chǎn)品的上市速度。本文中介紹的串行口控制器是一種功能和通信協(xié)議與MCS-5
  • 關(guān)鍵字: MCS-51  串行口  IP核  MCU和嵌入式微處理器  

變參數(shù)RS編碼器IP核的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   數(shù)字信號(hào)在傳輸過(guò)程中可能受到各種干擾及信道傳輸特性不理想的影響而使信號(hào)發(fā)生錯(cuò)誤, 從而接收到錯(cuò)誤的信息。為了實(shí)現(xiàn)數(shù)字系統(tǒng)在傳輸過(guò)程中的可靠性, 幾乎所有的現(xiàn)代通信系統(tǒng)都把糾錯(cuò)編碼作為一個(gè)基本組成部分。Reed-So lomon (RS)碼是目前最有效、應(yīng)用最廣的差錯(cuò)控制編碼之一,是一類具有很強(qiáng)糾錯(cuò)能力的多進(jìn)制BCH 碼, 它既可以糾正突發(fā)錯(cuò)誤, 也可以糾正隨機(jī)錯(cuò)誤。RS 碼主要應(yīng)用于實(shí)時(shí)性較高的移動(dòng)通信系統(tǒng)、深空通信、數(shù)字衛(wèi)星電視、磁記錄系統(tǒng)等方面。   目前對(duì)RS 編碼器的設(shè)計(jì)主要局限
  • 關(guān)鍵字: 數(shù)字信號(hào)  編碼器  IP核  通信基礎(chǔ)  

基于SOPC的視頻編解碼IP核的設(shè)計(jì)

  • 摘  要:本論文介紹視頻編解碼IP核在SOPC中的設(shè)計(jì),用Verliog HDL實(shí)現(xiàn)其各個(gè)功能子模塊,全部調(diào)試仿真通過(guò)合并成一個(gè)模塊,實(shí)現(xiàn)了視頻信號(hào)的采集,分配,存儲(chǔ)以及色度空間的轉(zhuǎn)換。整個(gè)模塊都通過(guò)仿真實(shí)現(xiàn)與驗(yàn)證,很好的達(dá)到了系統(tǒng)的要求。關(guān)鍵字:SOPC;視頻編解碼;IP核;Verilog HDL  引言 基于Nios II軟核的SOPC是Altera公司提出的片上可編程系統(tǒng)解決方案,它將CPU、存儲(chǔ)器、I/O接口、DSP模塊以及鎖相環(huán)的系統(tǒng)設(shè)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SOPC  頻編解碼  SOPC  視頻編解碼  IP核  Verilog  HDL  

IP核在SoC設(shè)計(jì)中的接口技術(shù)

  • 引言   隨著半導(dǎo)體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開(kāi)發(fā)上百萬(wàn)門級(jí)的單芯片,已能夠?qū)⑾到y(tǒng)級(jí)設(shè)計(jì)集成到單個(gè)芯片中即實(shí)現(xiàn)片上系統(tǒng)SoC。IP核的復(fù)用是SoC設(shè)計(jì)的關(guān)鍵,但困難在于缺乏IP核與系統(tǒng)的接口標(biāo)準(zhǔn),因此,開(kāi)發(fā)統(tǒng)一的IP核接口標(biāo)準(zhǔn)對(duì)提高IP核的復(fù)用意義重大。本文簡(jiǎn)單介紹IP核概念,然后從接口標(biāo)準(zhǔn)的角度討論在SoC設(shè)計(jì)中提高IP核的復(fù)用度,從而簡(jiǎn)化系統(tǒng)設(shè)計(jì)和驗(yàn)證的方法,主要討論OCP(開(kāi)放核協(xié)議)。   OCP簡(jiǎn)介   基于IP核復(fù)用技術(shù)的SoC設(shè)計(jì)使芯片的設(shè)計(jì)從以硬件為中心轉(zhuǎn)向以軟件為中心,
  • 關(guān)鍵字: 通訊  無(wú)線  網(wǎng)絡(luò)  IP核  SoC  接口  無(wú)線  通信  

IP核:中國(guó)芯片設(shè)計(jì)業(yè)的機(jī)遇

  •     利用商業(yè)化IP來(lái)設(shè)計(jì)大規(guī)模的復(fù)雜系統(tǒng)是中國(guó)芯片設(shè)計(jì)業(yè)實(shí)現(xiàn)跨越式發(fā)展的一種機(jī)遇。     利用商業(yè)化IP(硅知識(shí)產(chǎn)權(quán))來(lái)設(shè)計(jì)大規(guī)模的復(fù)雜系統(tǒng)是中國(guó)芯片設(shè)計(jì)業(yè)實(shí)現(xiàn)跨越式發(fā)展的一種機(jī)遇。原因有四點(diǎn)。   第一,IP核交易成為IC設(shè)計(jì)企業(yè)加快產(chǎn)品研發(fā)進(jìn)程、提升產(chǎn)品質(zhì)量的捷徑;第二,IP重用技術(shù)前景廣闊,受到IC設(shè)計(jì)企業(yè)的重視;第三,IP核已經(jīng)成為IC設(shè)計(jì)企業(yè)的一種重要的知識(shí)產(chǎn)權(quán);第四,我國(guó)擁有眾多的代工廠,為推廣國(guó)家IP核標(biāo)準(zhǔn)和復(fù)用提供了資源保證。   我
  • 關(guān)鍵字: 通訊  無(wú)線  網(wǎng)絡(luò)  IP核  中國(guó)芯片  

Nios SoC系統(tǒng)中的BCH編解碼IP核的設(shè)計(jì)

  •    引 言   循環(huán)碼是最重要的一類線性分組糾錯(cuò)碼,而B(niǎo)CH碼又是目前發(fā)現(xiàn)的性能很好且應(yīng)用廣泛的循環(huán)碼,它具有嚴(yán)格的代數(shù)理論,對(duì)它的理論研究也非常透徹。BCH碼的實(shí)現(xiàn)途徑有軟件和硬件兩種。軟件實(shí)現(xiàn)方法靈活性強(qiáng)且較易實(shí)現(xiàn),但硬件實(shí)現(xiàn)方法的工作速度快,在高數(shù)據(jù)速率和長(zhǎng)幀應(yīng)用場(chǎng)合時(shí)具有優(yōu)勢(shì)。FPGA(現(xiàn)場(chǎng)可編程門陣列)為DSP算法的硬件實(shí)現(xiàn)提供了很好的平臺(tái),但如果單獨(dú)使用一片F(xiàn)PGA實(shí)現(xiàn)BCH編解碼,對(duì)成本、功耗和交互速度都不利。最新的SoC(片上系統(tǒng))設(shè)計(jì)方法可以很好地解決這個(gè)問(wèn)題。
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Nios  SoC  BCH編解碼  IP核  

基于VHDL語(yǔ)言的IP核驗(yàn)證

  • 引言 在IC(integrated circuit.集成電路)發(fā)展到超大規(guī)模階段的今天,基于IP(Intellectual Property,知識(shí)產(chǎn)權(quán))核的IC設(shè)計(jì)及其再利用是保證SoC(system onchip,片上系統(tǒng))開(kāi)發(fā)效率和質(zhì)量的重要手段。如果能對(duì)IP核進(jìn)行驗(yàn)證、測(cè)試和集成.就可以加速SoC的設(shè)計(jì),而這需要從以下5個(gè)方面進(jìn)行考慮。 代碼純化.指在代碼設(shè)計(jì)中及完成后進(jìn)行自定義的、IEEE標(biāo)準(zhǔn)的、設(shè)計(jì)重用的、可綜合性和可測(cè)試性等方面的規(guī)則檢查; 
  • 關(guān)鍵字: IP核  VHDL語(yǔ)言  單片機(jī)  嵌入式系統(tǒng)  驗(yàn)證  

嵌入聲紋特征的個(gè)人證件識(shí)讀器

  • 摘   要:在現(xiàn)今的電子產(chǎn)品開(kāi)發(fā)領(lǐng)域中,基于FPGA的SOPC占有極其重要的地位。本文介紹了基于SOPC、嵌入生物特征的個(gè)人證件識(shí)讀器設(shè)計(jì)。其中,生物特征主要以聲紋特征為目標(biāo),將其嵌入到二維條形碼中,再打印條碼到個(gè)人證件上,用于個(gè)人證件的防偽驗(yàn)證。本設(shè)計(jì)采用Altera公司的FPGA軟核處理器以及通用IP核實(shí)現(xiàn)系統(tǒng)的集成化,并且用C2H工具對(duì)軟件算法的瓶頸進(jìn)行硬件加速處理,系統(tǒng)性能得到了明顯提高。關(guān)鍵詞: SOPC;IP核;二維條形碼;C2H 引言SOPC可編程片上系統(tǒng)是一種獨(dú)特的嵌
  • 關(guān)鍵字: C2H  IP核  SOPC  二維條形碼  消費(fèi)電子  消費(fèi)電子  

一種基于PCI IP核的碼流接收卡的設(shè)計(jì)

  • 摘  要:本文介紹了一種基于Altera公司的PCI接口IP核的DVB碼流接收系統(tǒng)的硬件設(shè)計(jì)方案及設(shè)計(jì)要點(diǎn)的分析。該設(shè)計(jì)采用Altera公司的新一代FPGA芯片EP1C12和PCI IP核以及高速串行數(shù)據(jù)通信接收芯片,實(shí)現(xiàn)DVB-ASI信號(hào)的接收。關(guān)鍵詞:DVB;異步串行接口;PCI;IP核  前言隨著數(shù)字化廣播電視技術(shù)的迅速發(fā)展和基于MPEG-2標(biāo)準(zhǔn)的圖像壓縮和復(fù)用技術(shù)的完善,利用PC對(duì)大容量信息的處理變得日益重要,如基于PC的軟復(fù)用器的實(shí)現(xiàn),使得通過(guò)PC接收DVB(數(shù)字視頻廣播
  • 關(guān)鍵字: DVB  IP核  PCI  通訊  網(wǎng)絡(luò)  無(wú)線  消費(fèi)電子  異步串行接口  消費(fèi)電子  

可復(fù)用SPI模塊IP核的設(shè)計(jì)與驗(yàn)證

  • SoC是超大規(guī)模集成電路的發(fā)展趨勢(shì)和新世紀(jì)集成電路的主流。其復(fù)雜性以及快速完成設(shè)計(jì)、降低成本等要求,決定了系統(tǒng)級(jí)芯片的設(shè)計(jì)必須采用IP(Intellectual Property)復(fù)用的方法。
  • 關(guān)鍵字: SPI  可復(fù)用  IP核  模塊    
共169條 11/12 |‹ « 3 4 5 6 7 8 9 10 11 12 »

ip核介紹

IP核概述   IP核則是一段具有特定電路功能的硬件描述語(yǔ)言程序,該程序與集成電路工藝無(wú)關(guān),可以移植到不同的半導(dǎo)體工藝中去生產(chǎn)集成電路芯片。利用IP核設(shè)計(jì)電子系統(tǒng),引用方便,修改基本元件的功能容易。具有復(fù)雜功能和商業(yè)價(jià)值的IP核一般具有知識(shí)產(chǎn)權(quán),盡管IP核的市場(chǎng)活動(dòng)還不規(guī)范,但是仍有許多集成電路設(shè)計(jì)公司從事IP核的設(shè)計(jì)、開(kāi)發(fā)和營(yíng)銷工作。IP核有兩種,與工藝無(wú)關(guān)的VHDL程序稱為軟核;具有特定電路 [ 查看詳細(xì) ]

熱門主題

IP核    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473