首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

RF電路板分區(qū)設(shè)計中PCB布局布線技巧介紹

  • 今天的蜂窩電話設(shè)計以各種方式將所有的東西集成在一起,這對RF電路板設(shè)計來說很不利?,F(xiàn)在業(yè)界競爭非常激烈,人人都在找辦法用最小的尺寸和最小的成本集成最多的功能。模擬、數(shù)字和RF電路都緊密地擠在一起,用來隔開
  • 關(guān)鍵字: 布線  技巧  介紹  布局  PCB  電路板  分區(qū)  設(shè)計  RF  

基于FPGA的交通信號燈控制系統(tǒng)

  • 摘要:為了解決傳統(tǒng)交通燈控制系統(tǒng)常采用單片機或PLC等控制芯片所具有的控制不精確、系統(tǒng)外圍電路復(fù)雜、程序修改不靈活、成本偏高等缺點,利用VHDL硬件描述語言,通過QuattusⅡ軟件和以CycloneⅡ系列FPGA為核心的開發(fā)
  • 關(guān)鍵字: FPGA  交通信號燈  控制系統(tǒng)    

基于FPGA的DSP功能提高圖像處理的實例分析

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  FPGA  圖像處理  

基于FPGA視頻圖像的Canny算法加速器的設(shè)計

  • 摘要:由于Canny算法自身的復(fù)雜性,使得其做邊緣檢測的處理時間較長。針對這個問題,提出和實現(xiàn)了一種Canny算法的硬件加速功能。加速功能的設(shè)計是以FPGA為硬件基礎(chǔ),并采用了流水線技術(shù)來對系統(tǒng)的結(jié)構(gòu)改進和優(yōu)化。最
  • 關(guān)鍵字: Canny  FPGA  視頻圖像  加速器    

基于FPGA的圖像傳感器驅(qū)動的設(shè)計方案

  • 汽車在給人們生活帶來便利的同時也帶來了交通事故。其中超速行駛是造成交通事故的重要隱患之一。據(jù)研究表明,目前針對車輛超速行駛情況的道路抓拍系統(tǒng)中所使用的圖像傳感器大多為小面陣器件,普遍為100萬~200萬像素
  • 關(guān)鍵字: FPGA  圖像傳感器  驅(qū)動  設(shè)計方案    

星載環(huán)境FPGA軟件在軌重加載的一種方法

  • 摘要:FPGA在空間系統(tǒng)中已經(jīng)廣泛應(yīng)用,為了滿足系統(tǒng)可靠性和可擴展性的要求,實現(xiàn)FPGA軟件的在軌重加載迫在眉睫。根據(jù)FPGA的加載配置原理,以Xilinx公司的Virtex-Ⅱ系列FPGA為實例,介紹了FPGA在軌重加載的硬件電路設(shè)
  • 關(guān)鍵字: FPGA  星載  環(huán)境  方法    

復(fù)雜性提升,視覺創(chuàng)意火,師生熱情高

  • 5月底6月初,“英特爾杯大學(xué)生電子設(shè)計競賽·嵌入式系統(tǒng)專題邀請賽”(簡稱嵌入式系統(tǒng)專題邀請賽)組委會走訪了部分華中、華東地區(qū)大學(xué),從中可以看出此次競賽的特點。為此,本刊訪問了邀請賽組委會及英特爾(中國)公司的負(fù)責(zé)人。
  • 關(guān)鍵字: 英特爾  嵌入式  FPGA  201207  

基于FPGA的任意波形發(fā)生器設(shè)計與研究

  • 標(biāo)簽:FPGA DDS任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號發(fā)生器, 它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形, 也可以表現(xiàn)出載波調(diào)制的多樣化, 如: 產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制
  • 關(guān)鍵字: 設(shè)計  研究  發(fā)生器  波形  FPGA  任意  基于  

嵌入式邏輯分析儀在FPGA時序匹配設(shè)計中的應(yīng)用

  • 引言隨著FPGA器件規(guī)模的不斷增加、封裝密度不斷提高,傳統(tǒng)邏輯分析儀在FPGA板級調(diào)試中的應(yīng)用日益困難。為此,主流FPGA廠商相繼在其開發(fā)工具中增加了嵌入式邏輯分析儀(ELA) IP軟核,如Lattice在ispLEVER中提供的ispTR
  • 關(guān)鍵字: FPGA  嵌入式  邏輯分析儀  匹配設(shè)計    

采用FPGA解決DSP設(shè)計難題

FPGA平臺的實時圖像處理系統(tǒng)設(shè)計

  • 摘要:本文提出了一種基于FPGA的實時圖像處理系統(tǒng)設(shè)計方案。介紹了系統(tǒng)硬件結(jié)構(gòu)設(shè)計和器件選型方案。并著重介紹了FPGA內(nèi)部功能模塊的設(shè)計,使整個處理系統(tǒng)既可支持大數(shù)據(jù)量的實時傳輸,又能滿足圖像數(shù)據(jù)實時處理的需要。
  • 關(guān)鍵字: FPGA  實時圖像處理  201207  

采用FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)介紹

  • 采用FPGA的片上系統(tǒng)和嵌入式系統(tǒng)的遠(yuǎn)程監(jiān)控系統(tǒng)介紹,本系統(tǒng)立足于利用Intemet實現(xiàn)核環(huán)境信息的遠(yuǎn)程采集。在實現(xiàn)上,采用了基于SOPC技術(shù)的嵌入式解決方案,通過在FPGA中嵌入NioslI軟核處理器和所需外設(shè)的IP Core(硅知識產(chǎn)權(quán)核),然后再配備相應(yīng)的網(wǎng)絡(luò)接口,實現(xiàn)利用互聯(lián)
  • 關(guān)鍵字: 系統(tǒng)  監(jiān)控系統(tǒng)  介紹  遠(yuǎn)程  嵌入式  FPGA  采用  

基于FPGA芯片的GPS信號源的設(shè)計方案介紹

  • 基于FPGA芯片的GPS信號源的設(shè)計方案介紹,頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負(fù)反饋頻率控制技術(shù),具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合成
  • 關(guān)鍵字: 設(shè)計  方案  介紹  信號源  GPS  FPGA  芯片  基于  

基于LabVIEW FPGA模塊的FIFO深度設(shè)定實現(xiàn)

  • 為了解決基于LabVIEWFPGA模塊的DMAFIFO深度設(shè)定不當(dāng)帶來的數(shù)據(jù)不連續(xù)問題,結(jié)合LabVIEWFPGA的編程特點和DMA FIFO的工作原理,提出了一種設(shè)定FIFO深度的方法。對FIFO不同深度的實驗表明,采用該方法設(shè)定的FIFO深度能夠
  • 關(guān)鍵字: LabVIEW  FPGA  FIFO  模塊    

利用中端FPGA實現(xiàn)低成本網(wǎng)絡(luò)

  • 標(biāo)簽:CDR FPGA從網(wǎng)絡(luò)的核心模塊到邊緣設(shè)備,都在經(jīng)歷著巨大的變革。無線市場與其數(shù)千萬的“永遠(yuǎn)在線”連接、下一代回程通信的巨大傳輸壓力,以及各種為使用現(xiàn)有有線通信基礎(chǔ)設(shè)施的消費者提供寬帶通信的舉
  • 關(guān)鍵字: 網(wǎng)絡(luò)  成本  實現(xiàn)  FPGA  利用  
共7021條 232/469 |‹ « 230 231 232 233 234 235 236 237 238 239 » ›|

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473