首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> rf-fpga

ATM流量控制器IP核的設(shè)計(jì)和實(shí)現(xiàn)

  •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎(chǔ)上的一種面向連接的快速分組交換技術(shù),它采用定長(zhǎng)分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術(shù)綜合能力等優(yōu)勢(shì),這些都是目前的IP技術(shù)所不及的。和傳統(tǒng)的STM電路相比,ATM技術(shù)對(duì)數(shù)據(jù)交換中猝發(fā)分組的適應(yīng)能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價(jià)格的原因,ATM技術(shù)沒(méi)有獲得預(yù)期的成功,但其流量控制機(jī)制對(duì)當(dāng)前變長(zhǎng)分組骨干網(wǎng)的流量控制還是具有重要的參考價(jià)值,所以有必要對(duì)ATM的流量控制及其實(shí)
  • 關(guān)鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

基于FPGA的通信系統(tǒng)基帶驗(yàn)證平臺(tái)的設(shè)計(jì)

  •   1 引言   在通信領(lǐng)域尤其是無(wú)線通信方面,隨著技術(shù)不斷更新和新標(biāo)準(zhǔn)的發(fā)布,設(shè)計(jì)者需要一個(gè)高速通用硬件平臺(tái)來(lái)實(shí)現(xiàn)并驗(yàn)證自己的通信系統(tǒng)和相關(guān)算法。FPGA(現(xiàn)場(chǎng)可編程門陣列)作為一種大規(guī)??删幊踢壿嬈骷w系結(jié)構(gòu)和邏輯單元靈活、集成度高、適用范圍寬,并且設(shè)計(jì)開(kāi)發(fā)周期短、設(shè)計(jì)制造成本低、開(kāi)發(fā)工具先進(jìn)并可實(shí)時(shí)在線檢驗(yàn),廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和產(chǎn)品生產(chǎn)。   與傳統(tǒng)的DSP(數(shù)字信號(hào)處理器)或GPP(通用處理器)相比,F(xiàn)PGA在某些信號(hào)處理任務(wù)中表現(xiàn)出非常強(qiáng)的性能,具有高吞吐率、架構(gòu)和算法靈活、并行計(jì)
  • 關(guān)鍵字: FPGA  通信  基帶驗(yàn)證  DSP  GPP  

AES算法的快速硬件設(shè)計(jì)與實(shí)現(xiàn)

  •   信息安全是計(jì)算機(jī)科學(xué)技術(shù)的熱點(diǎn)研究領(lǐng)域,數(shù)據(jù)加密則是信息安全的重要手段。隨著可編程技術(shù)的飛速發(fā)展及高速集成電路的不斷出現(xiàn),采用FPGA實(shí)現(xiàn)加密算法已受到越來(lái)越廣泛的關(guān)注和重視[1][2]。與傳統(tǒng)的軟件加密方法相比,硬件加密的優(yōu)點(diǎn)是:(1)安全性好,不易被攻擊;(2)計(jì)算速度快,效率高;(3)成本低,性能可靠。加密系統(tǒng)中體現(xiàn)數(shù)據(jù)傳輸速度的一個(gè)重要性能指標(biāo)是數(shù)據(jù)吞吐量,計(jì)算公式為:(數(shù)據(jù)長(zhǎng)度M/時(shí)鐘個(gè)數(shù)N)×時(shí)鐘頻率F。提高數(shù)據(jù)吞吐量是改善加密系統(tǒng)性能的關(guān)鍵,也是加密算法硬件實(shí)現(xiàn)技術(shù)的重要內(nèi)容
  • 關(guān)鍵字: FPGA  AES  信息安全  數(shù)據(jù)加密  

FPGA協(xié)處理器的優(yōu)勢(shì)

  • FPGA協(xié)處理器的優(yōu)勢(shì),傳統(tǒng)的、基于通用DSP處理器并運(yùn)行由C語(yǔ)言開(kāi)發(fā)的算法的高性能DSP平臺(tái),正在朝著使用FPGA預(yù)處理器和/或協(xié)處理器的方向發(fā)展。這一最新發(fā)展能夠?yàn)楫a(chǎn)品提供巨大的性能、功耗和成本優(yōu)勢(shì)。
  • 關(guān)鍵字: 優(yōu)勢(shì)  處理器  FPGA  

熱防護(hù)系統(tǒng)的無(wú)線溫度監(jiān)測(cè)技術(shù)發(fā)展

  •   1 引言   具有競(jìng)爭(zhēng)力的商業(yè)可重復(fù)使用運(yùn)載飛行器(RLV)代替老化的航天飛機(jī)是NASA和美國(guó)航空、航天工業(yè)的一個(gè)主要目標(biāo)[1]。為了達(dá)到這個(gè)目標(biāo),NASA追求創(chuàng)新技術(shù)的發(fā)展,降低成本、增加飛行的安全性和可靠性,需要提高的一個(gè)主要方面就是地面操作。如果每架航天飛機(jī)按能完成一百次飛行計(jì)算,地面操作所占的費(fèi)用大約占生產(chǎn)周期費(fèi)用的25%-30%。當(dāng)前的程序依賴于人力來(lái)完成整個(gè)外部表面的詳細(xì)的檢測(cè),需要人為的識(shí)別損傷的位置、尺寸,并作判斷是否應(yīng)該忽略、修補(bǔ)、替換,其中最耗時(shí)、最單調(diào)的工作就是檢測(cè)20000多
  • 關(guān)鍵字: 無(wú)線  溫度監(jiān)測(cè)  熱防護(hù)  SensoTag  射頻  RF  TPS  

相同的硬件,不同的應(yīng)用

  •   本文于2008年5月6日收到。Marcelle Douglas:擁有美國(guó)加州國(guó)立大學(xué)的計(jì)算機(jī)科學(xué)研究生學(xué)位。   面對(duì)當(dāng)今電子設(shè)計(jì)行業(yè)的諸多壓力,電子設(shè)計(jì)人員應(yīng)該做些什么呢?將注意力放在產(chǎn)品智能上,并提升電子生態(tài)系統(tǒng)可能是最好的答案。器件連通性與硬件角色的變化密切相關(guān),因此其重要性日益突顯。 變幻莫測(cè)的電子市場(chǎng)   電子設(shè)計(jì)的樂(lè)趣到哪兒去了?這是大多數(shù)電子產(chǎn)品設(shè)計(jì)人員現(xiàn)在心中存在的疑問(wèn)。他們必須了解比過(guò)去更多更新的科學(xué)技術(shù),如果這還不夠的話,諸如制造業(yè)的全球化、離岸外包等較大規(guī)模的行業(yè)趨
  • 關(guān)鍵字: 電子設(shè)計(jì)  產(chǎn)品智能  FPGA  嵌入式  200807  

利用MEMS技術(shù)制作無(wú)線通信用RF元件

數(shù)字拷貝機(jī)的FPGA設(shè)計(jì)

  •   光盤(pán)拷貝機(jī)通常由一臺(tái)CD-ROM驅(qū)動(dòng)器、數(shù)臺(tái)CD-R或CD-RW刻錄機(jī)和一個(gè)拷貝控制器組成??截惪刂破魇紫葟腃D-ROM驅(qū)動(dòng)器中讀出源盤(pán)數(shù)據(jù),然后將數(shù)據(jù)流分多路傳輸?shù)礁鱾€(gè)刻錄機(jī),控制所有的刻錄機(jī)同步刻錄CD-R光盤(pán)。目前市場(chǎng)上的光盤(pán)拷貝機(jī)主要有聯(lián)機(jī)拷貝機(jī)、脫機(jī)拷貝機(jī)和自動(dòng)拷貝機(jī)三種類型。   (1)聯(lián)機(jī)拷貝機(jī)   聯(lián)機(jī)光盤(pán)拷貝機(jī)由一臺(tái)通用PC機(jī)和一個(gè)裝有SCSI接口刻錄機(jī)的塔式機(jī)箱組成,塔箱與PC機(jī)之間用SCSI電纜相連。聯(lián)機(jī)拷貝機(jī)使用PC機(jī)作為光盤(pán)拷貝機(jī)控制器,并利用專門的CD-R拷貝軟件將刻錄
  • 關(guān)鍵字: FPGA  數(shù)字拷貝機(jī)  CPLD  CPU  DMA  

基于NiosII的多通道PWM信號(hào)測(cè)量/產(chǎn)生器節(jié)點(diǎn)設(shè)計(jì)

  • 針對(duì)于列車控制系統(tǒng)半實(shí)物仿真平臺(tái)測(cè)速測(cè)距模塊的多通道PWM信號(hào)測(cè)量/產(chǎn)生的要求,提出了一種利用NiosII軟核處理器替代通訊用MCU的智能多通道PWM信號(hào)測(cè)量/產(chǎn)生器的設(shè)計(jì)方案。
  • 關(guān)鍵字: NiosII  PWM  FPGA  SOPC  200807  

基于FPGA的QPSK及OQPSK信號(hào)調(diào)制和解調(diào)電路設(shè)計(jì)

  •   0 引言   調(diào)制識(shí)別技術(shù)在軍事、民用領(lǐng)域都有十分廣泛的應(yīng)用價(jià)值,近年來(lái)一直受到人們的關(guān)注。隨著更多調(diào)制方式的使用,調(diào)制識(shí)別技術(shù)也在不斷向前發(fā)展,并應(yīng)用于各個(gè)領(lǐng)域。   數(shù)字調(diào)制信號(hào)又稱為鍵控信號(hào),調(diào)制過(guò)程可用鍵控的方法由基帶信號(hào)對(duì)載頻信號(hào)的振幅、頻率及相位進(jìn)行調(diào)制。這種調(diào)制的最基本方法有3種:振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK)。根據(jù)所處理的基帶信號(hào)的進(jìn)制不同,它們可分為二進(jìn)制和多進(jìn)制調(diào)制(M進(jìn)制)。多進(jìn)制數(shù)字調(diào)制與二進(jìn)制相比,其頻譜利用率更高。其中QPSK(即4PSK)是
  • 關(guān)鍵字: FPGA  數(shù)字調(diào)制信號(hào)  調(diào)制識(shí)別  QPSK  

Altera發(fā)布具有第二代模型綜合技術(shù)的DSP Builder工具8.0

  •   面向高性能數(shù)字信號(hào)處理(DSP)設(shè)計(jì),Altera公司發(fā)布具有第二代模型綜合技術(shù)的DSP Builder工具8.0。該技術(shù)使DSP設(shè)計(jì)人員第一次能夠自動(dòng)生成基于高級(jí)Simulink設(shè)計(jì)描述的時(shí)序優(yōu)化RTL代碼。借助這一新的DSP Builder,設(shè)計(jì)人員在幾分鐘內(nèi)就可以實(shí)現(xiàn)接近峰值FPGA性能的高性能設(shè)計(jì)。和手動(dòng)優(yōu)化HDL代碼需要數(shù)小時(shí)甚至數(shù)天時(shí)間相比,這大大提高了效能。   The MathWorks信號(hào)處理和通信市場(chǎng)總監(jiān)Ken Karnofsky評(píng)論說(shuō):“DSP Builder是第二
  • 關(guān)鍵字: Altera  DSP Builder  RF  嵌入式  

Flash外部配置器件在SOPC中的應(yīng)用

  •   1 Flash在SOPC中的作用   Flash在SOPC中的作用主要表現(xiàn)在兩方面:一方面,可用Flash來(lái)保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問(wèn)題。當(dāng)系統(tǒng)上電后,從Flash中讀取配置文件,對(duì)FPGA進(jìn)行配置。另一方面,可用Flash來(lái)保存用戶程序。對(duì)于較為復(fù)雜的SOPC系統(tǒng),用戶程序一般較大,用EPCS來(lái)存儲(chǔ)是不現(xiàn)實(shí)的。系統(tǒng)完成配置后,將Flash中的用戶程序轉(zhuǎn)移到外接RAM或片內(nèi)配置生成的RAM中,然后系統(tǒng)開(kāi)始運(yùn)行。   2 Flash編程的實(shí)現(xiàn)  
  • 關(guān)鍵字: FPGA  SOPC  Flash  RAM  NiosII  

基于FPGA的核物理實(shí)驗(yàn)定標(biāo)器的設(shè)計(jì)與實(shí)現(xiàn)

  •   定標(biāo)器在大學(xué)實(shí)驗(yàn)中有很廣泛的應(yīng)用,其中近代物理實(shí)驗(yàn)中的核物理實(shí)驗(yàn)里就有2個(gè)實(shí)驗(yàn)(G-M計(jì)數(shù)管和β吸收)要用到高壓電源和定標(biāo)器,而目前現(xiàn)有的設(shè)備一般使用的是分立元器件,已嚴(yán)重老化,高壓極不穩(wěn)定,維護(hù)也較為困難;另一方面在許多常用功能上明顯欠缺,使得學(xué)生的實(shí)驗(yàn)課難以維持。為此我們提出了一種新的設(shè)計(jì)方案:采用EDA進(jìn)行結(jié)構(gòu)設(shè)計(jì),充分發(fā)揮FPGA(Field Programmable Gate Array)技術(shù)的集成特性,拋棄原電路中眾多晶體管,成功地對(duì)系統(tǒng)中的大量處理電路進(jìn)行了簡(jiǎn)化和集約,提高了儀
  • 關(guān)鍵字: FPGA  定標(biāo)器  核物理實(shí)驗(yàn)  G-M  

基于ADPCM算法的汽車智能語(yǔ)音報(bào)警系統(tǒng)的設(shè)計(jì)

  •   1 前言   為了防止汽車發(fā)生交通事故,當(dāng)汽車智能檢測(cè)裝置探測(cè)到前方有危險(xiǎn)時(shí),必須向駕駛員發(fā)出警告信息。語(yǔ)音報(bào)警向駕駛員明確提示危險(xiǎn),以便駕駛員能及時(shí)準(zhǔn)確地采取措施。因此,本文提出數(shù)字語(yǔ)音處理技術(shù),先將各種狀況的報(bào)警信息進(jìn)行數(shù)字化采集、存儲(chǔ),遇到危險(xiǎn)時(shí),將判斷危險(xiǎn)類型并自動(dòng)選擇播放存儲(chǔ)的報(bào)警信息。由于語(yǔ)音信息量大,直接存儲(chǔ)需占用龐大的存儲(chǔ)空間,為此,本文采用FPGA實(shí)現(xiàn)ADPCM(Adaptive Differential Pulse CodeModulation,自適應(yīng)差分脈沖編碼調(diào)制)編解碼器設(shè)
  • 關(guān)鍵字: 汽車  語(yǔ)音報(bào)警  ADPCM  FPGA  單片機(jī)  

基于TLC5510的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  •   1 TLC5510簡(jiǎn)介   TLC5510是美國(guó)德州儀器(TI)公司的8位半閃速架構(gòu)A/D轉(zhuǎn)換器。采用CMOS工藝,大大減少比較器數(shù)。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應(yīng)用于高速數(shù)據(jù)轉(zhuǎn)換、數(shù)字TV、醫(yī)學(xué)圖像、視頻會(huì)議以及QAM解調(diào)器等領(lǐng)域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內(nèi)置采樣保持電路,可簡(jiǎn)化外圍電路設(shè)計(jì)。TLC5510具有高阻抗并行接口和內(nèi)部基準(zhǔn)電阻,模擬輸入范圍為0.6 V~2.6 V。   1.1 引腳功能描述   TLC5510采用2
  • 關(guān)鍵字: 數(shù)據(jù)采集  CMOS  A/D轉(zhuǎn)換器  FPGA  
共7021條 411/469 |‹ « 409 410 411 412 413 414 415 416 417 418 » ›|

rf-fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473