首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

基于DSP Builder的DDS設(shè)計及其FPGA實(shí)現(xiàn)

  • 直接數(shù)字合成器,是采用數(shù)字技術(shù)的一種新型頻率合成技術(shù),他通過控制頻率、相位增量的步長,產(chǎn)生各種不同頻率的信號。他具有一系列的優(yōu)點(diǎn);較高的頻率分辨率;可以實(shí)現(xiàn)快速的頻率切換;在頻率改變時能夠保持相位的連續(xù);很容易實(shí)現(xiàn)頻率、相位和幅度的數(shù)控調(diào)制等。目前可采用專用芯片或可編程邏輯芯片實(shí)現(xiàn)DDS[1],專用的DDS芯片產(chǎn)生的信號波形、功能和控制方式固定,常不能滿足具體需要[2]??删幊踢壿嬈骷哂衅骷?guī)模大、工作速度快及可編程的硬件特點(diǎn),并且開發(fā)周期短,易于升級,因為非常適合用于實(shí)現(xiàn)DDS。   1 DDS的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  DSP  Builder  DDS  FPGA  嵌入式  

基于FPGA的LDPC編碼器設(shè)計與實(shí)現(xiàn)

  • 引言   低密度奇偶校驗(Low Density Parity Check Code,LDPC)碼是一類具有稀疏校驗矩陣的線性分組碼,不僅有逼近Shannon限的良好性能,而且譯碼復(fù)雜度較低, 結(jié)構(gòu)靈活,是近年信道編碼領(lǐng)域的研究熱點(diǎn),目前已廣泛應(yīng)用于深空通信、光纖通信、衛(wèi)星數(shù)字視頻和音頻廣播等領(lǐng)域。LDPC碼已成為第四代通信系統(tǒng)(4G)強(qiáng)有力的競爭者,而基于LDPC碼的編碼方案已經(jīng)被下一代衛(wèi)星數(shù)字視頻廣播標(biāo)準(zhǔn)DVB-S2采納。   編碼器實(shí)現(xiàn)指標(biāo)分析   作為前向糾錯系統(tǒng)的重要部分,設(shè)計高速率低復(fù)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  LDPC  FPGA  奇偶校驗  嵌入式  

基于雙Nios II的紅外圖像實(shí)時Otsu局部遞歸分割算法設(shè)計

  • 摘  要:針對傳統(tǒng)Otsu局部遞歸分割方法很難實(shí)時實(shí)現(xiàn)的局限性,提出了一種適合現(xiàn)場可編程門陣列(FPGA)中Nios II軟核處理器實(shí)現(xiàn)的快速Otsu局部遞歸分割算法,該算法的思路是把一次Otsu分割得到的目標(biāo)區(qū)域作為新的圖像再進(jìn)行一次Otsu分割,得到的結(jié)果作為最終分割閾值.利用并行Nios II和VHDL實(shí)現(xiàn)的硬件加速邏輯協(xié)同設(shè)計保證算法的實(shí)時實(shí)現(xiàn)。實(shí)驗結(jié)果表明,在不同的背景下,利用本文設(shè)計能夠?qū)崟r穩(wěn)定地對目標(biāo)分割提取,具有較好的魯棒性。 關(guān)鍵字:FPGA&nb
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  Nios  II  0tsu分割  局部遞歸  嵌入式  

基于CNN的紅外圖像預(yù)處理系統(tǒng)的研究與設(shè)計

  • 摘要:本文設(shè)計了一個以FPGA為核心處理器實(shí)現(xiàn)紅外視頻圖像數(shù)字預(yù)處理的系統(tǒng),利用Altera公司提供的DE2開發(fā)板,把系統(tǒng)大部分的功能模塊集成在一片F(xiàn)PGA 上,大大優(yōu)化了整個系統(tǒng)的性能。該方案采用Altera公司推出的低成本、高密度的Cyclone Ⅱ系列FPGA,提高了系統(tǒng)的設(shè)計靈活性。細(xì)胞神經(jīng)網(wǎng)絡(luò)IP核的開發(fā),充分利用了細(xì)胞神經(jīng)網(wǎng)絡(luò)在圖像處理方面的優(yōu)勢,提高了整個系統(tǒng)的處理效率。實(shí)現(xiàn)了細(xì)胞神經(jīng)網(wǎng)絡(luò)的一種高效數(shù)字實(shí)現(xiàn)方案,并且采用分布式算法可以提供更高的運(yùn)行速度。 關(guān)鍵詞 邊緣檢測;細(xì)胞神經(jīng)網(wǎng)絡(luò);FP
  • 關(guān)鍵字: 消費(fèi)電子  邊緣檢測  細(xì)胞神經(jīng)網(wǎng)絡(luò)  FPGA  嵌入式  消費(fèi)電子  

Maxim推出超低功耗802.11g/b RF收發(fā)器

  • Maxim推出MAX2830單片、直接變頻、超低功耗802.11g/b RF收發(fā)器,內(nèi)置集成的功率放大器(PA)、Rx/Tx/天線分集開關(guān)以及晶體振蕩器電路。該器件為業(yè)界第一款內(nèi)置Rx/Tx以及天線分集開關(guān)的收發(fā)器、相比競爭方案可以節(jié)省10mm²的電路板空間以及$0.25的BOM成本。MAX2830這一高度集成的收發(fā)器具有低成本以及小尺寸特性,對于Wi-Fi、PDA、VoIP以及蜂窩手持應(yīng)用非常理想。   MAX2830還集成數(shù)字可控、晶體振蕩器(DCXO)電路,可提供基準(zhǔn)振蕩器功能,
  • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  嵌入式系統(tǒng)  單片機(jī)  Maxim  802.11g/b  RF  無線  通信  

基于FPGA的星地信道模擬系統(tǒng)的研究與設(shè)計

  • 1 引 言   衛(wèi)星移動通信系統(tǒng)所能提供的業(yè)務(wù)的可行性與質(zhì)量在很大程度上受到衛(wèi)星與移動終端間信道特性的影響。研究這些影響,就需要在一定傳播特性下進(jìn)行實(shí)驗。由于條件所限,不可能進(jìn)行實(shí)時現(xiàn)場實(shí)驗,這在技術(shù)和經(jīng)費(fèi)上都存在問題,所以采用一個能反映實(shí)際星地鏈路特性的信道模擬系統(tǒng)可以降低一些難度太大和成本超高的測試試驗的難度和成本,是一個很好的解決方法。   1.1 國內(nèi)外的研究狀況   目前有很多科研機(jī)構(gòu)和高校進(jìn)行這方面的研究,例如:澳大利亞南澳大學(xué)研制出移動衛(wèi)星信道模擬器MSCS-1,該模擬器具有記錄和重
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  模擬系統(tǒng)  衛(wèi)星  嵌入式  

SVS新多畫面產(chǎn)品Altera Cyclone III FPGA 大顯身手

  • Altera宣布,Silicon視頻系統(tǒng)(SVS)公司選用了低成本、低功耗Cyclone® III FPGA來生產(chǎn)市場上最緊湊的高性價比多畫面產(chǎn)品。多畫面產(chǎn)品用于專業(yè)音頻/視頻、安全監(jiān)控和廣播監(jiān)視等需要多幅圖像顯示處理的應(yīng)用中。   在新的SVS多畫面產(chǎn)品中,Cyclone III FPGA實(shí)現(xiàn)了色彩空間轉(zhuǎn)換、FIFO、時鐘轉(zhuǎn)換,支持所有的顯示分辨率。在以前的多畫面產(chǎn)品中,實(shí)現(xiàn)這些功能需要采用多個分立器件。   作為Altera® Cycl
  • 關(guān)鍵字: 消費(fèi)電子  SVS  FPGA  視頻系統(tǒng)  消費(fèi)電子  

單片機(jī)SRAM工藝的FPGA加密應(yīng)用

  • 在現(xiàn)代電子系統(tǒng)設(shè)計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應(yīng)用。由于大規(guī)模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進(jìn)行重配置,這就使得可以通過監(jiān)視配置的位數(shù)據(jù)流,進(jìn)行克隆設(shè)計。因此,在關(guān)鍵、核心設(shè)備中,必須采用加密技術(shù)保護(hù)設(shè)計者的知識產(chǎn)權(quán)。       1 基于SRAM工藝FPGA的保密性問題       通常,采用SRAM工藝的
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  SRAM  FPGA  加密  嵌入式  

基于FPGA的DS/CDMA解擴(kuò)解調(diào)模塊設(shè)計與實(shí)現(xiàn)

  •     在CDMA通信系統(tǒng)中,用于基站信號轉(zhuǎn)發(fā)的接收機(jī)是一個核心模塊,一臺接收機(jī)只是處理一路用戶的解擴(kuò)解調(diào)顯然是不合理的,為了提高接收機(jī)的效率和降低成本,有必要設(shè)計一種多路CDMA信號通用解擴(kuò)解調(diào)平臺。而FPGA具有功能強(qiáng)大,開發(fā)工程投資小,周期短,可反復(fù)編程修改,保密性能好,開發(fā)工具智能化等優(yōu)點(diǎn),本項目決定采用FPGA作為設(shè)計平臺;本文首先建立了CDMA信號的擴(kuò)頻調(diào)制與解擴(kuò)解調(diào)系統(tǒng)模型,然后提出設(shè)計這樣一個多路CDMA信號通用解擴(kuò)解調(diào)平臺。該平臺將保證處理CDMA解擴(kuò)解調(diào)的
  • 關(guān)鍵字: 通訊  無線  網(wǎng)絡(luò)  嵌入式系統(tǒng)  單片機(jī)  FPGA  DS/CDMA  無線  通信  

實(shí)現(xiàn)多端口1Gbps 和10Gbps TCP/iSCSI 協(xié)議處理任務(wù)卸載解決方案

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  Virtex-5  PCIExpress  賽靈思公司  

FPGA創(chuàng)新中心落戶無錫國家集成電路設(shè)計基地

  • 賽靈思公司與無錫國家高新技術(shù)產(chǎn)業(yè)開發(fā)區(qū)管理委員會今天共同宣布成立無錫國家集成電路設(shè)計基地FPGA(現(xiàn)場可編程門陣列)創(chuàng)新中心,并隆重舉行賽靈思正式授權(quán)“無錫國家集成電路設(shè)計基地—賽靈思聯(lián)合實(shí)驗室”揭牌儀式。無錫新區(qū)管委會副主任朱曉紅以及賽靈思公司研究實(shí)驗室高級總監(jiān)、全球大學(xué)計劃負(fù)責(zé)人Patrick Lysaght等出席了成立大會并為聯(lián)合實(shí)驗室揭牌。 作為國家級的集成電路設(shè)計基地,新的FPGA創(chuàng)新中心的成立以及聯(lián)合實(shí)驗室的打造,意味著可編程設(shè)計在電子設(shè)計領(lǐng)域的迅速發(fā)展已經(jīng)日漸成為主流,從簡單的數(shù)字
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  FPGA  無錫  嵌入式  

Altera的PCI-SIG兼容x1和x4PCI Express解決方案支持Arria GX FPGA

  • Altera公司(NASDAQ: ALTR)今天宣布,其低成本Arria™ GX FPGA開發(fā)套件在首次提交后便通過了PCI-SIG的兼容性測試。Altera® Arria GX FPGA結(jié)合Altera PCI Express x4 MegaCore®知識產(chǎn)權(quán)(IP)功能,組成了業(yè)界成本最低的PCI-SIG兼容開發(fā)套件。套件為設(shè)計人員開發(fā)通信、存儲、計算、工業(yè)、醫(yī)療和消費(fèi)類應(yīng)用
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  Altera  Arria  GX  FPGA  嵌入式  

基于現(xiàn)場可編程門陣列技術(shù)的射頻讀卡器設(shè)計

  •     與其他常用的自動識別技術(shù)如條形碼和磁條一樣,無線射頻識別(RFID)技術(shù)也是一種自動識別技術(shù)。每一個目標(biāo)對象在射頻讀卡器中對應(yīng)唯一的電子識別碼(UID),或者“電子標(biāo)簽”。標(biāo)簽附著在物體上標(biāo)識目標(biāo)對象,如紙箱、貨盤或包裝箱等。射頻讀卡器(應(yīng)答器)從電子標(biāo)簽上讀取識別碼。          基本的RFID系統(tǒng)由三部分組成:天線或線圈、帶RFID解碼器的收發(fā)器和RFID電子標(biāo)簽(每個標(biāo)
  • 關(guān)鍵字: 嵌入式系統(tǒng)  單片機(jī)  現(xiàn)場可編程門陣列  FPGA  嵌入式  

把大學(xué)作為推廣普及FPGA之源

  •                   當(dāng)ASIC越來越不能適應(yīng)靈活應(yīng)用的需求以及通用產(chǎn)品對低成本的要求逐漸提升,F(xiàn)PGA大量蠶食曾經(jīng)ASIC的市場,每年都以超過兩位數(shù)的增長率發(fā)展。越來越多的設(shè)計將轉(zhuǎn)向FPGA,這其中還包括了很多ASIC設(shè)計工程師。對中國來說何嘗不是如此,F(xiàn)PGA對于初創(chuàng)型的公司是一個非常理想的選擇,從新產(chǎn)品研制的原型到樣機(jī)的設(shè)計
  • 關(guān)鍵字: FPGA  Xilinx  大學(xué)計劃  嵌入式  

基于FPGA 的誤碼率測試儀的設(shè)計與實(shí)現(xiàn)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: FPGA  
共7021條 445/469 |‹ « 443 444 445 446 447 448 449 450 451 452 » ›|

rf-fpga介紹

您好,目前還沒有人創(chuàng)建詞條rf-fpga!
歡迎您創(chuàng)建該詞條,闡述對rf-fpga的理解,并與今后在此搜索rf-fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473