首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> xilinx fpga

JavaCard CPU的設(shè)計與FPGA實現(xiàn)

  •   1 JavaCard簡介   智能卡是指集成了CPU、ROM、RAM、COS(芯片操作系統(tǒng))和EEPROM,能儲存信息和圖像,具備讀/寫能力,信息能被加密保護的便攜卡。智能卡的最基本標準是 ISO/IEC7816。智能卡在銀行、電信等行業(yè)得到廣泛應(yīng)用,但在發(fā)展過程中也遇到很多問題,主要有:各廠商指令集不統(tǒng)一;編程接口APIs太復雜;開發(fā)環(huán)境不通用,新卡開發(fā)都要熟悉開發(fā)環(huán)境;系統(tǒng)不兼容,??▽S?。由于開發(fā)門檻過高,影響了智能卡的發(fā)展。市場對智能卡的發(fā)展提出了新的要求,Sun公司提出了Java Card
  • 關(guān)鍵字: JavaCard  CPU  FPGA  智能卡  

如何用DSP和FPGA構(gòu)建多普勒測量系統(tǒng)

  • 隨著FPGA性能和容量的改進,使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。
  • 關(guān)鍵字: FPGA  DSP  多普勒  測量系統(tǒng)    

利用FPGA協(xié)處理提升無線子系統(tǒng)的性能

  •   您可以顯著提高無線系統(tǒng)中信號處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。   常見于無線應(yīng)用中這類處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達512個并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。   將需要高速并行處理的工作卸載給FPGA,而將需要高速
  • 關(guān)鍵字: 信號處理  FPGA  DSP  

基于MAX+plusⅡ開發(fā)平臺的EDA設(shè)計方法

  •   MAX + plus Ⅱ是美國Altera 公司的一種EDA 軟件,用于開發(fā)CPLD 和FPGA 進行數(shù)字系統(tǒng)的設(shè)計。用圖形輸入方式和文本輸入方式設(shè)計了一模60 計數(shù)器,介紹了數(shù)字系統(tǒng)設(shè)計的一般方法和過程,揭示了其在數(shù)字系統(tǒng)中的重要作用。   EDA ( Elect ronic Design Automation) 即電子設(shè)計自動化技術(shù),是指以計算機為基本工作平臺,把應(yīng)用電子技術(shù)、計算機技術(shù)、智能化技術(shù)融合在一個電子CAD 通用軟件包中,輔助進行三方面的電子設(shè)計工作,即集成電路設(shè)計、電子電路設(shè)計以及
  • 關(guān)鍵字: EDA   FPGA  

利用FPGA協(xié)處理器優(yōu)化高性能數(shù)字攝像監(jiān)控系統(tǒng)

  •   數(shù)字攝像監(jiān)視系統(tǒng)現(xiàn)在具有更多的能力,是傳統(tǒng)模擬系統(tǒng)強有力的替代方案。除了提供先進的壓縮技術(shù),如MPEG-4和H.264,數(shù)字攝像監(jiān)視系統(tǒng)現(xiàn)在配備了如圖像穩(wěn)定,全景攝像和視頻運動檢測等算法。本文將討論這些新技術(shù)的優(yōu)點,和它們在用數(shù)字信號處理器(DSP)和FPGA協(xié)處理器平臺上的優(yōu)化實現(xiàn)。它將詳盡地闡述現(xiàn)代監(jiān)視系統(tǒng)的需求,這些系統(tǒng)中常用的算法和加快系統(tǒng)設(shè)計的開發(fā)平臺。   商用攝像監(jiān)視系統(tǒng)的一般需求是支持一至八個攝像機,先進的視頻壓縮如MPEG-4,Windows Media 9 H.264,低延遲編碼
  • 關(guān)鍵字: FPGA  數(shù)字攝像監(jiān)控系統(tǒng)  DSP  

基于FPGA的USB2.0控制器設(shè)計

  •   在視頻存儲和圖像寬帶領(lǐng)域中,經(jīng)常遇到實時高速數(shù)據(jù)傳輸?shù)囊蟆?000年4月,由Intel、Microsoft、NEC、Compaq、Lucent、Phillips等公司共同制訂的USB2.0(Universal Serial Bus)傳輸協(xié)議,其速度遠遠超過了目前使用IEEE1394接口進行視頻傳輸?shù)?00Mbps,達到了480Mbps;而且具有即插即用的PnP(Plug And Play)、可進行菊花鏈式的級聯(lián)(通過USB HUB進行外圍擴展)、可串連多達127個USB設(shè)備等優(yōu)點。應(yīng)用該協(xié)議可支持實
  • 關(guān)鍵字: FPGA  USB  控制器  

AES加密算法的一種優(yōu)化的FPGA實現(xiàn)方法

  • 本文介紹AES加密算法的一種FPGA實現(xiàn)的方法以及對其加密速度的優(yōu)化處理技巧。
  • 關(guān)鍵字: FPGA  AES  加密算法  實現(xiàn)方法    

國內(nèi)首個開放源碼硬件創(chuàng)新大賽圓滿閉幕

  • 覆蓋全國50所高等院校,1000多位在校研究生和博士生及其導師,近200個團隊的首屆“中國電子學會Xilinx杯開放源碼硬件創(chuàng)新大賽”, 于2008年4月20日在無錫國家集成電路基地經(jīng)過緊張的最后一輪顛峰對決和評委們的遴選, 終于塵埃落定。來自北京郵電大學由林家儒教授指導的團隊(田耘,徐文波,胡彬和谷濤)提交的“WCDMA系統(tǒng)字頻數(shù)域干擾抵消器”項目最終摘取桂冠,載譽而歸。獲得二等獎的分別是東北大學的“基于FPGA動態(tài)重配置技術(shù)的熱電廠集中監(jiān)控系
  • 關(guān)鍵字: 開放源碼 FPGA Xilinx  

如何用FPGA實現(xiàn)原型板原理圖的驗證

  •   首次流片成功取決于整個系統(tǒng)硬件和相關(guān)軟件的驗證,有些公司提供的快速原型生成平臺具有許多調(diào)試功能,但這些平臺的價格非常高。   因此最流行的做法是根據(jù)DUT和具體應(yīng)用設(shè)計復合FPGA板,驗證這些板的原理圖通常是很麻煩的,本文提出一種利用FPGA實現(xiàn)原型板原理圖驗證的新方法。   由于價格競爭越來越激烈,首次流片成功或只需少量的修改變得越來越重要。   為了達到這一目標,對整個系統(tǒng)(即硬件和相關(guān)軟件)的驗證成為重中之重。   業(yè)界也涌現(xiàn)了許多策略來幫助設(shè)計師完成RTL上的軟件運行。這些策略提供了在
  • 關(guān)鍵字: FPGA  原理圖  

FPGA在微處理器系統(tǒng)中的在應(yīng)用配置

  • ALTERA公司SRAM工藝可編程器件應(yīng)用廣泛,專用配置器件比較昂貴。在具有微處理器的系統(tǒng)中,使用微處理器系統(tǒng)的存儲器來存儲配置數(shù)據(jù),并通過微處理器配置FPGA,這種方法幾乎不增加成本。微處理器根據(jù)不同的程序應(yīng)用,采用不同的配置數(shù)據(jù)對FPGA進行配置,使FPGA實現(xiàn)與該應(yīng)用有關(guān)的特定功能。詳細介紹了微處理器系統(tǒng)中連接簡單的被動串行配置方法和被動并行異步配置方法。
  • 關(guān)鍵字: FPGA  微處理器  系統(tǒng)    

Xilinx推出新版嵌入式開發(fā)環(huán)境與生態(tài)系統(tǒng)

  • ? 全球可編程邏輯解決方案領(lǐng)導廠商賽靈思公司( Xilinx, Inc. (NASDAQ: XLNX) )今天宣布推出新版嵌入式開發(fā)環(huán)境工具和生態(tài)系統(tǒng)合作伙伴技術(shù),支持面向賽靈思最新 65nm Virtex-5 FXT FPGA器件的創(chuàng)新片上系統(tǒng)(SoC)設(shè)計。嵌入式開發(fā)套件(EDK)10.1提供了屢獲殊榮的Xilinx Platform Studio嵌入式工具套件(XPS),包括最新的高性能處理設(shè)計功能,同時其生態(tài)系統(tǒng)合作伙伴安富利電子元件部(Avnet Electronics Market
  • 關(guān)鍵字: Xilinx  嵌入式開發(fā)  

給醫(yī)療電子設(shè)備開發(fā)人員的幾點建議

  •   醫(yī)療電子設(shè)備正變得越來越復雜,工程師在開發(fā)這些設(shè)備時也面臨越來越多的挑戰(zhàn),如何應(yīng)對這些挑戰(zhàn)?4月21日,由創(chuàng)意時代主辦,中國電子學會生物醫(yī)學電子分會協(xié)辦的2008中國國際醫(yī)療電子技術(shù)大會以下(簡稱CMET2008)隆重召開。作為國內(nèi)首個關(guān)注醫(yī)療電子技術(shù)方案與發(fā)展的專業(yè)技術(shù)性論壇,本次大會吸引了包括西門子邁迪特磁共振有限公司Actel、TI、NI、Xilinx、ADI、Altera在內(nèi)國際醫(yī)療電子元器件供應(yīng)巨頭參會。與會專家就本土醫(yī)療電子設(shè)計發(fā)表了精彩的演講,并給本土醫(yī)療電子設(shè)計人員提出了一些好的建議。
  • 關(guān)鍵字: 醫(yī)療電子設(shè)備  中國國際醫(yī)療電子技術(shù)大會  西門子  西門子  TI公司  Xilinx  ADI  Altera  

Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用

  • Floorplanner工具在基于FPGA的嵌入式系統(tǒng)設(shè)計中的應(yīng)用,利用本文談到的Floorplanner工具可以對嵌入式處理器、相關(guān)的IP和定制邏輯進行布局控制和分組,簡化復雜系統(tǒng)級芯片的開發(fā),提高系統(tǒng)整體性能。
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計  應(yīng)用  嵌入式  FPGA  工具  基于  Floorplanner  

FPGA中軟FIFO設(shè)計和實現(xiàn)

  • 異步FIFO是一種在電子系統(tǒng)中得到廣泛應(yīng)用的器件,文中介紹了一種基于FPGA的異步FIFO設(shè)計方法。使用這種方法可以設(shè)計出高速、高可靠的異步FIFO。
  • 關(guān)鍵字: FPGA  FIFO      

將FPGA/CPLD技術(shù)用于防止移動設(shè)備盜竊

共6764條 405/451 |‹ « 403 404 405 406 407 408 409 410 411 412 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實際應(yīng)用要求進行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時間 [ 查看詳細 ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473