首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> xilinx fpga

基于FPGA的鎖相環(huán)位同步提取電路設(shè)計(jì)

  •   概述   同步是通信系統(tǒng)中一個(gè)重要的問題。在數(shù)字通信中,除了獲取相干載波的載波同步外,位同步的提取是更為重要的一個(gè)環(huán)節(jié)。因?yàn)橹挥写_定了每一個(gè)碼元的起始時(shí)刻,才能對(duì)數(shù)字信息作出正確的判決。利用全數(shù)字鎖相環(huán)可直接從接收到的單極性不歸零碼中提取位同步信號(hào)。   一般的位同步電路大多采用標(biāo)準(zhǔn)邏輯器件按傳統(tǒng)數(shù)字系統(tǒng)設(shè)計(jì)方法構(gòu)成,具有功耗大,可靠性低的缺點(diǎn)。用FPGA設(shè)計(jì)電路具有很高的靈活性和可靠性,可以提高集成度和設(shè)計(jì)速度,增強(qiáng)系統(tǒng)的整體性能。本文給出了一種基于fpga的數(shù)字鎖相環(huán)位同步提取電路。   數(shù)
  • 關(guān)鍵字: FPGA 鎖相環(huán) 分頻器  

PLD公司三極化形成

  • 可編程邏輯器件(PLD)在與ASIC之激戰(zhàn)中已經(jīng)告捷:每年開始PLD設(shè)計(jì)的項(xiàng)目數(shù)目遠(yuǎn)遠(yuǎn)高于ASIC項(xiàng)目開工數(shù)。同時(shí),PLD廠家之間也發(fā)生微妙的變化,由崛起時(shí)的爭(zhēng)強(qiáng)好斗和互不相讓,漸漸找到了各自的落腳點(diǎn)。目前看來,Xilinx的產(chǎn)品穩(wěn)居65nm FPGA市場(chǎng),Altera最大的量產(chǎn)在90nm FPGA,Actel憑低功耗0.13微米FPGA在對(duì)功耗要求苛刻的領(lǐng)域站穩(wěn)了腳跟。昔日的兩個(gè)龐然大物——Xilinx和Altera之間拉開了距離,同時(shí)小型FPGA廠商如Actel躍躍欲試,漸漸跳
  • 關(guān)鍵字: PLD FPGA ASIC  

Xilinx屢獲殊榮的65nm Virtex-5系列新增三款器件

  •   賽靈思公司宣布為其屢獲殊榮的65nm Virtex?-5 LX 和 LXT FPGA平臺(tái)增加三款新型小尺寸封裝器件,以滿足新興市場(chǎng)對(duì)可編程邏輯器件成本和密度的要求。其中邏輯優(yōu)化的LX平臺(tái)增加了Virtex-5 LX155器件,Virtex-5 LXT平臺(tái)則增加了LX20T以及LX155T器件,外加帶有低功率收發(fā)器的小尺寸 19mm FF323封裝。這些新增器件將支持工業(yè)網(wǎng)絡(luò)、醫(yī)療影像、馬達(dá)控制、國防和高性能計(jì)算應(yīng)用等領(lǐng)域 實(shí)現(xiàn)更高水平的成本優(yōu)化。   “由于Virtex-5系
  • 關(guān)鍵字: 賽靈思 FPGA 可編程邏輯器件  

安富利在亞洲發(fā)布全新的Virtex-5 開發(fā)工具套件

  •   安富利公司 旗下安富利電子元件部發(fā)布Xilinx? VirtexTM-5 LXT/SXT 開發(fā)工具套件,這種完整的開發(fā)平臺(tái)可用來設(shè)計(jì)和驗(yàn)證基于Xilinx Virtex-5 LXT 和 SXT 系列現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)器件的應(yīng)用。   新開發(fā)套件支持LX50T、LX110T、SX50T或SX95T VirtexTM-5器件,應(yīng)用全球首個(gè)65nm FPGA系列的先進(jìn)特性。套件的功能包括:   支持PCIe x8終端   兩個(gè)10/100/1GB以太網(wǎng)PHY   兩個(gè)SFP模式連
  • 關(guān)鍵字: 安富利 Xilinx Virtex-5   

Altera的Stratix II GX FPGA提供50-Gbps SFI-5接口

  •   Altera公司宣布,帶有嵌入式收發(fā)器的Stratix? II GX FPGA支持SERDES成幀器接口Level 5 (SFI-5)標(biāo)準(zhǔn),為高性能光通信應(yīng)用提供40至50-Gbps接口。SFI-5規(guī)范是芯片至芯片標(biāo)準(zhǔn),保證了前向糾錯(cuò)(FEC)技術(shù)、成幀器以及業(yè)界最佳光轉(zhuǎn)發(fā)器之間的通用性。硬件測(cè)試驗(yàn)證了Stratix II GX FPGA符合SFI-5標(biāo)準(zhǔn),其20個(gè)高速串行收發(fā)器通道的數(shù)據(jù)速率在600 Mbps至6.375 Gbps之間,很容易滿足SFI-5接口要求。   SFI-5光互聯(lián)論
  • 關(guān)鍵字: Altera FPGA 芯片  

基于SOPC的工業(yè)大型吊車吊鉤位置測(cè)量的設(shè)計(jì)

  • 本文提出了應(yīng)用FPGA和編碼器實(shí)現(xiàn)基于SOPC的工業(yè)吊車吊鉤的位置測(cè)量。該設(shè)計(jì)通過對(duì)于相關(guān)編碼器輸出信號(hào)的采集處理實(shí)現(xiàn)了對(duì)于吊鉤垂直距離的測(cè)量,并且對(duì)于在應(yīng)用實(shí)踐中的問題進(jìn)行了討論。
  • 關(guān)鍵字: SOPC  FPGA  位置測(cè)量  

Actel的 ProASIC3L系列實(shí)現(xiàn)低功耗高速度和低成本之間的平衡

  •   Actel公司進(jìn)一步擴(kuò)展其業(yè)界領(lǐng)先的低功耗可編程解決方案組合,面向高性能及對(duì)功耗敏感的系統(tǒng)設(shè)計(jì)人員推出ProASIC3L系列現(xiàn)場(chǎng)可編程門陣列 (FPGA)。相比前一代ProASIC3 FPGA,新推出的以 Flash為基礎(chǔ)的FPGA系列可以在高達(dá)350MHz的工作頻率下大幅降低功耗,能分別對(duì)動(dòng)態(tài)和靜態(tài)功耗降低達(dá)40% 和 90%,從而為工業(yè)、醫(yī)療和科研等高性能市場(chǎng)領(lǐng)域的設(shè)計(jì)人員提供高速度、低功耗及低成本的靈活且功能豐富的解決方案。ProASIC3L系列還支持FPGA優(yōu)化32位ARM Cortex-M1
  • 關(guān)鍵字: Actel 可編程 FPGA   

基于FPGA的數(shù)字濾波器的設(shè)計(jì)與實(shí)現(xiàn)

  •   在信息信號(hào)處理過程中,如對(duì)信號(hào)的過濾、檢測(cè)、預(yù)測(cè)等,都要使用到濾波器,數(shù)字濾波器是數(shù)字信號(hào)處理中使用最廣泛的一種方法,常用的數(shù)字濾波器有無限長(zhǎng)單位脈沖響應(yīng)(IIR)濾波器和有限長(zhǎng)單位脈沖響應(yīng)(FIR)濾波器兩種[1]。對(duì)于應(yīng)用設(shè)計(jì)者,由于開發(fā)速度和效率的要求很高,短期內(nèi)不可能全面了解數(shù)字濾波器相關(guān)的優(yōu)化技術(shù),需要花費(fèi)很大的精力才能使設(shè)計(jì)出的濾波器在速度、資源利用、性能上趨于較優(yōu)。而采用調(diào)試好的IP核需要向Altera公司購買。本文采用了一種基于DSP Builder的FPGA設(shè)計(jì)方法,以一個(gè)低通的16
  • 關(guān)鍵字: FPGA 數(shù)字濾波器  

TD-SCDMA系統(tǒng)基帶處理的DSP+FPGA實(shí)現(xiàn)方案

  • 本文首先介紹TD-SCDMA系統(tǒng)無線信道的基帶發(fā)送方案,說明其對(duì)多媒體業(yè)務(wù)的支持及實(shí)現(xiàn)的復(fù)雜性。然后,從硬件實(shí)現(xiàn)角度,進(jìn)行了DSP和FPGA的性能比較,提出DSP+FPGA基帶發(fā)送的實(shí)現(xiàn)方案,并以基站分系統(tǒng)(BTS)的發(fā)送單元為例,具體給出了該實(shí)現(xiàn)方案在下行無線信道基帶發(fā)送單元中的應(yīng)用。
  • 關(guān)鍵字: TD-SCDMA,DSP+FPGA  

Xilinx “2008可編程解決方案中國巡演” 即將拉開序幕

  •   賽靈思公司宣布 “2008可編程解決方案中國巡演 ”將于2008年3月11日從北京正式拉開序幕, 隨后通過在杭州和深圳的巡演覆蓋華東華南地區(qū)。應(yīng)中國設(shè)計(jì)行業(yè)不斷增長(zhǎng)的可編程技術(shù)需求,該巡演由賽靈思公司聯(lián)合其合作伙伴安富利,世健科技,好利順電子,明導(dǎo)電子,The MathWorks等共同打造,旨在通過 “即學(xué)即用”的技術(shù)演講和展示,加強(qiáng)賽靈思領(lǐng)先技術(shù)與中國客戶和合作伙伴的戰(zhàn)略合作關(guān)系,推動(dòng)可編程技術(shù)在中國消費(fèi)類市場(chǎng)、通信、第三方設(shè)計(jì)公司、 醫(yī)療、工業(yè)、測(cè)試
  • 關(guān)鍵字: 賽靈思 Xilinx 可編程   

Altera發(fā)售業(yè)界容量最大的FPGA,具有340K邏輯單元

  •   Altera公司宣布開始提供業(yè)界容量最大的FPGA。Altera 65-nm Stratix? III系列的型號(hào)之一EP3SL340具有業(yè)界最大的340K邏輯單元(LE)容量,支持DDR3存儲(chǔ)器,接口速率超過1067 Mbps,功耗在所有的大容量、高性能邏輯器件(PLD)中是最低的。Stratix III FPGA是各類最終市場(chǎng)多種應(yīng)用的理想解決方案,包括通信、計(jì)算機(jī)、存儲(chǔ)以及軍事和航空航天等領(lǐng)域。
  • 關(guān)鍵字: Altera  FPGA  存儲(chǔ)器  

提高ASIC驗(yàn)證的速度與可視性

  •   前言   高性能、高容量FPGA在ASIC/SoC原型設(shè)計(jì)及系統(tǒng)兩方面的應(yīng)用持續(xù)增長(zhǎng)。這些設(shè)計(jì)通常包括硬件及嵌入式軟件(也可能包括應(yīng)用軟件)的復(fù)雜組合,這給系統(tǒng)驗(yàn)證帶來了巨大負(fù)擔(dān),原因是檢測(cè)、隔離、調(diào)試及校正故障要比最初設(shè)計(jì)所花費(fèi)的時(shí)間、資金和工程資源多得多。   由于軟硬件之間交互作用相當(dāng)復(fù)雜且無法預(yù)見,僅僅是找到深藏于系統(tǒng)中的故障就需要進(jìn)行長(zhǎng)時(shí)間的測(cè)試序列,而且隨后的調(diào)試過程還需要花費(fèi)更多的時(shí)間及精力。另外,如果驗(yàn)證測(cè)試使用視頻流等實(shí)際數(shù)據(jù)時(shí),那么間發(fā)故障將很難(如果并非不可能)重現(xiàn)。   
  • 關(guān)鍵字: FPGA  ASIC  模擬器  

TMS320C61416 EMIF下雙FPGA加載設(shè)計(jì)

  •   基于SRAM結(jié)構(gòu)的FPGA容量大,可重復(fù)操作,應(yīng)用相當(dāng)廣泛;但其結(jié)構(gòu)類似于SRAM,掉電后數(shù)據(jù)丟失,因此每次上電時(shí)都需重新加載。   目前實(shí)現(xiàn)加載的方法通常有兩種:一種是用專用Cable通過JTAG口進(jìn)行數(shù)據(jù)加載,另一種是外掛與該FPGA廠商配套的PROM芯片。前者需要在PC機(jī)上運(yùn)行專用的加載軟件,直接下載到FPGA片內(nèi),所以掉電數(shù)據(jù)仍然會(huì)丟失,只適用于FPGA調(diào)試階段而不能應(yīng)用于工業(yè)現(xiàn)場(chǎng)的數(shù)據(jù)加載。   后者雖然可以解決數(shù)據(jù)丟失問題,但這種專用芯片成本較高,供貨周期也較長(zhǎng)(一般大于2個(gè)月),使F
  • 關(guān)鍵字: SRAM  TMS320C61416  FPGA  

實(shí)現(xiàn)靈活的汽車電子設(shè)計(jì)

  •   微控制器在汽車和消費(fèi)類市場(chǎng)上得到了廣泛的應(yīng)用,其主要優(yōu)勢(shì)在于能夠以相對(duì)較低的成本實(shí)現(xiàn)系統(tǒng)高度集成。然而,這類產(chǎn)品也有潛在的成本問題。例如,如果元件功能不切合要求,就必須采用外部邏輯、軟件或其他集成器件來進(jìn)行擴(kuò)展。此外,隨著最終市場(chǎng)需求的迅速變化,微控制器會(huì)很快過時(shí)。許多具有一定數(shù)量專用接口的特殊功能微控制器在經(jīng)過短期試用后,并不能完全滿足市場(chǎng)需求,系統(tǒng)供應(yīng)商不得不重新設(shè)計(jì)硬件和軟件,甚至在某些情況下對(duì)處理器內(nèi)核進(jìn)行改動(dòng)。   ASSP微控制器面臨的兩難   傳統(tǒng)微控制器生產(chǎn)商面臨影響整個(gè)市場(chǎng)的兩難
  • 關(guān)鍵字: 微控制器  ASSP  FPGA  

ARM7與FPGA相結(jié)合在工業(yè)控制和故障檢測(cè)中的應(yīng)用

  •   工業(yè)控制中往往需要完成多通道故障檢測(cè)及多通道命令控制(這種多任務(wù)設(shè)置非常普遍),單獨(dú)的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務(wù),故利用ARM芯片與FPGA相結(jié)合來擴(kuò)展檢控通道是一個(gè)非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務(wù)的一種實(shí)現(xiàn)方法。   各部分功能簡(jiǎn)介   圖1為此系統(tǒng)的結(jié)構(gòu)連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
  • 關(guān)鍵字: CPU  芯片  FPGA  MCU和嵌入式微處理器  
共6764條 412/451 |‹ « 410 411 412 413 414 415 416 417 418 419 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類,一種側(cè)重低成本應(yīng)用,容量中等,性能可以滿足一般的邏輯設(shè)計(jì)要求,如Spartan系列;還有一種側(cè)重于高性能應(yīng)用,容量大,性能能滿足各類高端應(yīng)用,如Virtex系列,用戶可以根據(jù)自己實(shí)際應(yīng)用要求進(jìn)行選擇。 在性能可以滿足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設(shè)備制造商開發(fā)產(chǎn)品的時(shí)間 [ 查看詳細(xì) ]

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473