新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設(shè)計應(yīng)用 > 應(yīng)用串行NOR閃存提升內(nèi)存處理能力

應(yīng)用串行NOR閃存提升內(nèi)存處理能力

作者: 時間:2012-12-13 來源:網(wǎng)絡(luò) 收藏

在嵌入式系統(tǒng)中,一直以來仍然是較受青睞的非易失性器件的低延時特性可以接受代碼執(zhí)行和數(shù)據(jù)存儲在一個單一的產(chǎn)品。雖然NAND記憶體已成為許多高密度的首選解決方案,但仍然是低密度解決方案的首選之一。

未來產(chǎn)品具有快速發(fā)展的趨勢,可以發(fā)現(xiàn),產(chǎn)品從低密度、低性能、低功能的發(fā)展特點轉(zhuǎn)變?yōu)楦呙芏?、高性能、高功能的發(fā)展特點。Spansion的NOR閃存廣泛運用于汽車電子、醫(yī)療設(shè)備、通訊設(shè)備、機頂盒等。

SPI Flash特性

SPI結(jié)構(gòu)的EEPROM最早出現(xiàn)于20世紀(jì)80年代中期,由摩托羅拉在其MC68HC系列中首先引入,MicroWire是由國半制定的總線標(biāo)準(zhǔn),它和SPI非常相似,只是MicroWire的時鐘極性CPOL和時鐘相位CPHA是固定的,均為0。I2C也是出現(xiàn)在80年代,由Philips制定,它通過一條數(shù)據(jù)線和一條時鐘線實現(xiàn)半雙工通信,I2C總線接口實現(xiàn)了最簡單的總線接口方式。三種標(biāo)準(zhǔn)如圖1所示。

SPI和MicroWire很相近,速度非???,且在設(shè)計中無需上拉電阻,可以支持全雙工通信操作,抗干擾強,缺點是需要占用較多的數(shù)據(jù)總線,且需要為設(shè)備分配單獨的片選信號,沒有接收數(shù)據(jù)的硬板機制。對I2C總線來說,它占用的總線較少,可以多個設(shè)備共同用一根總線,支持接收數(shù)據(jù)的硬板機制,缺點是速度較低,為3.4MHz以下,只支持半雙工的操作,設(shè)計時需要上拉電阻,且對噪聲的干擾相對敏感。

6.jpg

本文引用地址:http://m.butianyuan.cn/article/148190.htm


圖1 三種總線標(biāo)準(zhǔn)

SPI的接口從傳統(tǒng)的單進單出已經(jīng)到雙進雙出或者四進四出。如圖2所示,通過單向輸入SI,輸出SO變?yōu)殡p向的傳輸,同時將WP引腳和HOLD引腳復(fù)用為雙向的IO口來實現(xiàn)多IO口的接口通信,其協(xié)議及基本的讀寫操作和原始EEPROM兼容,同時硬件上實現(xiàn)簡單的完全兼容。

相對于傳統(tǒng)的并行NOR Flash而言,SPI NOR Flash只需要6個引腳就能夠?qū)崿F(xiàn)單I/O,雙I/O和4個I/O口的接口通信,而并行的NOR Flash則至少需要40個引腳。人們普遍使用的是標(biāo)準(zhǔn)NOR Flash異步讀模式,而ADM及地址數(shù)據(jù)信號復(fù)用,這種并行NOR Flash引腳數(shù)相對較少,通過實現(xiàn)突發(fā)讀模式,其數(shù)據(jù)輸出最快可超過120MB/s,SPI具有較少的引腳,同時,通過采用DDR的方式讀操作,在80MHz的時鐘下,其數(shù)據(jù)輸出可以達到80MB/s,甚至超過并行NOR Flash的異步讀速度。

5.jpg



圖2 SPI的接口轉(zhuǎn)變

在過去的幾年中,隨著直接CPU 映射功能的支持, SPI的讀操作取得了極大的進步,而傳統(tǒng)的SPI外設(shè)控制器仍然在用于傳統(tǒng)的SPI的讀或別的操作,相比之下,通過CPU的直接讀取操作,速度比通過SPI控制器來的更快,延遲低。

SPI雙通道控制器示意圖如圖3所示,雙通道可以使SPI的數(shù)據(jù)輸出增加一倍,硬件上將片選和時鐘共用的話,只需要10個引腳就能實現(xiàn)SPI Flash所有功能。可以考慮,實現(xiàn)一片SPI Flash 8bits數(shù)據(jù)的傳輸,從而SPI Flash的數(shù)據(jù)輸出。

4.jpg



圖3 SPI雙通道控制器

關(guān)于SPI時序?qū)ψx速度的影響,如圖4所示。tV是指時鐘的下降沿到有效數(shù)據(jù)輸出所需要的時間,一般最大為8ns。tHO是數(shù)據(jù)輸出后到下一個時鐘下降沿可持續(xù)的時間,一般最小值0ns。這兩個參數(shù)和時鐘頻率一起決定了SPI Flash的最大數(shù)據(jù)輸出速度。事實上,tHO在實際中并不能像時鐘周期一樣可以無限壓縮,而往往都會大于0ns。

早期的4個I/O口輸出協(xié)議需要對地址和數(shù)據(jù)分別傳送。如,8個命令周期加上24個地址周期至少需要32個時鐘周期完成一個讀操作命令周期,如果Flash的尋址超過128Mbits,僅地址周期就需要32個時鐘周期,非常耗時。

上拉電阻相關(guān)文章:上拉電阻原理

上一頁 1 2 下一頁

評論


相關(guān)推薦

技術(shù)專區(qū)

關(guān)閉