新聞中心

EEPW首頁 > 嵌入式系統(tǒng) > 設計應用 > 基于FPGA和SRAM的數(shù)控振蕩器的設計與實現(xiàn)

基于FPGA和SRAM的數(shù)控振蕩器的設計與實現(xiàn)

——
作者:佟力永,肖山竹 時間:2007-01-26 來源:《國外電子元器件》 收藏


1 引言

本文引用地址:http://m.butianyuan.cn/article/20734.htm

數(shù)控振蕩器是數(shù)字通訊中調制解調單元必不可少的部分,同時也是各種數(shù)字頻率合成器和數(shù)字信號發(fā)生器的核心。隨著數(shù)字通信技術的發(fā)展,對傳送數(shù)據(jù)的精度和速率要求越來越高。如何得到可數(shù)控的高精度的高頻載波信號是實現(xiàn)高速數(shù)字通信系統(tǒng)必須解決的問題,可編程邏輯器件和大容量的發(fā)展為這一問題的解決帶來了曙光。本文介紹如何用fpga(現(xiàn)場可編程邏輯門陣列)和sram(靜態(tài)隨機)實現(xiàn)高精度數(shù)控振蕩器。

2 nco概述

nco(numerical controlled oscillator)即數(shù)控振蕩器用于產(chǎn)生可控的正弦波或余弦波,其實現(xiàn)的方法目前主要有計算法和查表法等。計算法以軟件編程的方式通過實時計算產(chǎn)生正弦波樣本,該方法耗時多且只能產(chǎn)生頻率相對較低的正弦波,而需要產(chǎn)生高速的正交信號時,用此方法無法實現(xiàn)。因此,在實際應用中一般采用最有效、最簡單的查表法,即事先根據(jù)各個nco正弦波相位計算好相位的正弦值,并以相位角度作為地址把該相位的正弦值數(shù)據(jù)存儲在表中,然后通過相位累加產(chǎn)生地址信息讀取當前時刻的相位值在表中對應的正弦值,從而產(chǎn)生所需頻率的正弦波。

用查表法實現(xiàn)nco的性能指標取決于查表的深度和寬度,即取決于表示相位數(shù)據(jù)的位數(shù)(查表地址線的位數(shù))和表示正弦值數(shù)據(jù)的位數(shù)(查表存儲器數(shù)據(jù)線的位數(shù))。改善nco性能最簡單和最根本的方法是加大查找表的深度和寬度。目前,用查找表法實現(xiàn)nco的普遍做法是用片內rom作為查找表,由于片內資源的限制,查找表的深度和寬度一般不會很大(通常為256×8bits),大大限制了nco性能的提高,用獨立的大容量sram作為查找表,把查找表從片內移到片外,可以較好解決這個問題,基于這種思想,筆者成功地用fpga(xilinx公司的xc2v1000型門陣列)和sram(cypress公司的cy7c1021型存儲器)實現(xiàn)了nco。

3 nco的實現(xiàn)

3.1 結構設計

用fpga和sram實現(xiàn)的nco的結構如圖1所示。大框內部分是由fpga完成,主要部件分為頻率控制字寄存器,相位控制字寄存器、通道控制字寄存器、累加器、加法器、通道選擇器和鎖存器等。微處理器對nco進行控制,可用單片機或dsp(數(shù)字信號處理器)實現(xiàn)。

3.1.1 頻率控制字寄存器、相位控制字寄存器、累加器和加法器

頻率控制字寄存器和相位控制字寄存器都是32位并行輸入/并行輸出寄存器,它們通過微處理器接口進行讀寫。頻率控制字寄存器確定載波的頻率,相位控制字寄存器確定載波的初始相位。32位累加器對代表頻率的頻率控制字進行累加運算,累加結果與代表初始相位的相位控制字通過32位加法器進行相加運算,相加結果的高16位數(shù)據(jù)讀取查找表的地址信息。頻率控制字寄存器、相位控制字寄存器、累加器和加法器可以用vhdl語言描述,集成在一個模塊中,其vhdl源程序如下:

entity addr_sin is

port(clock:in std_logic;——時鐘信號

reset:in std_logic;——同步復位信號

——定義頻率控制字寄存器

g_sin:in std_logic;

data_con_sin:in std_logic_vector(31 downto 0);

d_con_sin:out std_logic_vector(31 downto 0);

——定義相位控制字寄存器

g_sin1:in std_logic;

data_con_sin1:in std_logic_vector(31 downto 0);

d_con_sin1:out std_logic_vector(31 downto 0);

dout:out std_logic_vector(15 downto 0)——加法器輸出信號

);

end addr_sin;

architecture behavioral of addr_sin is

signal a_sin,a_sin1,count,count1:std_logic_vector(31downto0):=“00000000000000000000000000000000”;——定義中間變量并初始化

begin

d_con_sin<=a_sin;——用于微處理器讀頻率控制字寄存器

d_con_sin<=a_sin1;——用于微處理器讀相位控制字寄存器

dout<=count1(31 downto 16);——加法器輸出

process(g_sin,data_con_sin)——寫頻率控制字寄存器

begin

if(g_sin=“1”)then

a_sin<=data_con_sin;

end if;

end process;

process(g_sin1,data_con_sin1)——寫相位控制字寄存器

begin

if(g_sin1=‘1’)then

a_sin1<=data_con_sin1;

end if;

end process;

process(clock,reset)——加法器輸出邏輯

begin

if reset=‘1’then

count<=“00000000000000000000000000000000”;——累加器清零

count1<=“00000000000000000000000000000000”;——加法器清零

elsif(clock=‘1’and clock’ event)then

count<=count+a_sin;——累加器輸出

count1<=count+a_sin1;——加法器輸出

end if ;

end process;

end behavioral;

3.1.2 通道控制字寄存器和通道選擇器

通道控制字寄存器和頻率控制字寄存器與相位控制字寄存器的結構完全一樣,都是32位并行輸入/并行輸出寄存器,通過微處理器接口進行讀寫。通道控制字寄存器僅用最后一位對通道選擇器進行控制。通道選擇器是二選一復用器,當sel控制端為0時選擇通道1,當sel控制端為1時選擇通道2,通道選擇器作為sram與fpga的接口,每個通道不僅包括16條地址線,而且還有3條控制線和32條數(shù)據(jù)線,在圖1中,為了使nco的結構更加清晰,通道選擇器的控制線和數(shù)據(jù)線沒有表示出來。

3.1.3 sram和鎖存器

sram是64k×32的高性能靜態(tài)ram,由2個cy7c1021(64k×16)并聯(lián)構成,用作查找表。sram通過微處理器進行配置,直接存放2路、1個周期、65 536個16位載波樣本(高16位存放正弦波,低16位存放余弦波)。雖然sram是異步器件,但由于工作速度極高,在簡單控制邏輯配合下完全可以工作在同步模式下。nco工作時,控制邏輯(用vhdl語言描述)通過通道1使sram的控制信號線處于讀有效電平,用相位地址直接驅動sram,從sram讀出的數(shù)據(jù)進入32位鎖存器,分2路直接輸出,不需要任何地址和數(shù)據(jù)轉換邏輯。用于鎖存器的時鐘和用于累加器、加法器時鐘在相位上相差180°,這是由sram的開關特性決定的。

3.2 nco的工作過程

nco工作前必須對sram進行初始化,圖2示出nco的工作流程。首先,微處理器向通道控制字寄存器寫入1,使通道選擇器選擇微處理器接口。然后,微處理器對sram進行配置,向sram中寫入載波樣本,接著,微處理器向頻率控制字寄存器和相位控制字寄存器寫入頻率控制字和相位控制字,確定載波的頻率和初始相位,最后,向通道控制字寄存器寫入0,通道選擇器選擇通道1,使nco處于工作狀態(tài)。此時微處理器可以對頻率控制字寄存器和相位控制字寄存器進行動態(tài)讀寫,實現(xiàn)對nco的動態(tài)實時控制,完成nco頻率與初始相位的調整。

3.3 nco性能評估

按照上述結構,筆者設計了一種nco系統(tǒng)。該系統(tǒng)的工作時鐘為80mhz,用dsp作為微處理器。通過系統(tǒng)測試,該nco的性能指標達到了設計要求,頻率分辨率δf=0.0186hz,信噪比(snr)在100db以上,圖3示出nco的典型特性曲線。

4 結構特點

用fpga和sram實現(xiàn)數(shù)控振蕩器有許多特點。

首先,查找表的容量可以進一步加大。此設計的結構把相位累加部分和查找表分開單獨實現(xiàn),由于fpga具有可重復編程性且有豐富的i/o資源,因此只要稍加改動fpga內的邏輯設計就可以外掛更大容量的sram。

其次,載波樣本的數(shù)據(jù)位數(shù)可以靈活控制。在查找表容量一定的情況下,可以根據(jù)具體應用調整載波樣本的數(shù)據(jù)寬度。實現(xiàn)的手段有二:一是在對sram配置時通過微處理器以軟件編程的方式直接調整sram的數(shù)據(jù)寬度;二是在fpga內對sram輸出數(shù)據(jù)的位數(shù)進行截位處理,可通過調整fpga中鎖存器的輸出實現(xiàn)。

第三,能夠靈活應用到其他領域中,該nco只消耗fpga中的6%的slices資源,大量資源包括片內ram和硬件乘法器都沒有用到,利用這些資源可以對nco進行功能擴展,實現(xiàn)數(shù)字下變頻器(digital down converter——ddc)、數(shù)字頻率合成器(direct digital synthesizer——dds)和調制解調器等。

5 結束語

本文介紹了一種新的nco實現(xiàn)方法,用該方法設計的nco可實現(xiàn)對載波的頻率、相位和幅度的完全控制,由于用獨立的大容量sram作為查找表,使得nco有較高的精度,同時該nco有很大的發(fā)揮空間,能夠靈活的運用到其他領域。



關鍵詞: 存儲器

評論


相關推薦

技術專區(qū)

關閉