首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

現(xiàn)場可編程門陣列(fpga) 文章 進入現(xiàn)場可編程門陣列(fpga)技術社區(qū)

基于WCDMA速率適配算法的FPGA設計

  • 基于WCDMA速率適配算法的FPGA設計,隨著因特網(wǎng)爆炸性的增長以及各種無線業(yè)務需求的增加,傳統(tǒng)的無線通信網(wǎng)已經(jīng)越來越無法適應人們的需要。因此,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務為目的的第三代移動通信系統(tǒng)(IMT-2000)應運而生。碼分多址(CDMA)由于
  • 關鍵字: FPGA  設計  算法  適配  WCDMA  速率  基于  

基于FPGA的8B/10B編解碼設計

  • 摘要:為提高8B/10B編解碼的工作速度和簡化邏輯方法,提出一種基于FPGA的8B/10B編解碼系統(tǒng)設計方案。與現(xiàn)有的8B/10B編解碼方案相比,該方案是一種利用FPGA實現(xiàn)8B/lOB編解碼的模塊方法,接收模塊在收到外部發(fā)送的
  • 關鍵字: FPGA  10B  編解碼    

Altera Stratix V FPGA提供RLDRAM 3存儲器支持

  •   Altera公司今天發(fā)布Stratix® V系列FPGA,適用于支持Micron技術公司的下一代低延時DRAM (RLDRAM® 3存儲器)。Stratix V FPGA采用新的存儲器體系結(jié)構,降低延時,高效實現(xiàn)FPGA業(yè)界最好的系統(tǒng)性能。Stratix V FPGA為網(wǎng)絡設備生產(chǎn)商提供存儲器接口解決方案,支持在互聯(lián)網(wǎng)上迅速有效的傳送視頻、語音和數(shù)據(jù)。   Micron公司業(yè)務開發(fā)高級經(jīng)理Bruce Franklin表示:“Micron的下一代RLDRAM 3存儲器專門設
  • 關鍵字: Altera  Stratix  FPGA  

基于FPGA的IRIG-B(DC)碼產(chǎn)生電路設計

  • 摘要:提出了一種IRIG-B(DC)碼產(chǎn)生電路的設計方法。采用Altera公司低功耗Cyclone FPGA系列中的EPlC6T144、8段數(shù)碼管、晶體振蕩器和MAX3232E等器件構成硬件電路、使用VHDL語言設計IRIG-B直流時間碼的軟件。為了設置和
  • 關鍵字: IRIG-B  FPGA  DC  產(chǎn)生電路    

基于FPGA的PCI硬件加解密卡設計

  • 摘要:提出一種基于FPGA的PCI硬件加解密卡的設計方案,用硬件加解密取代了傳統(tǒng)的軟件加解密,將加解密模塊和PCI接口模塊集成在一個FPGA芯片內(nèi)實現(xiàn)。分析了PCI加解密卡的軟硬件的結(jié)構和原理,詳細介紹了DESX加解密算法
  • 關鍵字: FPGA  PCI  硬件  加解密    

基于CPLD/FPGA的CMI編碼設計與實現(xiàn)

  • 根據(jù)CMI碼的特性,介紹了一種新的編程思路實現(xiàn)CMI編碼,在Max+PlusⅡ開發(fā)平臺上使用VHDL編程實現(xiàn)CMI編碼,并得到仿真波形。實驗結(jié)果表明,這種編程思路簡單、清晰。在產(chǎn)生7位偽隨機序列的前提下,分別對“O”,“1”進行編碼。這種思路為其他碼型設計提供了參考。
  • 關鍵字: CPLD  FPGA  CMI  編碼    

高速移動下OFDM均衡器的FPGA實現(xiàn)

  • 在高速移動下,OFDM系統(tǒng)載波間正交性被破壞,出現(xiàn)載波間干擾(ICI),嚴重影響系統(tǒng)性能,必須采用適當?shù)木饧夹g以補償ICI。為了保證通信的有效性和實時性要求,使用FPGA實現(xiàn)了一種低復雜度的最小均方誤差(MMSE)OFDM均衡器算法。在ISE軟件平臺上使用Verilog語言編寫程序,并在Xilinx公司Virtex-2實驗板(XC2V930芯片)上對設計進行了驗證。
  • 關鍵字: OFDM  FPGA  移動  均衡器    

基于FPGA芯片控制全彩LED大屏幕圖像顯示系統(tǒng)系統(tǒng)設計

  • 隨著數(shù)字技術的飛速發(fā)展,各種數(shù)字顯示屏也隨即涌現(xiàn)出來有l(wèi)ed、LCD、DLP等,各種數(shù)字大屏幕的控制系統(tǒng)多種多樣,有用ARM+FPGA脫機控制系統(tǒng),也有用PC+DVI接口解碼芯片+FPGA芯片聯(lián)機控制系統(tǒng),在這里我們講述一種不僅
  • 關鍵字: 圖像  顯示系統(tǒng)  系統(tǒng)  設計  大屏幕  LED  FPGA  芯片  控制  

基于FPGA的可調(diào)信號發(fā)生器

  • 摘要:基于FPGA的應用技術,采用Altera公司DE2-70開發(fā)板的CycloneⅡ系列EP2C70作為核心器件,設計了一種基于FPGA的新型可調(diào)信號發(fā)生器。通過QuartusⅡ軟件及Vetilog HDL編程語言設計LPM_ROM模塊定制數(shù)據(jù)ROM,并通過地
  • 關鍵字: FPGA  信號發(fā)生器    

基于NiosⅡ的SD卡驅(qū)動程序開發(fā)

  • 基于NiosⅡ的SD卡驅(qū)動程序開發(fā),摘要:提出一種在FPGA NiosⅡ軟核處理器下SD卡驅(qū)動設計的方法。采用Altera公司的FPGA可編程邏輯器件,構建了NiosⅡ軟核處理器平臺,并在此之上實現(xiàn)了SD卡的驅(qū)動設計。實驗結(jié)果表明:設計提高了FPGA系統(tǒng)的設計靈活度,
  • 關鍵字: 程序開發(fā)  驅(qū)動  SD  Nios  基于  FPGA  ARM  

水下激光成像距離選通同步控制電路設計

  • 摘要:在水下激光成像系統(tǒng)中,由于復雜的水下環(huán)境對激光傳輸?shù)挠绊戄^大,為了更加有效地實現(xiàn)距離選通功能,該同步控制電路的設計選用高性能的Altera Stratix III系列的FPGA。電路分為距離延遲和門延遲2個模塊,創(chuàng)新地
  • 關鍵字: 控制  電路設計  同步  距離  激光  成像  FPGA  

使用用CPLD和Flash實現(xiàn)FPGA的配置

  • 電子設計自動化EDA(ElectronicDesignAutomation)是指以計算機為工作平臺,以EDA軟件為開發(fā)環(huán)境,以硬件描...
  • 關鍵字: CPLD  FPGA  Flash  RAM  EDA  VHDL  

基于PM3388和FPGA的網(wǎng)絡接口的研究設計

  • 本文根據(jù)十接口千兆以太網(wǎng)線路接口卡設計的功能需求和性能需求,按照數(shù)據(jù)處理流程劃分功能模塊,以PM3388作...
  • 關鍵字: FPGA  PM3388  網(wǎng)絡接口  IPv6  

軟件無線電設計中ASIC、FPGA和DSP的選擇策略

共6399條 311/427 |‹ « 309 310 311 312 313 314 315 316 317 318 » ›|

現(xiàn)場可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

熱門主題

關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473