首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 現(xiàn)場可編程門陣列(fpga)

基于FPGA的快速9/7整形離散小波變換系統(tǒng)

  • 美國空間數(shù)據(jù)系統(tǒng)咨詢委員會(huì)(簡稱CCSDS)于2005年推出一套適用于空間領(lǐng)域的圖像壓縮標(biāo)準(zhǔn),標(biāo)準(zhǔn)使用了離散...
  • 關(guān)鍵字: 小波變換  FPGA  CCSDS圖像壓縮  

Modbus通信協(xié)議的FPGA實(shí)現(xiàn)

  • Modbus協(xié)議是一個(gè)應(yīng)用廣泛的工業(yè)現(xiàn)場總線協(xié)議,鑒于其簡單、開放、幀格式緊湊等優(yōu)點(diǎn),于2008年正式成為我國國家標(biāo)準(zhǔn)。介紹一種通過Cyclone系列FPGA實(shí)現(xiàn)Modbus RTU模式的方法,首先給出一個(gè)可以通用于Modbus主設(shè)備和從設(shè)備的協(xié)議接口單元,然后基于該接口設(shè)計(jì)了一個(gè)通用的Modbus從設(shè)備協(xié)處理器。實(shí)踐證明該方法能夠滿足工業(yè)環(huán)境的通訊要求,此外,該方法在其他FPGA上也具有一定通用性和推廣價(jià)值。
  • 關(guān)鍵字: 實(shí)現(xiàn)  FPGA  協(xié)議  通信  Modbus  功率模塊  

軟件無線電設(shè)計(jì)中ASIC、FPGA和DSP的選擇

  • ASIC、FPGA和DSP的應(yīng)用領(lǐng)域呈現(xiàn)相互覆蓋的趨勢,使設(shè)計(jì)人員必須在軟件無線電結(jié)構(gòu)設(shè)計(jì)中重新考慮器件選擇...
  • 關(guān)鍵字: FPGA  ASIC  DSP  軟件無線電  

Altera Stratix V FPGA提供RLDRAM 3存儲(chǔ)器支持

  •   Altera公司今天發(fā)布Stratix® V系列FPGA,適用于支持Micron技術(shù)公司的下一代低延時(shí)DRAM (RLDRAM® 3存儲(chǔ)器)。Stratix V FPGA采用新的存儲(chǔ)器體系結(jié)構(gòu),降低延時(shí),高效實(shí)現(xiàn)FPGA業(yè)界最好的系統(tǒng)性能。Stratix V FPGA為網(wǎng)絡(luò)設(shè)備生產(chǎn)商提供存儲(chǔ)器接口解決方案,支持在互聯(lián)網(wǎng)上迅速有效的傳送視頻、語音和數(shù)據(jù)。   Micron公司業(yè)務(wù)開發(fā)高級經(jīng)理Bruce Franklin表示:“Micron的下一代RLDRAM 3存儲(chǔ)器專門設(shè)
  • 關(guān)鍵字: Altera  FPGA  Stratix  

ARM920T基于Linux平臺(tái)下的FPGA驅(qū)動(dòng)開發(fā)

  • ARM920T基于Linux平臺(tái)下的FPGA驅(qū)動(dòng)開發(fā),Linux操作系統(tǒng)的全稱是GNU/Linux,它是由GNU工程和Linux內(nèi)核兩個(gè)部分共同組成的一個(gè)操作系統(tǒng)。該系統(tǒng)中所有組件的源代碼都是自由的,可以有效保護(hù)學(xué)習(xí)成果,因而在嵌入式領(lǐng)域得到了廣泛的應(yīng)用。

    FPGA是英文Field
  • 關(guān)鍵字: 驅(qū)動(dòng)  開發(fā)  FPGA  平臺(tái)  基于  Linux  ARM920T  

基于FPGA的線性卷積的實(shí)時(shí)實(shí)現(xiàn)

  • 摘要:從實(shí)際工程應(yīng)用出發(fā),研究了在基于FPGA上快速傅里葉變換實(shí)現(xiàn)線性卷積的方法,并搭建了一個(gè)基于Altera的EP2S60硬件處理平臺(tái),利用Altera提供的FFT IP核,在100 MHz系統(tǒng)時(shí)鐘下,數(shù)據(jù)吞吐率可達(dá)100 Ms/s,
    關(guān)鍵
  • 關(guān)鍵字: FPGA  線性卷積    

基于FPGA的快速9/7整形離散小波變換系統(tǒng)設(shè)計(jì)

  • 摘要:CCSDS圖像數(shù)據(jù)壓縮標(biāo)準(zhǔn)中采用9/7整形離散小波變換為核心算法,該算法結(jié)構(gòu)簡單,易于硬件設(shè)計(jì)實(shí)現(xiàn)。文中基于FPGA設(shè)計(jì)實(shí)現(xiàn)了9/7整數(shù)離散小波變換系統(tǒng),設(shè)計(jì)中使用內(nèi)部RAM存儲(chǔ)方式,減小了對存儲(chǔ)器的需求量,同
  • 關(guān)鍵字: FPGA  離散小  波變換  系統(tǒng)設(shè)計(jì)    

如何選用軟件無線電結(jié)構(gòu)設(shè)計(jì)器件

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 軟件無線電  ASIC  FPGA  

Altera公布第二季度業(yè)績,季度股利增長

  •   Altera公司今天宣布,第二季度銷售達(dá)到4.693億美元,比2010年第一季度增長17%,比2009年第二季度增長68%。新產(chǎn)品銷售持續(xù)增長36%。2010年第二季度凈收入為1.806億美元,每股攤薄后收益0.58美元,與之相比,2010年第一季度凈收入為1.532億美元,每股攤薄后收益0.50美元,2009年第二季度凈收入達(dá)到0.474億美元,每股攤薄后收益為0.16美元。   本年度到目前為止,運(yùn)營現(xiàn)金流為3.786億美元。Altera本季度末流動(dòng)資金和短期投入達(dá)到21億美元。   Alte
  • 關(guān)鍵字: Altera  28nm  FPGA  

賽靈思28納米FPGA明年量產(chǎn) 強(qiáng)攻ASIC陣地

  •   現(xiàn)場可編程邏輯閘陣列芯片(FPGA)近年來加速取代特殊應(yīng)用芯片(ASIC)市場,F(xiàn)PGA雙雄賽靈思(Xilinx)與阿爾特拉(Altera)先后推出28納米FPGA產(chǎn)品,可望加速FPGA取代ASIC市場,賽靈思亞太區(qū)營銷及應(yīng)用總監(jiān)張宇清指出,28納米FPGA可大幅提升效能,并降低功耗與價(jià)格,拓展以往FPGA無法取代的ASIC市場,加速FPGA 市場的成長力道。   張宇清指出,F(xiàn)PGA要取代ASIC市場有4大障礙,包括需要提高更大的容量、更高的系統(tǒng)效能、更低的功耗與更低的成本,過去在40納米雖然已有
  • 關(guān)鍵字: FPGA  ASIC  28納米  

FPGA與DSP信號處理系統(tǒng)的散熱設(shè)計(jì)

  • FPGA與DSP信號處理系統(tǒng)的散熱設(shè)計(jì),引言
    隨著系統(tǒng)性能的不斷提升,系統(tǒng)功耗也隨之增大,如何對系統(tǒng)進(jìn)行有效的散熱,控制系統(tǒng)溫度滿足芯片的正常工作條件變成了一個(gè)十分棘手的問題。通常使用風(fēng)冷技術(shù)對系統(tǒng)進(jìn)行散熱。采用風(fēng)冷技術(shù)時(shí)要重點(diǎn)考慮散熱
  • 關(guān)鍵字: 散熱  設(shè)計(jì)  理系  處理  DSP  信號  FPGA  

高速突發(fā)模式誤碼測試儀的FPGA實(shí)現(xiàn)方案

  • 摘要:突發(fā)模式誤碼測試儀與一般連續(xù)誤碼測試儀不同,其接收端在誤碼比對前要實(shí)現(xiàn)在十幾位內(nèi),對具有相位跳變特點(diǎn)的信號進(jìn)行時(shí)鐘提取和數(shù)據(jù)恢復(fù),并且在誤碼比對時(shí)須濾除前導(dǎo)碼和定界符,僅對有效數(shù)據(jù)進(jìn)行誤碼統(tǒng)計(jì)。
  • 關(guān)鍵字: FPGA  模式  誤碼測試儀  實(shí)現(xiàn)方案    

基于FPGA的UART設(shè)計(jì)與實(shí)現(xiàn)

  • 介紹了應(yīng)用現(xiàn)場可編程門陣列(FPGA)設(shè)計(jì)和實(shí)現(xiàn)通用異步收發(fā)器UART的方法。采用有限狀態(tài)機(jī)模型形式化描述了UART的功能,在此基礎(chǔ)上用硬件描述語言VHDL編程實(shí)現(xiàn)了UART,并使用QuartusⅡ軟件中的嵌入式邏輯分析儀SignalTapⅡ?qū)?shù)據(jù)傳輸進(jìn)行了檢測,驗(yàn)證了設(shè)計(jì)的正確性。
  • 關(guān)鍵字: FPGA  UART    

基于FPGA的短波發(fā)射機(jī)自動(dòng)調(diào)諧系統(tǒng)的設(shè)計(jì)

共6399條 310/427 |‹ « 308 309 310 311 312 313 314 315 316 317 » ›|

現(xiàn)場可編程門陣列(fpga)介紹

您好,目前還沒有人創(chuàng)建詞條現(xiàn)場可編程門陣列(fpga)!
歡迎您創(chuàng)建該詞條,闡述對現(xiàn)場可編程門陣列(fpga)的理解,并與今后在此搜索現(xiàn)場可編程門陣列(fpga)的朋友們分享。    創(chuàng)建詞條

熱門主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473