cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
不同的verilog代碼風(fēng)格看RTL視圖之一
- 剛開始玩CPLD/FPGA開發(fā)板的時候使用的一塊基于EPM240T100的板子,alter的這塊芯片雖說功耗小體積小,但是資源還是很小的,你寫點稍微復(fù)雜的程序,如果不注意coding style,很容易就溢出了。當(dāng)時做一個三位數(shù)的解碼基本就讓我苦死了,對coding style的重要性也算是有一個比較深刻的認(rèn)識了。 后來因為一直在玩xilinx的spartan3 xc3s400,這塊芯片資源相當(dāng)豐富,甚至于我在它里面緩存了一幀640*480*3/8BYTE的數(shù)據(jù)都沒有問題(VGA顯示用)。而最近
- 關(guān)鍵字: FPGA verilog RTL
解讀verilog代碼的一點經(jīng)驗
- 學(xué)習(xí)FPGA其實也不算久,開始的時候參考別人的代碼并不多,大多是自己寫的,那時候做時序邏輯多一些。參加了中嵌的培訓(xùn)班,一個多月的時間在熟悉ISE軟件的使用以及verilog語法方面下了苦功,也參考了不少書,算是為自己打下了比較好的基礎(chǔ)。因為那時候培訓(xùn)的方向是軟件無線電方面的,所以做了很多有關(guān)的模塊程序,之前的日志里也發(fā)表了很多,關(guān)鍵是一個興趣,感覺仿真后看到自己的一個個算法思想得到實現(xiàn)真有成就感。后來停了一段時間,因為實在沒有比較有意思的活干了。 直到前段時間開始使用SP306的開發(fā)板,然后會參
- 關(guān)鍵字: FPGA verilog
CPLD對FPGA從并快速加載的解決方案
- 現(xiàn)場可編程門陣列(FPGA)作為專用集成電路(ASIC)領(lǐng)域的一種半定制電路,可以根據(jù)設(shè)計的需要靈活實現(xiàn)各種接口或者總線的輸出,在設(shè)備端的通信產(chǎn)品中已得到越來越廣泛的使用。FPGA是基于靜態(tài)隨機(jī)存儲器(SRAM)結(jié)構(gòu)的,斷電后程序丟失后的每次上電都需要重新加載程序。且隨著FPGA規(guī)模的升級,加載程序的容量也越來越大,如Xilinx公司的Spartan - 6系列中的6SLX150T,其加載容量最大可以達(dá)到4.125 MB. 1 FPGA常用配置方式 FPGA的配置數(shù)據(jù)通常存放在系統(tǒng)中的存儲
- 關(guān)鍵字: CPLD FPGA modelsim
FPGA電源設(shè)計適合并行工程嗎?
- 如果設(shè)計師可以在開發(fā)過程早期就滿足基于FPGA的設(shè)計,提出的功耗要求和約束條件,那么在系統(tǒng)的最終實現(xiàn)階段就能形成極具競爭力的優(yōu)勢。然而,根據(jù)整個技術(shù)文獻(xiàn)中這種自我暗示式的反復(fù)禱告,今天基于FPGA的系統(tǒng)中還有什么會使得完全遵循這個建議變得不切實際或過于困難呢?盡管能夠使用各種開發(fā)工具,如專門針對FPGA項目開發(fā)的早期功耗預(yù)估器和功耗分析器,但對電源設(shè)計師來說,在設(shè)計過程早期就考慮最壞情況而不是最佳情況的電源系統(tǒng)是有好處的,因為在許多方面仍有太多的不確定性,比如在硬件設(shè)計完成和功耗可以測量之前,靜態(tài)小電
- 關(guān)鍵字: FPGA 電源設(shè)計
基于單片機(jī)和FPGA設(shè)計的程控濾波器
- 以單片機(jī)和可編程邏輯器件(FPGA)為控制核心,設(shè)計了一個程控濾波器,實現(xiàn)了小信號程控放大、程控調(diào)整濾波器截止頻率和幅頻特性測試的功能。其中放大模塊由可變增益放大器AD603實現(xiàn),最大增益60dB,10dB步進(jìn)可調(diào),增益誤差小于1%.程控濾波模塊由MAX297低通濾波、TLC1068高通濾波及橢圓低通濾波器構(gòu)成,濾波模式用模擬開關(guān)選擇。本系統(tǒng)程控調(diào)整有源濾波的-3dB截止頻率,使其在1~30kHz范圍內(nèi)可調(diào),誤差小于1.5%.此外,采用有效值采樣芯片AD637及12位并行A/D轉(zhuǎn)換器MAX120實現(xiàn)了
- 關(guān)鍵字: 單片機(jī) FPGA AD637
AMD嵌入式Radeon GPU加速醫(yī)療成像效能
- AMD宣布其嵌入式 Radeon HD 7850 GPU 協(xié)助Analogic公司旗下 BK Ultrasound 醫(yī)用超音波產(chǎn)品的超音波系統(tǒng) bk3000 發(fā)揮卓越應(yīng)用效能。新款 BK Ultrasound 醫(yī)用超音波 bk3000 搭載AMD嵌入式 Radeon 繪圖技術(shù),可望使成像及系統(tǒng)效能到全新境界。 AMD嵌入式 Radeon HD 7850 GPU 采用AMD屢屢獲獎的次世代繪圖核心(GCN)架構(gòu)為基礎(chǔ),帶動各種嵌入式應(yīng)用在視覺與平行處理功能提升。除了超音波外, GPGPU 的其他應(yīng)
- 關(guān)鍵字: AMD嵌 Radeon GPU FPGA
美高森美宣布成功完成9項NIST加密算法驗證程序認(rèn)證
- 致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation) 宣布完成9項全新的美國國家標(biāo)準(zhǔn)與技術(shù)研究所(National Institute of Standards and Technology, NIST)加密算法驗證程序(CAVP)認(rèn)證。 美高森美SmartFusion®2 SoC FPGA和 IGLOO®2 FPGA通過的認(rèn)證項目包括NIST “Suite B”中的AES加密/解
- 關(guān)鍵字: 美高森美 NIST FPGA
基于CPLD和接觸式圖像傳感器的圖像采集系統(tǒng)
- 接觸式圖像傳感器CIS( CONTACT Image SENSOR )是繼CCD之后于20世紀(jì)90年代研究和開發(fā)的一種新型光電耦合器件[1]。它將光電傳感陣列、LED光源陣列、柱狀透鏡陣列、移位寄存器和模擬開關(guān)等集成在一個條狀方形盒內(nèi),其工作原理與CCD較為相似,但與CCD相比,CIS具有體積小、價格低、結(jié)構(gòu)簡單、安裝方便等優(yōu)點,目前在傳真機(jī)、掃描儀及條碼*器等領(lǐng)域可完全取代CCD圖像傳感器。 本文介紹一種基于復(fù)雜可編程邏輯器件CPLD(Complex Programmable LOGIC DE
- 關(guān)鍵字: CPLD DSP 圖像傳感器
基于CPLD技術(shù)的CMOS圖像傳感器高速采集系統(tǒng)
- 在當(dāng)前圖像傳感器市場,CMOS傳感器以其低廉的價格得到越來越多消費者的青睞。在目前的應(yīng)用中,多數(shù)采用軟件進(jìn)行數(shù)據(jù)的讀取,但是這樣無疑會浪費指令周期,并且對于高速器件,采用軟件讀取在程序設(shè)計上、在時間配合上有一定的難度。因此,為了采集數(shù)據(jù)量大的圖像信號,本文設(shè)計一個以CPLD為核心的圖像采集系統(tǒng),實現(xiàn)了對OV7110CMOS圖像傳感器的高速讀取,其讀取速率可達(dá)8 Mb/s。 1、硬件電路方案 圖1為基于CPLD的OV7110CMOS圖像傳感器的高速數(shù)據(jù)采集系統(tǒng)原理框圖,他主要由2個部分組成:
- 關(guān)鍵字: CPLD CMOS OV7110
基于FPGA的圖像傳感器驅(qū)動設(shè)計
- 汽車在給人們生活帶來便利的同時也帶來了交通事故。其中超速行駛是造成交通事故的重要隱患之一。據(jù)研究表明,目前針對車輛超速行駛情況的道路抓拍系統(tǒng)中所使用的圖像傳感器大多為小面陣器件,普遍為100萬~200萬像素,從而導(dǎo)致抓拍圖像的像素比較低、能夠同時抓拍的車道數(shù)較少等等問題。面對這一系列問題,大面陣的圖像傳感器便逐漸成了人們關(guān)注的熱點。在設(shè)計過程中,分析了具有500萬像素的CMOS圖像傳感器MT9P401的工作模式,選用QuartusⅡ做為開發(fā)工具,使用Verilog HDL語言對驅(qū)動電路設(shè)計方案進(jìn)行了硬
- 關(guān)鍵字: FPGA 圖像傳感器
零基礎(chǔ)學(xué)FPGA(八)手把手解析時序邏輯乘法器代碼
- 上次看了一下關(guān)于乘法器的Verilog代碼,有幾個地方一直很迷惑,相信很多初學(xué)者看這段代碼一定跟我當(dāng)初一樣,看得一頭霧水,在網(wǎng)上也有一些網(wǎng)友提問,說這段代碼不好理解,今天小墨同學(xué)就和大家一起來看一下這段代碼,我會親自在草稿紙上演算,盡量把過程寫的詳細(xì)些,讓更多的人了解乘法器的設(shè)計思路。 下面是一段16位乘法器的代碼,大家可以先瀏覽一下,之后我再做詳細(xì)解釋 module mux16( clk,rst_n, start,ain,bin,yout,done ); inpu
- 關(guān)鍵字: FPGA Verilog 時序邏輯
20個Nios Ⅱ的經(jīng)典設(shè)計,提供軟硬件架構(gòu)、流程、算法
- Nios Ⅱ嵌入式處理器是ALTERA公司推出的采用哈佛結(jié)構(gòu)、具有32位指令集的第二代片上可編程的軟核處理器, 其最大優(yōu)勢和特點是模塊化的硬件結(jié)構(gòu), 以及由此帶來的靈活性和可裁減性。本文基于Nios Ⅱ介紹20款經(jīng)典設(shè)計方案,供大家參考。 基于NiosⅡ的U盤安全控制器設(shè)計 本文針對U盤的安全隱患,分析目前較為常見的解決方法,利用SoPC技術(shù),設(shè)計實現(xiàn)了一款基于NiosⅡ處理器的U盤安全控制器。該控制器位于PC機(jī)和U盤之間,通過對U盤進(jìn)行扇區(qū)級的加解密操作,將普通U盤升級為安全U盤,保證U
- 關(guān)鍵字: ALTERA FPGA SoPC
基于NiosⅡ的直流電機(jī)PID調(diào)速控制系統(tǒng)設(shè)計與應(yīng)用方案
- 引言 以往的直流電機(jī)調(diào)速系統(tǒng)通常采用單片機(jī)或DSP進(jìn)行控制,而單片機(jī)需要使用大量的外圍電路,且系統(tǒng)的可升級性差,如更換控制器,往往要對整個軟硬件進(jìn)行重新設(shè)計,可重用性不高。而采用DSP作為主要控制器,如果碰到處理多任務(wù)系統(tǒng)時,一片DSP不能勝任,這時就需要再擴(kuò)展一片DSP或者FPGA芯片來輔助控制,從而實行雙芯片控制模式。但這樣做,既增加了兩個處理器之間同步和通信的負(fù)擔(dān),又使系統(tǒng)實時性變壞,延長系統(tǒng)開發(fā)時間?;谝陨洗祟悊栴},本文提出了采用Altera公司推出的NiosⅡ軟核來控制直流電機(jī)調(diào)速系
- 關(guān)鍵字: PID NiosⅡ FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473