cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
基于NiosⅡ處理器的多功能計(jì)數(shù)器系統(tǒng)設(shè)計(jì)
- 系統(tǒng)以FPGA為核心,通過對(duì)正弦信號(hào)進(jìn)行濾波、放大整形后得到標(biāo)準(zhǔn)的方波,由FPGA對(duì)其頻率、周期及相位差進(jìn)行測量。頻率、周期測量采用等精度測量法,其具有精度高的特點(diǎn);相位差測量采用鑒相器分辨出相位差后測量其高電平所占比例測量。摒棄傳統(tǒng)的FPGA+單片機(jī)方案,利用SOPC Builder在FPGA上構(gòu)建Nios Ⅱ處理器對(duì)測量的數(shù)據(jù)進(jìn)行數(shù)據(jù)處理及顯示,實(shí)現(xiàn)了頻率、周期、相位差測量的片上系統(tǒng)(SOPC),提高了系統(tǒng)的穩(wěn)定性、降低了布線難度。 基于Nios_處理器的多功能計(jì)數(shù)器系統(tǒng)設(shè)計(jì).pdf
- 關(guān)鍵字: NiosⅡ 多功能計(jì)數(shù)器 FPGA
基于NiosⅡ的1553B總線通訊模塊設(shè)計(jì)與開發(fā)
- 自2005年9月LXI總線推出以來,已經(jīng)顯示出其組建測試系統(tǒng)的眾多優(yōu)點(diǎn)?;贚XI總線組建測試系統(tǒng)具有易于使用、靈活性高、模塊化和可擴(kuò)縮性、實(shí)現(xiàn)更快的系統(tǒng)吞吐率、可分布式應(yīng)用、長壽命、低成本、通過IEEE1588時(shí)鐘同步、機(jī)架空間小、合成儀器等諸多優(yōu)點(diǎn)。 1553B總線的全名為“時(shí)分制指令/響應(yīng)式多路傳輸數(shù)據(jù)總線”,國內(nèi)多型戰(zhàn)斗機(jī)、軍艦等武器平臺(tái)都采用其作為傳輸總線。因此研制基于LXI總線的1553B通訊模塊,不僅能滿足多型武器裝備對(duì)1553B總線的測試需求,也對(duì)LXI總
- 關(guān)鍵字: NiosⅡ 1553B FPGA
京微雅格FPGA的仿真方法
- 京微雅格是世界上除美國硅谷以外唯一自主研發(fā)并成功量產(chǎn)現(xiàn)場可編程邏輯(FPGA)芯片的公司,目前擁有數(shù)百項(xiàng)技術(shù)專利和近百款產(chǎn)品。目前,已經(jīng)有越來越多的用戶都開始使用國產(chǎn)FPGA來做自己的設(shè)計(jì),然而在FPGA的開發(fā)過程中,免不了要對(duì)設(shè)計(jì)進(jìn)行仿真。京微雅格的FPGA是支持在modelsim中進(jìn)行仿真的。 京微雅格的FPGA需要在Primace軟件中進(jìn)行開發(fā),為了便于客戶進(jìn)行仿真設(shè)計(jì),在Primace5.0及以上版本都支持在工程中直接調(diào)用仿真工具M(jìn)odelsim。同時(shí),也支持在modelsim中直接進(jìn)行
- 關(guān)鍵字: 京微雅格 FPGA 仿真
利用Spartan-3 FPGA實(shí)現(xiàn)高性能DSP功能
- Spartan-3 FPGA能以突破性的價(jià)位點(diǎn)實(shí)現(xiàn)嵌入式DSP功能。本文闡述了Spartan-3 FPGA針對(duì)DSP而優(yōu)化的特性,并通過實(shí)現(xiàn)示例分析了它們?cè)谛阅芎统杀旧系膬?yōu)勢。 所有低成本的FPGA都以頗具吸引力的價(jià)格提供基本的邏輯性能,并能滿足廣泛的多用途設(shè)計(jì)需求。然而,當(dāng)考慮在FPGA構(gòu)造中嵌入DSP功能時(shí),必須選擇高端FPGA以獲得諸如嵌入式乘法器和分布式存儲(chǔ)器等平臺(tái)特性。 Spartan-3 FPGA的面世改變了嵌入式DSP的應(yīng)用前景。雖然Spartan-3系列器件的價(jià)位可能較低,
- 關(guān)鍵字: 賽靈思 FPGA Spartan-3
意法半導(dǎo)體(ST)與米蘭理工大學(xué)通過PFGA合作開發(fā)FASTER 3D圖形應(yīng)用系統(tǒng)
- 橫跨多重電子應(yīng)用領(lǐng)域、全球領(lǐng)先的半導(dǎo)體供應(yīng)商意法半導(dǎo)體(STMicroelectronics,簡稱ST)宣布對(duì)基于射線跟蹤 (ray-tracing) 技術(shù)的實(shí)驗(yàn)性3D圖形應(yīng)用系統(tǒng)進(jìn)行測試驗(yàn)證。該解決方案采用一顆與現(xiàn)場可編程門陣列 (FPGA, Field-Programmable Gate Array) 相連、基于ARM®處理器的測試芯片。FASTER 研發(fā)項(xiàng)目以“簡化分析合成技術(shù),實(shí)現(xiàn)有效配置”為目標(biāo),是意法半導(dǎo)體與米蘭理工大學(xué) (Politecnico di Mi
- 關(guān)鍵字: 意法半導(dǎo)體 FPGA GPU
【從零開始走進(jìn)FPGA】創(chuàng)造平臺(tái)——Quartus II 11.0 套件安裝指南
- 一、Altera Quartus II 11.0套件介紹 所謂巧婦難為無米之炊,再強(qiáng)的軟硬件功底,再多的思維創(chuàng)造力,沒有軟件的平臺(tái),也只是徒勞。因此,一切創(chuàng)造的平臺(tái)——Quartus II 軟件安裝,由零開啟的世界,便從此開始。 自從Bingo 2009年開始接觸FPGA,Quartus II 版本的軟件從n年前的5.1版本到今天的最新發(fā)布的11.0,都使用過;當(dāng)然對(duì)于軟件核心構(gòu)架而言,萬變不離其宗。雖然多多少少有點(diǎn)bug,但這10多個(gè)版本發(fā)展到了現(xiàn)在,能看到Alt
- 關(guān)鍵字: FPGA Quartus II
零基礎(chǔ)學(xué)FPGA(七)淺談狀態(tài)機(jī)
- 今天我們來寫狀態(tài)機(jī)。 關(guān)于狀態(tài)機(jī)呢,想必大家應(yīng)該都接觸過,通俗的講就是數(shù)電里我們學(xué)的狀態(tài)轉(zhuǎn)換圖。狀態(tài)機(jī)分為兩中類型,一種叫Mealy型,一種叫Moore型。前者就是說時(shí)序邏輯的輸出不僅取決于當(dāng)前的狀態(tài),還取決于輸入,而后者就是時(shí)序邏輯的輸出僅僅取決于當(dāng)前的狀態(tài)。下面兩個(gè)圖分別表示兩種不同的狀態(tài)機(jī)。 ? ? 下面我們就通過代碼來寫一下狀態(tài)機(jī),以下面的狀態(tài)轉(zhuǎn)換圖為例 ? 首先,是一種典型的狀態(tài)機(jī)寫法,這種寫法我們稱為
- 關(guān)鍵字: FPGA 狀態(tài)機(jī) Mealy Moore
零基礎(chǔ)學(xué)FPGA(六)今天講習(xí)題
- 習(xí)題呢,來自夏雨聞老師的那本教材,就挑幾個(gè)感覺自己做著有點(diǎn)難度的寫寫吧 ? 這個(gè)題呢剛開始我是沒看明白,記得書上只講了我們習(xí)慣上的用法,這種用法我是沒見過,問了下別人才知道,Verilog中一般是左高右低。第一個(gè)沒問題,第二個(gè),input [0:2] IP,習(xí)慣上我們這樣寫 input [2:0] IP,這里兩個(gè)是等價(jià)的,即表示第0 .1 .2 三位。第三個(gè),wire [16:23] A,也是,左高右低,表示第16.17.....22. 23位,左高右低就這樣記就好了。
- 關(guān)鍵字: FPGA 夏雨聞 寄存器
基于MicroBlaze軟核的FPGA片上系統(tǒng)設(shè)計(jì)
- Xilinx公司的MicroBlaze 32位軟處理器核是支持CoreConnect總線的標(biāo)準(zhǔn)外設(shè)集合。MicroBlaze處理器運(yùn)行在150MHz時(shí)鐘下,可提供125 D-MIPS的性能,非常適合設(shè)計(jì)針對(duì)網(wǎng)絡(luò)、電信、數(shù)據(jù)通信和消費(fèi)市場的復(fù)雜嵌入式系統(tǒng)。 1 MicroBlaze的體系結(jié)構(gòu) MicroBlaze 是基于Xilinx公司FPGA的微處理器IP核,和其它外設(shè)IP核一起,可以完成可編程系統(tǒng)芯片(SOPC)的設(shè)計(jì)。MicroBlaze 處理器采用RISC架構(gòu)和哈佛結(jié)構(gòu)的32位指令和
- 關(guān)鍵字: MicroBlaze Xilinx FPGA
基于MicroBlaze嵌入式Web服務(wù)器設(shè)計(jì)
- 1 引言 由于Internet技術(shù)的滲透,嵌入式系統(tǒng)正變得越來越智能化并具有越來越多的網(wǎng)絡(luò)友好特性。Web技術(shù)的飛速發(fā)展,給嵌入式系統(tǒng)進(jìn)入Internet提供絕佳的途徑。在現(xiàn)場儀表和企業(yè)設(shè)備層應(yīng)用嵌入式技術(shù)是企業(yè)監(jiān)控系統(tǒng)的發(fā)展趨勢。與現(xiàn)場總線技術(shù)相比,嵌入式技術(shù)不僅為開發(fā)者提供了大量的工具和函數(shù)庫,而且減少了傳統(tǒng)的客戶端,減少了二次開發(fā)的工作量;而把嵌入式技術(shù)和Internet技術(shù)結(jié)合起來,使得整個(gè)工控網(wǎng)絡(luò)易于和Internet實(shí)現(xiàn)無縫連接;現(xiàn)在多數(shù)企業(yè)控制網(wǎng)絡(luò)是通過專用線路進(jìn)行數(shù)據(jù)通信,其通信
- 關(guān)鍵字: MicroBlaze Xilinx FPGA
基于MicroBlaze軟核的液晶驅(qū)動(dòng)程序設(shè)計(jì)
- 1 MicroBlaze的體系結(jié)構(gòu) MicroBlaze采用功能強(qiáng)大的32位流水線結(jié)構(gòu),包含32個(gè)32位通用寄存器和1個(gè)可選的32位移位器,時(shí)鐘頻率可達(dá)150 MHz;在Virrex一4 FPGA上運(yùn)行速率高達(dá)120 DMIPS,僅占用Virtex—II Pro FPGA中的950個(gè)邏輯單元。MicroBlaze軟核的結(jié)構(gòu)框圖如圖1所示。它具有以下基本特征: ?、?2個(gè)32位通用寄存器和2個(gè)專用寄存器(程序計(jì)數(shù)器和狀態(tài)標(biāo)志寄存器)。 ?、?2位指令系統(tǒng),支持3個(gè)操作數(shù)和2種尋
- 關(guān)鍵字: MicroBlaze GPIO FPGA
Microblaze在RFID閱讀器的軟硬件設(shè)計(jì)中的應(yīng)用
- 引 言 RFID 技術(shù)是從 20 世紀(jì) 80 年代走向成熟的一項(xiàng)自動(dòng)識(shí)別技術(shù),近年來發(fā)展十分迅速。 目前,在全世界,基于 RFID 技術(shù)的電子標(biāo)簽,使用已經(jīng) 非常廣泛了,這主要取決于它的特性,RFID 標(biāo)簽可以使用在幾乎所有的物理對(duì)象上。RFID 技術(shù)在 工業(yè)自動(dòng)化,物體跟蹤,交通運(yùn)輸控制管理,防偽校園卡,電子錢包,行李標(biāo)簽,收費(fèi)系統(tǒng),醫(yī)用裝 置,電子物品的監(jiān)控和軍事用途等方面已經(jīng)得到了廣泛的應(yīng)用。例如第二代居民身份證,使用基于 ISO/IEC4443-B 標(biāo)準(zhǔn)的 13.56 MHz 電子標(biāo)簽,
- 關(guān)鍵字: Microblaze RFID閱讀器 FPGA FIFO
基于JTAG的調(diào)試器、接口及控制器等經(jīng)典設(shè)計(jì)匯總
- JTAG(JointTestActionGroup,聯(lián)合測試行動(dòng)組)是一種國際標(biāo)準(zhǔn)測試協(xié)議(IEEE1149.1兼容)。標(biāo)準(zhǔn)的JTAG接口是4線——TMS、TCK、TDI、TDO,分別為模式選擇、時(shí)鐘、數(shù)據(jù)輸入和數(shù)據(jù)輸出線。JTAG的主要功能有兩種,一類用于測試芯片的電氣特性,檢測芯片是否有問題,另一類用于Debug,對(duì)各類芯片以及其外圍設(shè)備進(jìn)行調(diào)試。本文介紹基于JTAG的調(diào)試器及接口設(shè)計(jì),供大家參考。 基于Flash和JTAG接口的FPGA多配置系統(tǒng) 本文選用大容
- 關(guān)鍵字: CPLD IEEE1149.1 CPU
基于SOPC的通用型JTAG調(diào)試器的設(shè)計(jì)
- SOPC技術(shù)的發(fā)展,給仿真器指出了新的發(fā)展方向。所謂SOPC技術(shù),就是指用可編程技術(shù)將整個(gè)系統(tǒng)放在一塊硅片上。在傳統(tǒng)設(shè)計(jì)中電路級(jí)相互獨(dú)立的各個(gè)系統(tǒng)被集成到一塊FPGA芯片中。 SOPC的可重用性是一種先進(jìn)的設(shè)計(jì)思想。為了降低用戶的負(fù)擔(dān),避免重復(fù)勞動(dòng),將一些在數(shù)字電路中常用但比較復(fù)雜的功能模塊,比如SDRAM控制器等,設(shè)計(jì)成可修改參數(shù)的模塊,用戶在設(shè)計(jì)系統(tǒng)時(shí)可以直接調(diào)用這些模塊。這些特定的功能模塊被稱為IPcore(知識(shí)產(chǎn)權(quán)核)。由于IPcore通常是很成熟的,因此降低了開發(fā)風(fēng)險(xiǎn)。 本文利用
- 關(guān)鍵字: SOPC JTAG FPGA
基于Flash和JTAG接口的FPGA多配置系統(tǒng)
- 引言 針對(duì)需要切換多個(gè)FPGA配置碼流的場合, Xilinx公司提出了一種名為System ACE的解決方案,它利用CF(Compact Flash)存儲(chǔ)卡來替代配置用PROM,用專門的ACE控制芯片完成CF卡的讀寫,上位機(jī)軟件生成專用的ACE文件并下載到CF存儲(chǔ)卡中,上電后通過ACE控制芯片實(shí)現(xiàn)不同配置碼流間的切換[1]。 System ACE的解決方案需要購買CF存儲(chǔ)卡和專用的ACE控制芯片,增加了系統(tǒng)搭建成本和耗費(fèi)了更多空間,而且該方案只能實(shí)現(xiàn)最多8個(gè)配置文件的切換,在面對(duì)更多個(gè)配置
- 關(guān)鍵字: Flash JTAG FPGA
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473