EEPW首頁(yè) >>
主題列表 >>
cpld/fpga
cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
FPGA引腳信號(hào)指配的幾個(gè)原則
- 現(xiàn)在的FPGA正變得越來(lái)越復(fù)雜,向引腳分配信號(hào)的任務(wù)曾經(jīng)很簡(jiǎn)單,現(xiàn)在也變得相當(dāng)繁復(fù)。下面這些用于向多用途引腳...
- 關(guān)鍵字: 引腳信號(hào)指配 FPGA 單極信號(hào)
采用創(chuàng)新降耗技術(shù)應(yīng)對(duì)FPGA靜態(tài)和動(dòng)態(tài)功耗的挑戰(zhàn)
- 傳統(tǒng)上,數(shù)字邏輯并不耗費(fèi)大量靜態(tài)功耗,但隨著工藝節(jié)點(diǎn)的不斷精微,這一情況在發(fā)生顯著變化?,F(xiàn)在,隨著工藝尺度的...
- 關(guān)鍵字: FPGA 動(dòng)態(tài)功耗 動(dòng)態(tài)功耗 Stratix
利用低成本FPGA設(shè)計(jì)下一代游戲控制臺(tái)
- 游戲控制臺(tái)設(shè)計(jì)者必須在實(shí)現(xiàn)系統(tǒng)的多功能、可靠性和低成本之間尋找平衡。市場(chǎng)壓力經(jīng)常迫使最初的控制臺(tái)價(jià)格...
- 關(guān)鍵字: FPGA 游戲控制臺(tái) DSP
基于ARM和FPGA的高速高空數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn)
- 基于ARM和FPGA的高速高空數(shù)據(jù)采集系統(tǒng)的實(shí)現(xiàn),隨著人們對(duì)高空的興趣發(fā)展和研究需要,越來(lái)越多的科學(xué)實(shí)驗(yàn)被科研人員搬到了空中進(jìn)行,氣球探空和無(wú)人機(jī)實(shí)驗(yàn)是比較典型的方法。這些科學(xué)實(shí)驗(yàn)往往需要在一定的實(shí)驗(yàn)條件到達(dá)時(shí)觸發(fā)某特定實(shí)驗(yàn)現(xiàn)象,從而對(duì)發(fā)生時(shí)間非常短
- 關(guān)鍵字: 數(shù)據(jù)采集 系統(tǒng) 實(shí)現(xiàn) 高空 高速 ARM FPGA 基于 嵌入式系統(tǒng) M PGA 空數(shù)據(jù)采集 DSP 轉(zhuǎn)換 軟件
基于DSP+CPLD的伺服控制卡的設(shè)計(jì)
- 0 引 言
隨著先進(jìn)制造技術(shù)的迅速發(fā)展,對(duì)運(yùn)動(dòng)控制的精度要求也越來(lái)越高,而運(yùn)動(dòng)伺服控制系統(tǒng)的性能很大程度上取決于伺服控制算法,通過(guò)運(yùn)動(dòng)控制與智能控制的融合,從改進(jìn)傳統(tǒng)的PID控制,到現(xiàn)代的最優(yōu)控制、自適 - 關(guān)鍵字: 控制卡 設(shè)計(jì) 伺服 CPLD DSP 基于 運(yùn)動(dòng)控制 單神經(jīng)元 CMAC 單神經(jīng)元PID 放大器
自動(dòng)圖像報(bào)警系統(tǒng)研究及單片機(jī)實(shí)現(xiàn)
- 報(bào)警系統(tǒng)廣泛應(yīng)用于銀行、飯店、交通管理以及智能大廈等場(chǎng)所和領(lǐng)域。傳統(tǒng)的自動(dòng)報(bào)警裝置,大多采用單點(diǎn)信號(hào)報(bào)警,即在某一特定位置安放傳感器,當(dāng)該采集點(diǎn)處的物理量達(dá)到報(bào)警門限時(shí),就向中心控制計(jì)算機(jī)發(fā)出報(bào)警請(qǐng)求
- 關(guān)鍵字: 單片機(jī) 實(shí)現(xiàn) 研究 報(bào)警系統(tǒng) 圖像 自動(dòng) 圖像報(bào)警 RISC FLASH CPLD 自適應(yīng) 單片機(jī)
基于FPGA的LVDS高速差分板間接口應(yīng)用
- 隨著ADC器件速率的提高以及FPGA、DSP器件運(yùn)算速度的提升,高速AD和信號(hào)處理系統(tǒng)之間需要進(jìn)行高速、穩(wěn)定的數(shù)據(jù)傳輸,原來(lái)廣泛應(yīng)用CPCI以及FDPD高速總線的帶寬已經(jīng)無(wú)法滿足寬帶接收機(jī)的數(shù)據(jù)傳輸速率要求,成為影響接收機(jī)性能的新瓶頸。針對(duì)這一情況,提出了一種基于LVDS差分接口的DDR傳輸接口,解決了這一瓶頸,并且在實(shí)際硬件平臺(tái)上進(jìn)行了FPGA實(shí)現(xiàn),達(dá)到了18.4 Gbit/s的接口速率。
- 關(guān)鍵字: FPGA LVDS 差分板 接口應(yīng)用
步進(jìn)電機(jī)控制器的FPGA實(shí)現(xiàn)
- O 引 言
隨著步進(jìn)電機(jī)廣泛地應(yīng)用于數(shù)字控制系統(tǒng)中作為伺服元件,步進(jìn)電機(jī)在實(shí)時(shí)性和靈活性等性能上的要求越來(lái)越高。那么如何靈活、有效地控制步進(jìn)電機(jī)的運(yùn)轉(zhuǎn)成為研究的主要方向。這里采用現(xiàn)場(chǎng)可編程邏輯門陣列( - 關(guān)鍵字: FPGA 步進(jìn)電機(jī) 控制器
基于FPGA的圖像采集模塊的設(shè)計(jì)
- 針對(duì)傳統(tǒng)的PCI圖像采集卡的弊端,采用OV7620和Cyclone系列FPGA設(shè)計(jì)了適用于便攜式嵌入式系統(tǒng)的圖像采集模塊。該模塊采用“乒乓模式”設(shè)計(jì)思想,具有8 Mbit的高速緩存空間,并利用嵌入式邏輯分析儀對(duì)原始圖像數(shù)據(jù)的采集和緩存。系統(tǒng)實(shí)現(xiàn)圖像原始數(shù)據(jù)的采集和緩存,保證圖像數(shù)據(jù)的連續(xù)和完整性,該系統(tǒng)外部接口電路簡(jiǎn)單,便于使用和移植,具有體積小、功耗低、速度快等優(yōu)點(diǎn),可應(yīng)用于便攜式設(shè)備的圖像采集。
- 關(guān)鍵字: FPGA 圖像采集 模塊
Laplacian圖像邊緣檢測(cè)器的FPGA實(shí)現(xiàn)研究
- 介紹了Laplacian邊緣檢測(cè)算法模型,邊緣檢測(cè)工作流程,分布式運(yùn)算原理,闡述了用FPGA實(shí)現(xiàn)的一個(gè)Lapla―cian圖像邊緣檢測(cè)器的設(shè)計(jì),包括系統(tǒng)總體設(shè)計(jì),主要模塊的設(shè)計(jì)思想和系統(tǒng)仿真結(jié)果。該檢測(cè)器采用了流水式數(shù)據(jù)輸入和高速分布式卷積運(yùn)算等技術(shù),具有良好的實(shí)時(shí)處理性能,若系統(tǒng)工作時(shí)鐘為100 MHz,則處理一幅1024×1024的圖像的時(shí)間僅需0.01 s左右。
- 關(guān)鍵字: Laplacian FPGA 圖像邊緣 檢測(cè)器
cpld/fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473