cpld/fpga 文章 進入cpld/fpga技術社區(qū)
基于I2C總線的大型開關矩陣設計與實現(xiàn)
- 1 引言 自動測試設備在軍事及工業(yè)領域的應用越來越廣泛,然而在電路單元尤其是電路板測試中,由于被測單元種類多,被測通道數(shù)量大,傳統(tǒng)的開關矩陣體積大、切換速度慢、電氣性能差。已不能滿足現(xiàn)代測試儀器高速、便攜的要求。本文介紹了一種采用USB接口,利用I2C總線傳輸數(shù)據(jù),由CPLD控制多路復用器件的大型開關矩陣結(jié)構(gòu),具有較高的切換速度及較好的電氣性能,并滿足了小型化的要求。 2 系統(tǒng)結(jié)構(gòu)及功能 開關矩陣主要實現(xiàn)自動測試設備與被測電路單元之間的信息交換,功能如下: (1)將程控電源系統(tǒng)
- 關鍵字: I2C 開關矩陣 CPLD USB 自動測試
低頻數(shù)字相位(頻率)測量的CPLD實現(xiàn)
- 在電子測量技術中,測頻測相是最基本的測量之一。相位測量儀是電子領域的常用儀器,當前測頻測相主要是運用等精度測頻、PLL鎖相環(huán)測相的方法。研究發(fā)現(xiàn),等精度測頻法具有在整個測頻范圍內(nèi)保持恒定的高精度的特點,但是該原理不能用于測量相位。PLL鎖相環(huán)測相可以實現(xiàn)等精度測相,但電路調(diào)試較復雜。因此,選擇直接測相法作為低頻測相儀的測試方法[1、2、3、4]。 設計的低頻測相儀,滿足以下的技術指標:a .頻率20-20KHz;b .輸入阻抗≥100KΩ;c.相位測量絕對誤差≤1度; d
- 關鍵字: CPLD 電子測量 相位測量 單片機 EDA
基于CPLD的MIDI音樂播放器的設計
- 摘要:本音樂播放器依據(jù)MIDI音樂基本原理,結(jié)合EDA技術,采用ALTERA公司的可編程邏輯器件(CPLD)EPF10LC84-4作為控制核心而設計的。本文主要闡述了利用VHDL語言設計MIDI音樂發(fā)生器芯片,再配上必要的外圍電路,從而實現(xiàn)四首音樂選擇播放、并配有隨音樂節(jié)奏而閃爍變化的彩燈等功能的EDA應用系統(tǒng)。 關鍵字:EDA、CPLD、音樂播放器、VHDL語言 0? 引言 大規(guī)模可編程邏輯器件CPLD和FPGA是當今應用最廣泛的兩類可編程邏輯器件,電子設計工程師利用它可以在辦公室或?qū)?/li>
- 關鍵字: EDA CPLD 音樂播放器 VHDL語言
基于FPGA和RTOS的嵌入式碼流分析設計方案
- 針對傳統(tǒng)數(shù)字視頻廣播系統(tǒng)碼流分析儀價格昂貴、使用不方便的問題,本文提出一種性價比較好的補充設計方案,它以通用的FPGA和RTOS為基礎、基于嵌入式硬件平臺來實現(xiàn)碼流分析功能。文中還闡述了碼流采集、碼流分析和信息顯示等多項關鍵技術。 碼流分析儀可用作數(shù)字電視設備的調(diào)試工具,如檢測MPEG編碼器、復用器、調(diào)制解調(diào)器等設備的輸入輸出碼流是否符合MPEG-2/數(shù)字電視廣播(DVB)標準等。作為標準檢驗設備,碼流分析儀是整個數(shù)字電視系統(tǒng)的不可缺少的重要設備。實際使用中的數(shù)字電視集成系統(tǒng)是一項龐大、復
- 關鍵字: 嵌入式 碼流分析 FPGA RTOS
基于DSP的彩色TFT-LCD數(shù)字圖像顯示技術研究
- 隨著計算機技術的飛速發(fā)展,嵌入式圖像系統(tǒng)廣泛應用于辦公設備、制造和流程設計、醫(yī)療、監(jiān)控、衛(wèi)生設備、交通運輸、通信、金融銀行系統(tǒng)和各種信息家電中。所謂嵌入式圖像系統(tǒng),指以圖像應用為中心,以計算機技術為基礎,軟件、硬件可裁減,對功能、可靠性、成本、體積、功耗等嚴格要求的專用計算機系統(tǒng)。嵌入式圖像系統(tǒng)對圖像顯示技術提出了各種嚴格要求,必須選擇合適的顯示器,設計出合理的顯示控制方法。 系統(tǒng)硬件設計 本系統(tǒng)要構(gòu)建一個嵌入式、高速、低功耗、低成本的圖像顯示硬件平臺,要求能真彩顯示靜態(tài)或動態(tài)彩色圖像。為
- 關鍵字: DSP TFT-LCD 數(shù)字圖像 顯示技術 嵌入式 CPLD
用FPGA實現(xiàn)多路PWM輸出的接口設計與仿真
- 0 引言 在許多嵌入式系統(tǒng)的實際應用中,需要擴展FPGA(現(xiàn)場可編程門陣列)模塊,將CPU實現(xiàn)有困難或?qū)崿F(xiàn)效率低的部分用FPGA實現(xiàn),如數(shù)字信號處理、硬件數(shù)字濾波器、各種算法等,或者利用FPGA來擴展I/O接口,如實現(xiàn)多路PWM(脈寬調(diào)制)輸出、實現(xiàn)PCI接口擴展等。通過合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設計,整個嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。 在電機控制等許多應用場合,需要產(chǎn)生多路頻率和脈沖寬度可調(diào)的PWM波形。本文用Altera公司FPGA產(chǎn)品開發(fā)工具Quar
- 關鍵字: FPGA 邏輯仿真 PWM
用雙端口RAM實現(xiàn)與PCI總線接口的數(shù)據(jù)通訊
- 采用雙端口RAM實現(xiàn)DSP與PCI總線芯片之間的數(shù)據(jù)交換接口電路。 提出了一種使用CPLD解決雙端口RAM地址譯碼和PCI接口芯片局部總線仲裁的的硬件設計方案,并給出了PCI總線接口芯片寄存器配置實例,介紹了軟件包WinDriver開發(fā)設備驅(qū)動程序的具體過程。 隨著計算機技術的不斷發(fā)展,為滿足外設間以及外設與主機間的高速數(shù)據(jù)傳輸,Intel公司于1991年提出了PCI總線概念。PCI總線是一種能為主CPU及外設提供高性能數(shù)據(jù)通訊的總線,其局部總線在33MHz總線時鐘、32位數(shù)據(jù)通路時,數(shù)據(jù)
- 關鍵字: RAM DSP PCI總線 CPLD 數(shù)據(jù)通訊
Altera發(fā)布業(yè)界首款40-nm FPGA和HardCopy ASIC
- ? 為幫助設計人員提高集成度,進一步創(chuàng)新,Altera公司今天發(fā)布了業(yè)界的首款40-nm FPGA和HardCopy? ASIC。Stratix? IV FPGA和HardCopy IV ASIC都提供收發(fā)器,在密度、性能和低功耗上遙遙領先。Stratix IV系列有680K邏輯單元(LE),比Altera的Stratix III系列高2倍,是目前市場上密度最大的FPGA。HardCopy IV ASIC系列在密度上和Stratix IV器件等價,具有1330萬邏輯門。Alte
- 關鍵字: Altera 40-nm FPGA ASIC
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473