cpld/fpga 文章 進(jìn)入cpld/fpga技術(shù)社區(qū)
如何用FPGA實(shí)現(xiàn)算法的硬件加速
- 當(dāng)設(shè)計(jì)者試圖從算法中獲得最佳性能但軟件方法已無計(jì)可施時,可以嘗試通過硬件/軟件重新劃分來進(jìn)行加速。在64K...
- 關(guān)鍵字: 實(shí)現(xiàn)算法 CRC 硬件加速 FPGA 查找表 typedef const 算術(shù)邏輯單元 ALU 狀態(tài)寄存器
四種常用FPGA/CPLD設(shè)計(jì)思想與技巧
- 上級數(shù)據(jù)和本級時鐘是異步的,也就是說上級芯片或模塊和本級芯片或模塊的時鐘是異步時鐘域的。為了避免異步時...
- 關(guān)鍵字: CPLD設(shè)計(jì) 串并轉(zhuǎn)換 FPGA 同步碼 PCB布線 同步機(jī)制 RAKE接收機(jī) 單流 時序設(shè)計(jì) BUFT
Altium 創(chuàng)新電子設(shè)計(jì)平臺即插即用新選項(xiàng)
- Alitum在美國硅谷 ESC 展會推出四款用于 Altium 創(chuàng)新電子設(shè)計(jì)平臺的新型 FPGA 子板和插件外圍板 2008 年 4 月 22 日,北京—Altium 不斷開發(fā)和擴(kuò)展 Altium 創(chuàng)新電子設(shè)計(jì)平臺。這一創(chuàng)新電子設(shè)計(jì)平臺將榮獲大獎的一體化設(shè)計(jì)軟件 Altium Designer 與可重構(gòu)硬件平臺 Desktop NanoBoard 完美結(jié)合,從而為電子設(shè)計(jì)工程師帶來了器件智能設(shè)計(jì)解決方案。 在美國加利福尼亞硅谷舉行的 ESC 展覽會上,Altium 展出了一系列
- 關(guān)鍵字: Alitum FPGA Xilinx
采用混合信號FPGA實(shí)現(xiàn)智能化熱管理(07-100)
- 引言 傳統(tǒng)上,人們一直采用熱敏電阻、熱耦或分離式溫度測量芯片來測量系統(tǒng)溫度。而且,隨著系統(tǒng)速度越來越快,系統(tǒng)的相對尺寸越來越小,溫度測量也變得越來越重要。然而,若需要測量板卡上多個測試點(diǎn)的溫度,這些器件的成本會迅速增加。這反過來產(chǎn)生了對高效、緊湊及低價的溫度測量方法的迫切需求,其應(yīng)用范圍遍及高速計(jì)算機(jī)、電信網(wǎng)絡(luò)交換設(shè)備以及工業(yè)溫度控制,諸如便攜式電子產(chǎn)品、生物醫(yī)學(xué)器件、電機(jī)控制以及汽車電子。 由于及時和準(zhǔn)確地修正溫度在許多應(yīng)用中都非常關(guān)鍵,當(dāng)今的智能系統(tǒng)都采用了冷卻系統(tǒng),并根據(jù)系統(tǒng)內(nèi)部情況
- 關(guān)鍵字: Actel 熱管理 FPGA
如何用 DSP 和 FPGA 構(gòu)建多普勒測量系統(tǒng)
- 隨著FPGA性能和容量的改進(jìn),使用FPGA執(zhí)行DSP功能的做法變得越來越普遍。 許多情況下,可在同一應(yīng)用中同時使用處理器和FPGA,采用協(xié)處理架構(gòu),讓FPGA執(zhí)行預(yù)處理或后處理操作,以加快處理速度。 傳統(tǒng)上,大量的應(yīng)用設(shè)計(jì)使用專門的數(shù)字信號處理(DSP)芯片或?qū)S脴?biāo)準(zhǔn)產(chǎn)品(ASSP)并通過信號處理算法來處理數(shù)字信息,濾波、視頻處理、編碼與解碼、以及音頻處理等僅僅是眾多采用 DSP 的應(yīng)用中的一部分而已。 現(xiàn)在,隨著FPGA性能和容量的改進(jìn),以及可以在大多數(shù)DSP應(yīng)用
- 關(guān)鍵字: DSP FPGA 多普勒測量系統(tǒng)
基于FPGA的可重配置系統(tǒng)在新興汽車標(biāo)準(zhǔn)中的應(yīng)用
- 本文介紹的基于FPGA的可重配置系統(tǒng)可以在設(shè)計(jì)后期甚至量產(chǎn)階段通過重新編程以適應(yīng)標(biāo)準(zhǔn)和協(xié)議的改變。
- 關(guān)鍵字: FPGA 可重配置 系統(tǒng) 汽車標(biāo)準(zhǔn)
基于FPGA的IIR數(shù)字濾波器硬件模塊的設(shè)計(jì)
- 根據(jù)設(shè)計(jì)要求,利用Matlab 信號處理工具箱中的濾波器,可以很方便地設(shè)計(jì)出符合應(yīng)用要求的未經(jīng)量化的IIR濾波器, 并進(jìn)一步用VHDL 語言加以描述, 通過編譯、功能仿真、綜合和時序仿真之后就可以在 FPGA 上實(shí)現(xiàn)了。
- 關(guān)鍵字: FPGA IIR 數(shù)字濾波器 硬件模塊
基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)
- 基于FPGA的USB2.0高速、低成本的虛擬邏輯分析儀的設(shè)計(jì)原理與實(shí)現(xiàn)方法。重點(diǎn)介紹了邏輯分析儀的觸發(fā)方式設(shè)計(jì)以及利用CP2102芯片構(gòu)建USB接口、實(shí)現(xiàn)系統(tǒng)與PC通信的方法。 關(guān)鍵詞:虛擬邏輯分析儀;FPGA;觸發(fā)設(shè)計(jì);USB2.0;CP2102 引言 傳統(tǒng)的邏輯分析儀體積龐大、價格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能
- 關(guān)鍵字: FPGA USB2.0 虛擬邏輯分析儀
基于FPGA/MCU的光電式滾轉(zhuǎn)角測量儀
- 設(shè)計(jì)基于FPGA/MCU的光電式滾轉(zhuǎn)角測量儀,以光敏三極管作為敏感器件,采用FPGA/MCU進(jìn)行信息協(xié)同處理,最后通過LED顯示滾轉(zhuǎn)角測量結(jié)果,并通過異步串口將數(shù)據(jù)送至上位機(jī)中。
- 關(guān)鍵字: FPGA MCU 光電 滾轉(zhuǎn)角測量
基于FPGA的DDR SDRAM控制器在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
- 實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera公司Cyclone系列的FPGA完成了對DDR SDRAM的控制,以狀態(tài)機(jī)來描述對DDR SDRAM的各種時序操作,設(shè)計(jì)了DDR SDRAM的數(shù)據(jù)與命令接口。用控制核來簡化對DDR SDRAM的操作,并采用自頂至下模塊化的設(shè)計(jì)方法,將控制核嵌入到整個數(shù)據(jù)采集系統(tǒng)的控制模塊中,完成了數(shù)據(jù)的高速采集、存儲及上傳。使用開發(fā)軟件Quartus II中內(nèi)嵌的邏輯分析儀SignalTap II對控制器的工作流程進(jìn)行了驗(yàn)證和調(diào)試。最終采集到的
- 關(guān)鍵字: FPGA DDR SDRAM 數(shù)據(jù)采集
cpld/fpga介紹
您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473