首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

3-DES算法的FPGA高速實(shí)現(xiàn)

  • 介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。
  • 關(guān)鍵字: FPGA  DES  算法  高速實(shí)現(xiàn)    

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計(jì)

  • 簡(jiǎn)要介紹了CPLD/FPGA器件的特點(diǎn)和應(yīng)用范圍,并以分頻比為2.5的半整數(shù)分頻器的設(shè)計(jì)為例,介紹了在MAX+plus II開(kāi)發(fā)軟件下,利用VHDL硬件描述語(yǔ)言以及原理圖的輸入方式來(lái)設(shè)計(jì)數(shù)字邏輯電路的過(guò)程和方法。
  • 關(guān)鍵字: CPLD  FPGA  整數(shù)  分頻器    

零功耗超快速CPLD器件ispMACH4000Z及其應(yīng)用

  • 介紹了萊迪思半導(dǎo)體公司推出的零功耗超快速?gòu)?fù)雜中編程邏輯器件ispMACH4000Z的特征、結(jié)構(gòu)和原理。
  • 關(guān)鍵字: ispMACH  4000Z  CPLD  4000    

用CPLD實(shí)現(xiàn)單片機(jī)讀寫模塊

  • 介紹實(shí)現(xiàn)單片機(jī)與Xilinx公司XC9500系列可編程邏輯器件的讀寫邏輯功能模塊的接口設(shè)計(jì),以及Xilinx公司的XC9500系列可編程邏輯器件的開(kāi)發(fā)流程。
  • 關(guān)鍵字: CPLD  單片機(jī)  讀寫模塊    

基于FPGA的總線型LVDS通信系統(tǒng)設(shè)計(jì)

  • 本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實(shí)現(xiàn)系統(tǒng)核心模塊的設(shè)計(jì)方法。
  • 關(guān)鍵字: FPGA  LVDS  總線  通信    

用CPLD控制曼徹斯特編解碼器

  • 討論如何使用CPLD實(shí)現(xiàn)單片機(jī)與曼徹斯特編解碼器的接口。
  • 關(guān)鍵字: CPLD  曼徹斯特  編解碼器    

基于FPGA的多路模擬量、數(shù)字量采集與處理系統(tǒng)

  • 提出一種基于FPGA技術(shù)的多路模擬量、數(shù)字量采集與處理系統(tǒng)的設(shè)計(jì)方案,分析整個(gè)系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計(jì)方案等。
  • 關(guān)鍵字: FPGA  多路  模擬量  數(shù)字量采集    

固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)

  • 固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)。
  • 關(guān)鍵字: FPGA  FFT  幾何  算法    

CPLD器件在時(shí)間統(tǒng)一系統(tǒng)中的應(yīng)用

基于FPGA的高速高精度頻率測(cè)量的研究

  • 本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局際,而且在整個(gè)測(cè)試頻段內(nèi)能夠保持高精度不變。
  • 關(guān)鍵字: FPGA  高精度  頻率  量的研究    

CPLD在多路高速同步數(shù)據(jù)采集系統(tǒng)中的應(yīng)用

  • 采用VHDL語(yǔ)言設(shè)計(jì),用CPLD控制模/數(shù)轉(zhuǎn)換電路,完成多路模擬輸入的高速同步數(shù)/模轉(zhuǎn),具有容錯(cuò)和自檢能力。
  • 關(guān)鍵字: CPLD  多路  同步數(shù)據(jù)采集  系統(tǒng)    

I2C器件接口IP核的CPLD設(shè)計(jì)

  • 根據(jù)單片機(jī)I2C串行擴(kuò)展的特點(diǎn),在EDA軟件MaxplusII的環(huán)境下,利用AHDL語(yǔ)言,建立IP核。
  • 關(guān)鍵字: CPLD  I2C  器件  接口    

PSD813F2在FPGA配置中的應(yīng)用

  • 可編程外圍器件PSD應(yīng)用于單片機(jī)系統(tǒng)后,簡(jiǎn)化了單片機(jī)外圍電路的設(shè)計(jì),增加了系統(tǒng)的可靠性;利用PSD與單片機(jī)組成的系統(tǒng),通過(guò)計(jì)算機(jī)串口對(duì)FPGA進(jìn)行實(shí)時(shí)在線編程、仿真和配置。
  • 關(guān)鍵字: 813F  FPGA  PSD  813    

用PowerPC860實(shí)現(xiàn)FPGA配置

  • 介紹如何用PowerPC860(MPC860)進(jìn)行FPGA(Xilinx的Virtex-II系列)的配置;給出進(jìn)行FPGA配置所需的詳細(xì)時(shí)序圖和原理圖。
  • 關(guān)鍵字: PowerPC  FPGA  860    

利用FPGA實(shí)現(xiàn)MMC2107與SDRAM接口設(shè)計(jì)

  • 介紹基于現(xiàn)場(chǎng)可編程門陣列(FPGA),利用VHDL語(yǔ)言設(shè)計(jì)實(shí)現(xiàn)MMC2107與SDRAM接口電路。文中包括MMC2107組成結(jié)構(gòu)、SDRAM存儲(chǔ)接口結(jié)構(gòu)和SDRAM控制狀態(tài)機(jī)的設(shè)計(jì)。
  • 關(guān)鍵字: SDRAM  FPGA  MMC    
共6991條 463/467 |‹ « 458 459 460 461 462 463 464 465 466 467 »

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473