首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

大容量串行e-Flash的FPGA配置方案

  • 為配合某電力測量儀表的開發(fā),對Xilinx公司的SpartanII系列FPGA的配置方案進(jìn)行了探索。該方案采用大容量串行e-Flash存儲器MM36SBO10存放FPGA配置文件,MCU讀取該配置文件并在被動串行模式下完成對XC2S30 的在線配置。該方案具有接口簡單、成本低廉、便于移植的優(yōu)點。
  • 關(guān)鍵字: e-Flash  FPGA  大容量  串行    

利用FPGA平臺解決接口的總線速度瓶頸

  • 通過使用Sigma Design公司的EM8560嵌入式數(shù)字圖像處理器及Altera的FPGA與Lattice的cPLD,解決處理器外部總線接口速度對系統(tǒng)性能的限制問題;從系統(tǒng)組成、系統(tǒng)工作原理和實現(xiàn)方法以及改進(jìn)后的系統(tǒng)性能分析三部分來說明。
  • 關(guān)鍵字: FPGA  接口  總線  速度    

FPGA廠商謀求便攜電子江山

  •                  ——QuickLogic公司新近推出“北極熊”方案     縱觀近幾年集成電路與應(yīng)用行業(yè)的發(fā)展?fàn)顩r,F(xiàn)PGA技術(shù)的廣泛應(yīng)用和消費(fèi)類電子產(chǎn)品的快速增長是其中奪目的亮點?,F(xiàn)在,這兩者之間開始出現(xiàn)相互融合的趨勢——FPGA一改平日價格高不可攀的傲慢,相繼推出了多款低價產(chǎn)品,再加上其天生的靈活
  • 關(guān)鍵字: FPGA  單片機(jī)  工業(yè)控制  嵌入式系統(tǒng)  工業(yè)控制  

XILINX 推出下一代 VIRTEX FPGA

  • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級解決方案,進(jìn)一步推動 FPGA 進(jìn)軍價值 220 億美元的 ASIC/ASSP 市場 在Globalpress 2006 全球電子峰會上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
  • 關(guān)鍵字: VIRTEX  FPGA  XILINX  模擬技術(shù)  

XILINX推出下一代 VIRTEX FPGA

  • 新系列通過為高性能 DSP、嵌入式和串行連接性應(yīng)用領(lǐng)域提供功能強(qiáng)大的系統(tǒng)級解決方案,進(jìn)一步推動 FPGA 進(jìn)軍價值 220 億美元的 ASIC/ASSP 市場 在Globalpress 2006 全球電子峰會上,可編程邏輯解決方案全球領(lǐng)先供應(yīng)商及 FPGA 發(fā)明廠商賽靈思公司 (NASDAQ:XLNX)展示了其 65nm 工藝新一代 Virtex™
  • 關(guān)鍵字: FPGA  VIRTEX  XILINX  模擬技術(shù)  

利用APTIX MP3C和Spartan-IIE FPGA實現(xiàn)數(shù)據(jù)系統(tǒng)的

  • 隨著數(shù)字電路設(shè)計的規(guī)模及復(fù)雜程度的提高,對其進(jìn)行測試試驗證所花費(fèi)的時間和費(fèi)用也隨之提高,所以減少測試驗證成本是當(dāng)前數(shù)字電路設(shè)計的關(guān)鍵。
  • 關(guān)鍵字: Spartan-IIE  APTIX  MP3C  FPGA    

基于FPGA的高級數(shù)據(jù)加密AES中的字節(jié)替換設(shè)計

  • 介紹AES中的字節(jié)替換算法原理并闡述基于FPGA的設(shè)計和實現(xiàn)。為了提高系統(tǒng)工作速度,在設(shè)計中應(yīng)用了流水線技術(shù)。
  • 關(guān)鍵字: FPGA  AES  數(shù)據(jù)加密  字節(jié)    

Altium一體化設(shè)計消除FPGA到PCB障礙

  •       Altium宣布Altium 公司的最新一體化電子產(chǎn)品開發(fā)系統(tǒng)Altium Designer 6.0 極大地增強(qiáng)了FPGA-PCB 協(xié)同設(shè)計的能力,工程師可以充分利用FPGA 作為系統(tǒng)平臺,而且簡化大型FPGA 與物理PCB 平臺的集成。       雖然人們早就認(rèn)識到了FPGA 給邏輯
  • 關(guān)鍵字: Altium  FPGA  PCB  PCB  電路板  

BittWare用FPGA實現(xiàn)I/O開關(guān)量大于5Gbps

  •   BittWare是混合(DSP和FPGA)電路板級方案供應(yīng)商,日前該公司采用ADI的TigerSHARC及Altera的FPGA技術(shù),推出ATLANTiS Rev 2.0(新TigerSHARC使用的高級傳輸鏈路架構(gòu))、I/O切換和處理器件。   ATLANTiS采用FPGA實現(xiàn),便于板外I/O通訊路由和處理,允許系統(tǒng)設(shè)計師們設(shè)置并動態(tài)連接。所有輸入和輸出均通過ATLANTiS進(jìn)行路由,每簇通信量大于5GBps。ATLANTiS集成了DSP、PCI橋、PMC接口和I/O外設(shè)及板載F
  • 關(guān)鍵字: 5Gbps  BittWare  FPGA  I/O  

用FPGA控制CLC5958型A/D轉(zhuǎn)換器實現(xiàn)的高速PCI數(shù)據(jù)采集卡

采用FPGA的低功耗系統(tǒng)設(shè)計

  •   結(jié)合采用低功耗元件和低功耗設(shè)計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當(dāng)把可編程邏輯器件用于低功耗應(yīng)用時,限制設(shè)計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。    功耗的三個主要來源是啟動、待機(jī)和動態(tài)功耗。器件上電時產(chǎn)生的相關(guān)電流即是啟動電流;待機(jī)功耗又稱作靜態(tài)功耗,是電源開啟但I(xiàn)/O上沒有開關(guān)活動時器件的功耗;動態(tài)功耗是指器件正常工作時的功耗。    啟動電流因器件而異
  • 關(guān)鍵字: FPGA  嵌入式  消費(fèi)電子  

一種基于CPLD的數(shù)據(jù)采集控制板的設(shè)計

  • 針對多種采集信號類型,設(shè)計了一種采用CPLD實現(xiàn)信號采集控制、信號處理、通訊及輸出控制等功能的復(fù)合數(shù)據(jù)采集控制板,并分析了其相關(guān)應(yīng)用性能。
  • 關(guān)鍵字: CPLD  數(shù)據(jù)采集  控制板    

使用Verilog實現(xiàn)基于FPGA的SDRAM控制器

  • 介紹了SDRAM的特點和工作原理,提出了一種基于FPGA的SDRAM控制器的設(shè)計方法,使用該方法實現(xiàn)的控制器可非常方便地對SDRAM進(jìn)行控制。
  • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    
共6991條 458/467 |‹ « 456 457 458 459 460 461 462 463 464 465 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473