首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

全面剖析SOPC

  • SOPC一詞主要是源自Altera, 其涵義是因為目前CPLD/FPGA的容量愈來愈大, 性能愈來愈好, 加上價格下跌的推波助瀾之下, 以往ASIC產(chǎn)品才能具有的 SoC觀念, 也能移植到CPLD/FPGA上, 并且因為CPLD/FPGA的可編程(Programmable)能力, 使得CPLD/FPGA不僅能實現(xiàn)一個高復難度的系統(tǒng), 而且還能快速改變系統(tǒng)的特性. 類似的觀念也鑒于Xilinx的Platform FPGA.
  • 關鍵字: SOPC  CPLD  FPGA  

利用MATLAB增強MAX+PLUS II的仿真功能

  • 紹了一種利用工具軟件MATLAB強大的數(shù)學功能來增強ALTERA公司的可編程邏輯器件設計軟件MAX+PLUSII的仿真功能、提高設計品質(zhì)的方法,有較強的針對性。
  • 關鍵字: matlab  仿真  FPGA  

數(shù)字懸浮控制系統(tǒng)中的降噪方法及FPGA實現(xiàn)

  • 為抑制電磁噪聲對懸浮控制系統(tǒng)的影響,介紹了一種通過避開噪聲持續(xù)時間進行A/D采樣的方法,詳細討論了該方法的原理與實現(xiàn)。實踐表明,它能有效地防止噪聲引入控制系統(tǒng),提高系統(tǒng)的性能
  • 關鍵字: 懸浮控制  降噪  A/D采樣  FPGA  

用FPGA在數(shù)字電視系統(tǒng)中進行級聯(lián)編碼

多種EDA工具的FPGA協(xié)同設計

  • 在FPGA開發(fā)的各個階段,市場為我們提供了很多優(yōu)秀的EDA工具。面對眼花繚亂的EDA工具,如何充分利用各種工具的特點,并規(guī)劃好各種工具的協(xié)同使用,對FPGA開發(fā)極其重要。本文將通過開發(fā)實例“帶順序選擇和奇偶檢驗的串并數(shù)據(jù)轉(zhuǎn)換接口”來介紹基于多種EDA工具——QuartusII、FPGA CompilerII、Modelsim——的FPGA協(xié)同設計。
  • 關鍵字: FPGA;EDA;協(xié)同設計  

基于FPGA的視覺、聽覺誘發(fā)電位系統(tǒng)的設計

  • 誘發(fā)電位是神經(jīng)系統(tǒng)接受各種外界刺激后所產(chǎn)生的特異性電反應。它在中樞神經(jīng)系統(tǒng)及周圍神經(jīng)系統(tǒng)的相應部位被檢出,與刺激有鎖時關系的電位變化,具有能定量及定位的特點,往往較常規(guī)腦電圖檢查有更穩(wěn)定的效果,從而在診斷及研究神經(jīng)系統(tǒng)各部位神經(jīng)電生理變化方面,有重要作用。
  • 關鍵字: 腦電電位  VGA  FPGA  誘發(fā)電位  

數(shù)字圖像倍焦系統(tǒng)設計與實現(xiàn)綜合實例之:系統(tǒng)硬件配置方案

數(shù)字圖像倍焦系統(tǒng)設計與實現(xiàn)綜合實例之:系統(tǒng)原理框圖

數(shù)字圖像倍焦系統(tǒng)設計與實現(xiàn)綜合實例之:系統(tǒng)工作原理分析

  • 如前所述,本系統(tǒng)主要完成對輸入視頻圖像的兩倍放大。圖像的放大主要是通過插值算法來實現(xiàn)的,下面詳細分析如何應用雙線性插值算法來實現(xiàn)倍焦功能。
  • 關鍵字: 數(shù)字圖像倍焦系統(tǒng)  乘法器  FPGA  

數(shù)字圖像倍焦系統(tǒng)設計與實現(xiàn)綜合實例之:設計需求分析與芯片選型

  • 在數(shù)字圖像處理和通信、遙感圖像分析、醫(yī)學成像診斷等應用領域,為了便于顯示、觀察或進行進一步的處理,常常需要對原始的數(shù)字圖像進行特征提取(如邊緣檢測、邊緣銳化)、噪聲平滑濾波、幾何校正、尺寸縮放等處理,這類圖像處理技術(shù)稱為圖像的預處理。在實際應用中,圖像的預處理功能很多可以通過FPGA來實現(xiàn)。
  • 關鍵字: 數(shù)字圖像倍焦系統(tǒng)  視頻解碼器  FPGA  視頻編碼器  乒乓緩沖區(qū)  

FPGA與DSP協(xié)同處理系統(tǒng)設計之:典型實例-整數(shù)DCT變換的設計與實現(xiàn)

  • 本節(jié)旨在設計實現(xiàn)了視頻壓縮標準H.264算法中的整數(shù)DCT變換部分,幫助讀者了解并行流水設計技巧在算法優(yōu)化中的作用。
  • 關鍵字: DSP  協(xié)同處理  FPGA  整數(shù)DCT變換  H.264  

FPGA與DSP協(xié)同處理系統(tǒng)設計之:典型實例-FPGA片上硬件乘法器的使用

  • 在FPGA+DSP系統(tǒng)設計系統(tǒng)中,F(xiàn)PGA經(jīng)常作為DSP的協(xié)處理器來輔助完成一些計算任務。而這些計算工作中最消耗時間的就是乘法運算,因此本實例的主要內(nèi)容就是幫助讀者學會調(diào)用硬件乘法IP核。
  • 關鍵字: DSP  協(xié)同處理  FPGA  硬件乘法器  

FPGA與DSP協(xié)同處理系統(tǒng)設計之:FPGA+DSP協(xié)同平臺的調(diào)試技巧和注意事項

  • 作為雙芯片的協(xié)同系統(tǒng),調(diào)試的開始階段需要對每個芯片進行單獨測試。這種情況下就需要避免另外一個芯片對調(diào)試產(chǎn)生影響,比較好的辦法就是讓它停止工作。
  • 關鍵字: DSP  協(xié)同處理  FPGA  內(nèi)部邏輯分析儀  隔離調(diào)試  

FPGA與DSP協(xié)同處理系統(tǒng)設計之: FPGA與DSP的通信接口設計

  • 以上的接口中,比較常用的接口是EMIF和HPI。其中總線接口需要協(xié)議支持,開發(fā)難度較大,串行接口開發(fā)簡單,但是速率較慢。VPORT等特殊接口一般是在特定的場合下應用,不具備通用性,而且需要修改DSP驅(qū)動,開發(fā)周期較長。
  • 關鍵字: DSP  協(xié)同處理  FPGA  通信接口  EMIF  HPI  BlockRAM  

FPGA與DSP協(xié)同處理系統(tǒng)設計之: 基于FPGA+DSP協(xié)同處理平臺的優(yōu)勢和適用領域

  • FPGA的一個重要的應用領域就是數(shù)字信號處理,隨著FPGA密度和速度的提高,現(xiàn)在FPGA已經(jīng)可以勝任一些原來只有專用芯片或者多DSP才能完成的計算任務。
  • 關鍵字: DSP  協(xié)同處理  FPGA  
共6991條 66/467 |‹ « 64 65 66 67 68 69 70 71 72 73 » ›|

cpld/fpga介紹

您好,目前還沒有人創(chuàng)建詞條cpld/fpga!
歡迎您創(chuàng)建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473