dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區(qū)
基于USB2.0協(xié)議的通用測控通信接口設(shè)計
- 隨著我國航空航天技術(shù)的迅速發(fā)展,對地面遙控遙測接收機(jī)的實(shí)時性和高速數(shù)據(jù)傳輸性能的要求越來越高。越來越多的遙測遙控地面信道處理器都采用了實(shí)時能力更強(qiáng)的高速DSP/FPGA架構(gòu)設(shè)計方案?;贒SP/FPGA架構(gòu)的設(shè)計方案
- 關(guān)鍵字: CY7C68013A 測控通信 FPGA USB固件設(shè)計
基于雙口RAM核監(jiān)測數(shù)字示波器設(shè)計研究
- 摘要:在核監(jiān)測中,常將各種傳感器輸出的信號通過A/D轉(zhuǎn)換器轉(zhuǎn)換為數(shù)字信號,然后利用數(shù)字信號處理技術(shù)對各種核信號進(jìn)行數(shù)字處理。為了準(zhǔn)確測量核信號數(shù)字波形的各種參數(shù),對基于FPGA雙口RAM的數(shù)字示波器進(jìn)行了設(shè)計和
- 關(guān)鍵字: 核脈沖 數(shù)字示波器 數(shù)字波形 FPGA 雙口RAM
基于FPGA的數(shù)字通信實(shí)訓(xùn)平臺的設(shè)計與實(shí)現(xiàn)
- 摘要:本實(shí)訓(xùn)平臺著眼于提升高職層次學(xué)生的職業(yè)能力,圍繞典型的數(shù)字通信系統(tǒng)模型,設(shè)計了擴(kuò)展性強(qiáng)、可測性好的FPGA核心板,并開發(fā)了多個配套的功能模塊。憑借著FPGA強(qiáng)大的硬件可編程能力,創(chuàng)設(shè)了分層遞進(jìn)的實(shí)驗(yàn)?zāi)J?/li>
- 關(guān)鍵字: FPGA 數(shù)字通信系統(tǒng) EP1C3T144 QuartusⅡ9.0 片上通信系統(tǒng)
基于FPGA的多路數(shù)字信號復(fù)接系統(tǒng)設(shè)計與實(shí)現(xiàn)
- 摘要 數(shù)字復(fù)分接技術(shù)是數(shù)字通信網(wǎng)中的一項重要技術(shù),能將若干路低速信號合并為一路高速信號,以提高帶寬利用率和數(shù)據(jù)傳輸效率。文中在介紹數(shù)字復(fù)接系統(tǒng)的基礎(chǔ)上,采用VHDL對數(shù)字復(fù)分接系統(tǒng)進(jìn)行建模設(shè)計和實(shí)現(xiàn)。并利
- 關(guān)鍵字: 數(shù)字復(fù)接系統(tǒng) 乒乓操作 先進(jìn)先出存儲器 FPGA
基于TMS320 C6455的以太網(wǎng)通信程序的設(shè)計
- 文中介紹了TMS320 C64155 DSP EMAC接口的構(gòu)成以及工作原理和關(guān)鍵數(shù)據(jù)結(jié)構(gòu),參考相關(guān)的以太網(wǎng)驅(qū)動程序,完成了基于C6455 DSP的以太網(wǎng)通信程序的設(shè)計。該網(wǎng)絡(luò)通信程序?qū)崿F(xiàn)了某款信號處理機(jī)與上位機(jī)之間的高速通信接口。系統(tǒng)測試結(jié)果表明,利用C6455實(shí)現(xiàn)的以太網(wǎng)通信接口完全滿足系統(tǒng)設(shè)計要求,并且系統(tǒng)具有組成簡單、系統(tǒng)集成度高等優(yōu)點(diǎn)。該方案在其他多功能信號處理設(shè)備方面具有一定的應(yīng)用價值。
- 關(guān)鍵字: DSP 以太網(wǎng)通信
基于 DSP Builder 的行車道檢測的實(shí)現(xiàn)
- 通過對攝像頭讀入的道路白線圖像進(jìn)行灰度變換,再檢測出白線的邊緣,這是實(shí)現(xiàn)智能車自動導(dǎo)航和輔助導(dǎo)航的基礎(chǔ)。行車道檢測系統(tǒng)可以應(yīng)用于智能車的防撞預(yù)警和控制。該系統(tǒng)設(shè)計重點(diǎn)是邊緣檢測電路的設(shè)計。邊緣檢測電路
- 關(guān)鍵字: DSP Builder 行車道 檢測
JPEG2000數(shù)據(jù)壓縮的FPGA實(shí)現(xiàn)
- 高性能的數(shù)據(jù)壓縮可以有效的減少數(shù)據(jù)對存儲空間和通信帶寬的要求,降低通信成本。為解決圖像數(shù)據(jù)的高壓縮性能問題,本文提出了基于JPEG2000標(biāo)準(zhǔn)的數(shù)據(jù)壓縮系統(tǒng)的FPGA實(shí)現(xiàn)方案。相對于軟件算法實(shí)現(xiàn)和其他硬件方法,采用FPGA硬件實(shí)現(xiàn)可降低系統(tǒng)復(fù)雜度提高性能。最終設(shè)計的IP核具有資源占用少,性能良好和便于擴(kuò)展等優(yōu)點(diǎn),能夠滿足通信傳輸和照相設(shè)備等應(yīng)用需求。
- 關(guān)鍵字: JPEG2000 數(shù)據(jù)壓縮 FPGA DWT
基于NiosⅡ的單點(diǎn)自適應(yīng)控制器設(shè)計研究
- 摘要 為了提高道路交叉口通行能力,設(shè)計了一種單點(diǎn)交叉口自適應(yīng)控制系統(tǒng)。系統(tǒng)采用SOPC方案,利用具有NiosⅡ軟核的FPGA芯片設(shè)計了控制器的硬件,井利用遺傳算法建立了信號配時優(yōu)化模型、VHDL語言進(jìn)行了遺傳算法的硬
- 關(guān)鍵字: NiosⅡ FPGA 單點(diǎn)交叉口 自適應(yīng)控制 遺傳算法硬件化
高速實(shí)際據(jù)采集智能控制器的設(shè)計與實(shí)現(xiàn)
- 摘要:文章以嵌入式和數(shù)據(jù)采集技術(shù)為基礎(chǔ),研究設(shè)計并實(shí)現(xiàn)了基于ARM+FPGA體系架構(gòu)面向高速實(shí)時數(shù)據(jù)采集應(yīng)用的一種實(shí)用新型智能控制器。本文闡述了主處理器ARM最小系統(tǒng)、協(xié)處理器FPGA最小系統(tǒng)和ARM與FPGA通信接口等硬
- 關(guān)鍵字: ARM FPGA 智能控制器 高速實(shí)時數(shù)據(jù)采集
基于DSP平臺的語音數(shù)字化設(shè)計
- 基于DSP平臺的語音數(shù)字化設(shè)計以DSP為核心處理器,采用硬件軟件相結(jié)合的技術(shù),具有話音采集,數(shù)字化壓縮,解壓和音頻揚(yáng)聲器輸出功能,并同時具有DTMF、單音檢測及VAD功能。經(jīng)測試該設(shè)計功能完善,且成本不高,對高校的學(xué)生實(shí)踐教學(xué)及企業(yè)技術(shù)人員的實(shí)踐操作有著非常重要的實(shí)用價值。
- 關(guān)鍵字: DSP 語音 數(shù)字化設(shè)計
基于USB3.0協(xié)議的PC與FPGA通信系統(tǒng)的設(shè)計
- 摘要 針對USB2.0在高速數(shù)據(jù)采集系統(tǒng)中帶寬局限問題,設(shè)計了一款基于USB3.0總線的高速數(shù)據(jù)采集接口系統(tǒng)。通過對USB3.0的接口硬件系統(tǒng)、設(shè)備固件以及SLAVE FIFO與FPGA接口讀寫操作的設(shè)計,并經(jīng)過實(shí)驗(yàn)測試,USB3.0硬
- 關(guān)鍵字: FPGA USB3.0固件 SLAVE FIFO 數(shù)據(jù)通信
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473