dsp+fpga 文章 進入dsp+fpga技術社區(qū)
基于FPGA的多路視頻收發(fā)系統(tǒng)的設計與實現(xiàn)
- 摘要:為了實現(xiàn)對多路視頻和數(shù)據(jù)信號的同步傳輸,提出了一種基于FPGA的視頻數(shù)據(jù)綜合傳輸系統(tǒng)設計方案,并完成系統(tǒng)的軟硬件設計。該系統(tǒng)的硬件部分主要由FPGA、CPLD芯片及光模塊等設備組成,軟件部分采用VHDL語言進行
- 關鍵字: 視頻傳輸 FPGA 數(shù)據(jù)傳輸 光模塊
基于USB2I2C接口的CMOS圖像傳感器在線調試系統(tǒng)
- CMOS圖像傳感器是近年來發(fā)展最為快速的新型固態(tài)圖像傳感器,它利用其自身的工藝和集成的特點將光電成像陣列與信號模擬放大和數(shù)字圖像處理電路集成于單芯片內,與CCD圖像傳感器相比,具有體積小、功耗低、控制簡單、
- 關鍵字: CMOS 調試系統(tǒng) 接口 DSP 寄存器
FPGA實現(xiàn)的FIR算法在汽車動態(tài)稱重儀中的應用
- 引言 車輛在動態(tài)稱重時,作用在平臺上的力除真實軸重外,還有許多因素產(chǎn)生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態(tài)稱重實現(xiàn)高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數(shù)則不能過大,否則將產(chǎn)生過大的延遲導致不能實現(xiàn)實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數(shù)字濾波消除干擾。 FIR濾波的原理及實現(xiàn) 本文采用FIR數(shù)字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統(tǒng)濾波參數(shù),x(n)為采集的信
- 關鍵字: FPGA FIR
dsp+fpga介紹
您好,目前還沒有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473