首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-ask

基于FPGA的數(shù)據(jù)并轉(zhuǎn)串SPI發(fā)送模塊的設(shè)計(jì)

  • SPI 接口應(yīng)用十分廣泛,在很多情況下,人們會用軟件模擬的方法來產(chǎn)生SPI 時(shí)序或是采用帶SPI 功能模塊的MCU。但隨著可編程邏輯技術(shù)的發(fā)展,人們往往需要自己設(shè)計(jì)簡單的SPI 發(fā)送模塊。本文介紹一種基于FPGA 的將并行數(shù)據(jù)以SPI 串行方式自動(dòng)發(fā)送出去的方法。
  • 關(guān)鍵字: SPI  VHDL  FPGA  

基于ARM的SoC FPGA嵌入式系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)

  • 本白皮書討論用于實(shí)現(xiàn)基于ARM 的嵌入式系統(tǒng)的Altera 可編程芯片系統(tǒng)(SoC)方法。對于面臨產(chǎn)品及時(shí)面市、成本、性能、設(shè)計(jì)重用和產(chǎn)品長壽命等苛刻要求的嵌入式系統(tǒng)開發(fā)人員而言,單芯片方案是非常有價(jià)值的方法。
  • 關(guān)鍵字: 硬核處理器  嵌入式系統(tǒng)  FPGA  

基于FFT方法的音頻信號分析儀在FPGA上的實(shí)現(xiàn)

  • 傳統(tǒng)的完全由單片機(jī)控制的音頻信號分析儀由于實(shí)時(shí)性差、穩(wěn)定性不好等缺點(diǎn)而無法得到廣泛應(yīng)用。本文設(shè)計(jì)的基于FFT方法的音頻信號分析儀,通過快速傅里葉變換(FFT)把被測的音頻信號由時(shí)域信號轉(zhuǎn)換為頻域信號,將其分解成分立的頻率分量,利用FPGA(EP2C8Q208C8N)實(shí)現(xiàn)FFT算法,由凌陽單片機(jī)SPCE061A控制分析結(jié)果的顯示等人機(jī)交互接口功能。
  • 關(guān)鍵字: FFT算法  音頻信號分析儀  FPGA  

FPGA大型設(shè)計(jì)應(yīng)用的多時(shí)鐘設(shè)計(jì)策略闡述

  • 利用FPGA實(shí)現(xiàn)大型設(shè)計(jì)時(shí),可能需要FPGA具有以多個(gè)時(shí)鐘運(yùn)行的多重?cái)?shù)據(jù)通路,這種多時(shí)鐘FPGA設(shè)計(jì)必須特別小心,需要注意最大時(shí)鐘速率、抖動(dòng)、最大時(shí)鐘數(shù)、異步時(shí)鐘設(shè)計(jì)和時(shí)鐘/數(shù)據(jù)關(guān)系。設(shè)計(jì)過程中最重要的一步是確定要用多少個(gè)不同的時(shí)鐘,以及如何進(jìn)行布線,本文將對這些設(shè)計(jì)策略深入闡述。
  • 關(guān)鍵字: 亞穩(wěn)態(tài)性  多時(shí)鐘  FPGA  

基于VHDL和高精度浮點(diǎn)運(yùn)算器的基2 FFT在FPGA上的設(shè)計(jì)仿真

  • 基于IEEE浮點(diǎn)表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT的設(shè)計(jì)。利用VHDL語言描述了蝶形運(yùn)算過程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結(jié)果。
  • 關(guān)鍵字: 蝶形運(yùn)算  FFT  FPGA  

基于分層測試的Virtex系列FPGA互聯(lián)資源測試新方法

  • 以基于靜態(tài)隨機(jī)存儲器(SRAM)的現(xiàn)場可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測試方法的基礎(chǔ)上提出了一種新穎的針對FPGA互聯(lián)資源的測試方法。該方法運(yùn)用了層次化的思想,根據(jù)開關(guān)矩陣中可編程互聯(lián)點(diǎn)(PIP)兩端連線資源的區(qū)別將互聯(lián)資源進(jìn)行層次化分類,使得以這種方式劃分的不同類別的互聯(lián)資源能夠按一定方式進(jìn)行疊加測試,這就從根本上減少了實(shí)際需要的測試配置圖形和最小配置次數(shù)。
  • 關(guān)鍵字: 互聯(lián)資源  分層測試  FPGA  

基于FPGA的超級電容充放電控制

  • 由于超級電容器單體性能參數(shù)的離散性,當(dāng)多個(gè)單體串聯(lián)組成電容器組時(shí),在充放電過程中容易造成過充或過放現(xiàn)象,嚴(yán)重危害超級電容器的使用壽命。文中提出以FPGA為檢測、控制單元,對電容進(jìn)行有效地充放電控制,防止過充或過放,提高超級電容器的循環(huán)使用次數(shù),降低不必要的能量消耗。
  • 關(guān)鍵字: 超級電容  串聯(lián)均壓  FPGA  

基于FPGA控制的動(dòng)態(tài)背光源設(shè)計(jì)方案

  • LCD 顯示離不開背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動(dòng)態(tài)模糊以及低對比度等問題,并且耗能也較為嚴(yán)重。文章著重?cái)⑹鲆环N基于視頻內(nèi)容逐幀分析,然后選擇最佳背光亮度的一種由FPGA 控制的動(dòng)態(tài)背光源設(shè)計(jì)方案。實(shí)驗(yàn)采用的是TI 公司的TLC5947,具有多個(gè)輸出通道,可以適用于大規(guī)模顯示屏。
  • 關(guān)鍵字: RGB  背光  FPGA  

基于NiosII的工程爆破振動(dòng)數(shù)據(jù)采集控制器設(shè)計(jì)

  • 介紹了一種在工程爆破振動(dòng)數(shù)據(jù)采集中應(yīng)用的控制器設(shè)計(jì)方案。系統(tǒng)采用Altera公司的FPGA作為主控制器芯片,其中集成控制邏輯單元與NiosII軟核嵌入式處理器二者結(jié)合成為單芯片控制器方案。
  • 關(guān)鍵字: NiosII  嵌入式處理器  FPGA  

基于Verilog HDL的SDX總線與Wishbone總線接口轉(zhuǎn)化的設(shè)計(jì)與實(shí)現(xiàn)

  • 針對機(jī)載信息采集系統(tǒng)可靠性、數(shù)據(jù)管理高效性以及硬件成本的需求,介紹了基于硬件描述語言Verilog HDL設(shè)計(jì)的SDX總線與Wishbo ne總線接口轉(zhuǎn)化的設(shè)計(jì)與實(shí)現(xiàn),并通過Modelsim進(jìn)行功能仿真,在QuartusⅡ軟件平臺上綜合,最終在Altera公司的CyclONeⅢ系列FPGA上調(diào)試。實(shí)驗(yàn)證明了設(shè)計(jì)的可行性。
  • 關(guān)鍵字: SDX總線  Wishbone總線  FPGA  

基于FPGA的LVDS模塊在DAC系統(tǒng)中的應(yīng)用

  • 介紹了LVDS技術(shù)的原理,對LVDS接口在高速數(shù)據(jù)傳輸系統(tǒng)中的應(yīng)用做了簡要的分析,著重介紹了基于FPGA的LVDS_TX模塊的應(yīng)用,并通過其在DAC系統(tǒng)中的應(yīng)用實(shí)驗(yàn)進(jìn)一步說明了LVDS接口的優(yōu)點(diǎn)。
  • 關(guān)鍵字: LVDS接口  高速數(shù)據(jù)傳輸  FPGA  

基于EDMA的FPGA與DSP之間圖像高速穩(wěn)定數(shù)據(jù)傳輸?shù)牡脑O(shè)計(jì)與實(shí)現(xiàn)

  • 設(shè)計(jì)了在FPGA與DSP之間進(jìn)行圖像數(shù)據(jù)傳輸?shù)挠布Y(jié)構(gòu),介紹了EDMA的工作原理、傳輸參數(shù)配置和EDMA的傳輸流程。在開發(fā)的實(shí)驗(yàn)平臺上實(shí)現(xiàn)了這一傳輸過程。借助TI公司的DSP調(diào)試平臺CCS把接收到的圖像數(shù)據(jù)恢復(fù)成圖像,驗(yàn)證了傳輸過程的正確性和穩(wěn)定性。
  • 關(guān)鍵字: EDMA  數(shù)據(jù)傳輸  FPGA  

基于D類功率放大的高效率音頻功率放大器設(shè)計(jì)

  • 為提高功放效率,以適應(yīng)現(xiàn)代社會高效、節(jié)能和小型化的發(fā)展趨勢,以D類功率放大器為核心,以單片機(jī)89C51和可編程邏輯器件(FPGA)進(jìn)行控制及時(shí)數(shù)據(jù)的處理,實(shí)現(xiàn)了對音頻信號的高效率放大。系統(tǒng)最大不失真輸出功率大于1 W,可實(shí)現(xiàn)電壓放大倍數(shù)1~20連續(xù)可調(diào),并增加了短路保護(hù)斷電功能,輸出噪聲低。系統(tǒng)可對功率進(jìn)行計(jì)算顯示,具有4位數(shù)字顯示,精度優(yōu)于5%
  • 關(guān)鍵字: 音頻放大器  D類功率放大  FPGA  

基于PXI總線的航天設(shè)備測試用高精度恒流源的設(shè)計(jì)與實(shí)現(xiàn)

  • 給出了一種基于PXI總線的高精度恒流源的實(shí)現(xiàn)方法,介紹了其電路各個(gè)組成部分。測量結(jié)果其精度和分辨率均為15.7位,可應(yīng)用于要求高精度的測試系統(tǒng)。
  • 關(guān)鍵字: 高精度恒流源  PXI總線  FPGA  

基于FPGA的可配置判決反饋均衡器的設(shè)計(jì)

  • 在移動(dòng)通信和高速無線數(shù)據(jù)通信中,多徑效應(yīng)和信道帶寬的有限性以及信道特性的不完善性導(dǎo)致數(shù)據(jù)傳輸時(shí)不可避免的產(chǎn)生碼間干擾,成為影響通信質(zhì)量的主要因素,而信道的均衡技術(shù)可以消除碼間干擾和噪聲,并減少誤碼率。其中判決反饋均衡器(DFE)是一種非常有效且應(yīng)用廣泛得對付多徑干擾得措施。
  • 關(guān)鍵字: 無線數(shù)據(jù)通訊  可配置均衡器  FPGA  
共6376條 74/426 |‹ « 72 73 74 75 76 77 78 79 80 81 » ›|

fpga-ask介紹

您好,目前還沒有人創(chuàng)建詞條fpga-ask!
歡迎您創(chuàng)建該詞條,闡述對fpga-ask的理解,并與今后在此搜索fpga-ask的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473