fpga-nios 文章 進入fpga-nios技術社區(qū)
基于FPGA的數(shù)據(jù)采集控制模塊設計
- 0 引 言
數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學實驗中各種物理量進行實時采集、測試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設備、醫(yī)學監(jiān)護等許多領域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng) - 關鍵字: FPGA 數(shù)據(jù) 采集控制 模塊設計
對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設計
- O引言作戰(zhàn)系統(tǒng)時間的統(tǒng)一同步(時統(tǒng))的重要性越來越得到重視,只有保證整個系統(tǒng)處在同一時間的基準...
- 關鍵字: FPGA 作戰(zhàn)系統(tǒng) 時統(tǒng)
基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設計
- 設計基于FPGA的8段數(shù)碼管動態(tài)顯示IP核,介紹8段數(shù)碼管內部結構及其驅動顯示方式和IP核設計方法,給出8段數(shù)碼管動態(tài)顯示IP核的Verilog HDL程序源代碼及其C語言驅動程序。此IP核可例化成1~8個共陰極(或共陽極)數(shù)碼管控制器,能方便地控制1~8個數(shù)碼管同時顯示數(shù)字和小數(shù)點位。測試結果表明,該IP核工作可靠、穩(wěn)定,可直接應用于電子設計中。
- 關鍵字: FPGA 8段數(shù)碼管 動態(tài)顯示 IP核
基于FPGA技術的數(shù)字相關器的設計與實現(xiàn)
- 1 引 言 同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質量,甚至通信的成敗。相關器是同步系統(tǒng)的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。
- 關鍵字: FPGA 數(shù)字相關器
fpga-nios介紹
您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。 創(chuàng)建詞條
關于我們 -
廣告服務 -
企業(yè)會員服務 -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473