首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-nios

基于FPGA的提取位同步時鐘DPLL設計

  • 在數(shù)字通信系統(tǒng)中,同步技術是非常重要的,而位同步是最基本的同步。位同步時鐘信號不僅用于監(jiān)測輸入碼元信號,確保收發(fā)同步,而且在獲取幀同步及對接收的數(shù)字碼元進行各種處理的過程中也為系統(tǒng)提供了一個基準
  • 關鍵字: FPGA  DPLL  位同步時鐘    

基于FPGA的數(shù)據(jù)采集控制模塊設計

  • 0 引 言
    數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學實驗中各種物理量進行實時采集、測試和反饋控制的閉環(huán)控制,它在工業(yè)控制、軍事電子設備、醫(yī)學監(jiān)護等許多領域發(fā)揮著重要作用。其中,數(shù)據(jù)采集部分尤為重要,而傳統(tǒng)
  • 關鍵字: FPGA  數(shù)據(jù)  采集控制  模塊設計    

通過USB接口實現(xiàn)FPGA的SelectMap配置

  • 1.引言
    FPGA器件結合了 ASIC的高性能和微處理器的靈活,不僅擁有豐富的邏輯資源,而且可以進行方便靈活的配置。主動配置方式盡管配置速度快、實現(xiàn)簡單,但并未發(fā)揮 FPGA配置靈活的特點,適合于 FPGA用作單一應用的場
  • 關鍵字: SelectMap  FPGA  USB  接口    

一種基于FPGA的AGWN信號生成器的設計

  • 在通信系統(tǒng)中分析計算系統(tǒng)抗噪聲性能時,經(jīng)常假定信道噪聲為加性高斯型白噪聲(AGWN)。本文就是通過分析AG...
  • 關鍵字: FPGA  AGWN  信號生成器  

基于改進型二步索引算法OSD電路的FPGA實現(xiàn)

  • 基于改進型二步索引算法OSD電路的FPGA實現(xiàn), 0 引 言 OSD(on screen display),即在屏顯示系統(tǒng),是實現(xiàn)人機界面交互的基礎,在視頻處理SOC中作為重要功能模塊有著廣泛的應用。 基于SOC技術的模塊化設計要求各功能模塊盡可能小地占用電路資源,以滿足芯片系統(tǒng)
  • 關鍵字: 電路  FPGA  實現(xiàn)  OSD  算法  改進型  索引  基于  FPGA  

基于FPGA的級聯(lián)結構FFT處理器的優(yōu)化設計

  • 0 引 言
    數(shù)字信號處理主要研究采用數(shù)字序列或符號序列表示信號,并用數(shù)字計算方法對這些序列進行處理,以便把信號變換成符合某種需要的形式。在現(xiàn)代數(shù)字信號處理中,最常用的變換方法就是離散傅里葉變換(DFT),
  • 關鍵字: FPGA  FFT  級聯(lián)  處理器    

對基于FPGA的作戰(zhàn)系統(tǒng)時統(tǒng)的研究與設計

  • O引言作戰(zhàn)系統(tǒng)時間的統(tǒng)一同步(時統(tǒng))的重要性越來越得到重視,只有保證整個系統(tǒng)處在同一時間的基準...
  • 關鍵字: FPGA  作戰(zhàn)系統(tǒng)  時統(tǒng)  

追新逐熱還是腳踏實地?跟上技術發(fā)展的步伐

  •   我真的需要那種技術嗎?我現(xiàn)在應該購買嗎?如果我不購買,是不是就會處于劣勢?我會不會因為做出錯誤的決定而出局?即便不想成為先行者,同行的壓力與技術變化的速度,也會使我們不斷面對類似的更多問題。最終,我們還是得想辦法回到正確的技術軌道上來。   研究、保持使用最新技術以及直覺,都將有助于縮小這些決定的范圍,不過最終還是得在冒險一試與放棄之間做出選擇。即使有些不情愿或者也許有點晚,我們仍然擁護變革。   在消費類電子產(chǎn)品前沿,事情并不總是那么順理成章的。無論行業(yè)評論員的權威意見是什么,也不管他們給予怎樣
  • 關鍵字: Altium  FPGA  設計工具  

32階FIR濾波器的FPGA實現(xiàn)

  • 隨著軟件無線電的發(fā)展。對于濾波器的處理速度要求越來越高。傳統(tǒng)的FIR濾波器一般采用通用DSP處理器,但是DSP處理器采用的是串行運算,而FPGA是現(xiàn)場可編程陣列,可以實現(xiàn)專用集成電路,另外還可以采用純并行結構
  • 關鍵字: FPGA  FIR  濾波器    

FPGA開發(fā)中按鍵消抖與單脈沖發(fā)生器電路

  • FPGA開發(fā)中常用到單脈沖發(fā)生器。一些文章介紹過產(chǎn)生單脈沖的電路,產(chǎn)生的單脈沖脈寬和相位都不能與時鐘同步,只能用在要求不嚴格的場合。筆者目前從事的課題中需要一個與時鐘周期等寬,相位與時鐘周期相同的鍵
  • 關鍵字: FPGA  按鍵消抖  單脈沖  發(fā)生器電路    

超越 SoC 的設計創(chuàng)新

  •   大多數(shù)軟、硬件工程師都很熟悉 FPGA,這點應該勿庸置疑。這種熟悉不見得是實質性的熟悉,而是從概念上比較了解,也就是說 FPGA 功能的快速發(fā)展和成本的不斷下降是大家都不容忽略的優(yōu)勢。同時,他們也認識到這種可編程器件顯然能方便地作為各種數(shù)字電路以及邏輯處理的高靈活度、低成本的載體。   基本說來,在設計方案中發(fā)揮 FPGA 的功能就是簡單地映射出所需的邏輯,然后將其下載至適當容量大小的器件中。這有些像大型處理器系統(tǒng)主體設計的輔助支持工作,而且在該層面上也確實發(fā)揮著自身的支持性作用。   近期一些應
  • 關鍵字: SoC  FPGA  

基于FPGA的溫度模糊自適應PID控制器的設計

  • 針對某恒溫箱控制系統(tǒng)中存在的非線性、時變等特點,結合傳統(tǒng)PID與現(xiàn)代模糊控制理論,以EP1C12型FP-GA為核心控制器,采用模塊化思想,設計并實現(xiàn)溫度模糊自適應PID控制。實際運行結果表明,采用該方法可明顯改善控制效果,在簡化設計的同時,也可提高系統(tǒng)的運算速度和可靠性。
  • 關鍵字: PID  控制器  設計  適應  模糊  FPGA  溫度  基于  

基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設計

  • 設計基于FPGA的8段數(shù)碼管動態(tài)顯示IP核,介紹8段數(shù)碼管內部結構及其驅動顯示方式和IP核設計方法,給出8段數(shù)碼管動態(tài)顯示IP核的Verilog HDL程序源代碼及其C語言驅動程序。此IP核可例化成1~8個共陰極(或共陽極)數(shù)碼管控制器,能方便地控制1~8個數(shù)碼管同時顯示數(shù)字和小數(shù)點位。測試結果表明,該IP核工作可靠、穩(wěn)定,可直接應用于電子設計中。
  • 關鍵字: FPGA  8段數(shù)碼管  動態(tài)顯示  IP核    

基于FPGA技術的數(shù)字相關器的設計與實現(xiàn)

  • 1 引 言   同步在通信系統(tǒng)中占有非常重要的地位,同步系統(tǒng)性能的高低在很大程度上決定了通信系統(tǒng)的質量,甚至通信的成敗。相關器是同步系統(tǒng)的關鍵部件之一,因此,要求相關器須有比其它部件更高的可靠性。
  • 關鍵字: FPGA  數(shù)字相關器    
共6484條 339/433 |‹ « 337 338 339 340 341 342 343 344 345 346 » ›|

fpga-nios介紹

您好,目前還沒有人創(chuàng)建詞條fpga-nios!
歡迎您創(chuàng)建該詞條,闡述對fpga-nios的理解,并與今后在此搜索fpga-nios的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473