EEPW首頁(yè) >>
主題列表 >>
fpga-pwm
fpga-pwm 文章 進(jìn)入fpga-pwm技術(shù)社區(qū)
一種FPGA單粒子軟錯(cuò)誤檢測(cè)電路設(shè)計(jì)
- 摘要:分析了FPGA器件發(fā)生單粒子效應(yīng)的空間分布特性,設(shè)計(jì)并實(shí)現(xiàn)了一種面向FPGA單粒子軟錯(cuò)誤的檢測(cè)電路。將該電路放置在FPCA待檢測(cè)電路的附近,利
- 關(guān)鍵字: FPGA 空間分布特性 單粒子效應(yīng) 軟錯(cuò)誤 檢測(cè)電路
一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn)
- 一種CORDIC協(xié)處理器核的設(shè)計(jì)與實(shí)現(xiàn), 隨著航天技術(shù)的發(fā)展,航天任務(wù)對(duì)于導(dǎo)航計(jì)算機(jī)的性能要求越來(lái)越高。導(dǎo)航計(jì)算機(jī)除了要對(duì)傳感器數(shù)據(jù)進(jìn)行采集,與控制系統(tǒng)進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計(jì)算。盡管目前航天任務(wù)中使用的處理器芯片性能越來(lái)越強(qiáng),但大多
- 關(guān)鍵字: FPGA IP核 CORDIC 協(xié)處理器
EDA環(huán)境銜接測(cè)量軟件 電子產(chǎn)品開(kāi)發(fā)周期大幅縮短
- 消費(fèi)性電子產(chǎn)品汰換周期越來(lái)越短,且功能復(fù)雜度不斷提高,使得系統(tǒng)研發(fā)人員面臨縮短產(chǎn)品開(kāi)發(fā)時(shí)間的嚴(yán)峻挑戰(zhàn)。所幸,現(xiàn)今自動(dòng)化測(cè)試系統(tǒng)已開(kāi)始
- 關(guān)鍵字: 測(cè)試系統(tǒng) 微處理器 FPGA
嵌入式技術(shù)在特種工業(yè)縫紉機(jī)上的應(yīng)用
- 嵌入式技術(shù)在特種工業(yè)縫紉機(jī)上的應(yīng)用,摘要:為解決國(guó)外工業(yè)縫紉機(jī)控制系統(tǒng)價(jià)格昂貴,國(guó)內(nèi)用戶難以接受的現(xiàn)實(shí)問(wèn)題,通過(guò)基于ARM和FPGA的嵌入式技術(shù),完成了一款特種工業(yè)縫紉機(jī)的控制部分的技術(shù)方案,提出相關(guān)硬件模塊的設(shè)計(jì)和設(shè)計(jì)過(guò)程中應(yīng)該注意的問(wèn)題、軟
- 關(guān)鍵字: 工業(yè)縫紉機(jī) ARM FPGA 嵌入式技術(shù) 硬件設(shè)計(jì)
基于FPGA的無(wú)刷直流電機(jī)調(diào)速系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
- 摘要:以FPGA為控制器,使用霍爾傳感器進(jìn)行電機(jī)電流及位置的檢測(cè),用MOSFET搭接成的驅(qū)動(dòng)電路進(jìn)行控制電機(jī)的轉(zhuǎn)速和轉(zhuǎn)向,用VHDL語(yǔ)言設(shè)計(jì)了一種PWM調(diào)節(jié)
- 關(guān)鍵字: FPGA 無(wú)刷直流電機(jī) 霍爾傳感器 PWM調(diào)節(jié) BLDC
基于FPGA的脈沖耦合神經(jīng)網(wǎng)絡(luò)的硬件實(shí)現(xiàn)
- 摘要:針對(duì)脈沖耦合神經(jīng)網(wǎng)絡(luò)(PCNN)具有神經(jīng)元脈沖同步激發(fā)、適合硬件實(shí)現(xiàn)的特點(diǎn),提出了一種基于FPGA的PCNN實(shí)時(shí)處理系統(tǒng)。系統(tǒng)設(shè)計(jì)了時(shí)鐘分頻、串口
- 關(guān)鍵字: 脈沖耦合神經(jīng)網(wǎng)絡(luò) 硬件實(shí)現(xiàn) FPGA 圖像處理
混合同余法產(chǎn)生隨機(jī)噪聲的FPGA實(shí)現(xiàn)
- 混合同余法產(chǎn)生隨機(jī)噪聲的FPGA實(shí)現(xiàn),摘要:隨著電子對(duì)抗技術(shù)的快速發(fā)展,在有源式干擾機(jī)中需要用到數(shù)字高斯白噪聲。通過(guò)對(duì)混合同余法產(chǎn)生隨機(jī)序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
- 關(guān)鍵字: 高斯白噪聲 混合同余法 FPGA Verilog HDL
基于FPGA的自動(dòng)采集控制系統(tǒng)
- 隨著當(dāng)前工業(yè)控制自動(dòng)化日益普及,對(duì)于工作環(huán)境中的溫度控制也越來(lái)越重要。本設(shè)計(jì)即是針對(duì)某些需要持續(xù)恒溫的特殊環(huán)境而設(shè)計(jì)的自動(dòng)溫度采集控
- 關(guān)鍵字: FPGA 自動(dòng)控制 自動(dòng)采集 溫度控制
單片機(jī)輸出PWM脈沖的兩種方法
- 51單片機(jī)沒(méi)有PWM輸出功能,可以采用定時(shí)器配合軟件的方法實(shí)現(xiàn),對(duì)精度要求不高的場(chǎng)合是非常實(shí)用的。采用高速光隔6N137輸出,并將PWM的信號(hào)倒相。 一、 工作原理 二、PWM輸出 1. 固定脈寬PWM輸出 用T0定時(shí)器完成PWM輸出,脈寬固定為65536μs。T0定時(shí)器設(shè)置成16位定時(shí)器,PWM波形如圖2所示。 程序清單:(12MHz) PwmData0 ;T0定時(shí)t1的初值(字) PwmData1 ;T0定時(shí)t2的初值(字) PwmF
- 關(guān)鍵字: 單片機(jī) PWM
fpga-pwm介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473