首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga-pwm

安富利與賽靈思聯(lián)合啟動(dòng) X-fest 2009

  •   日前,安富利集團(tuán) 安富利電子元件與賽靈思公司宣布,X-fest 2009年度技術(shù)研討會(huì)現(xiàn)已開(kāi)始注冊(cè),本次活動(dòng)將在全球36個(gè)城市為 FPGA、DSP 和嵌入式系統(tǒng)設(shè)計(jì)師提供培訓(xùn)。X-fest 技術(shù)研討會(huì)將于2009年10月開(kāi)始在全球各地舉辦,2010年2月結(jié)束。而 X-fest 亞洲區(qū)的研討會(huì)將于2010年1月和2月舉行。   X-fest 是一系列為期一天的免費(fèi)技術(shù)研討會(huì),從采用最新 FPGA 技術(shù)的構(gòu)件到系統(tǒng)級(jí)解決方案開(kāi)設(shè)多項(xiàng)培訓(xùn)課程。與會(huì)人員可了解在設(shè)計(jì)中采用最新 Xilinx Virtex(R
  • 關(guān)鍵字: 安富利  FPGA  DSP  嵌入式系統(tǒng)  

Altera開(kāi)始發(fā)售密度最高、系統(tǒng)帶寬最大的FPGA

  •   Altera公司今天宣布,開(kāi)始提供業(yè)界密度最高,系統(tǒng)帶寬最大的FPGA,以滿足當(dāng)今寬帶應(yīng)用的迫切需求。Stratix® IV GT EP4S40G5和EP4S100G5 FPGA具有11.3-Gbps收發(fā)器和530K邏輯單元(LE),是Altera 40-nm Stratix IV FPGA系列中發(fā)售給用戶(hù)的最新器件。Stratix IV GT FPGA支持下一代40G/100G技術(shù),包括通信系統(tǒng)、高端測(cè)試設(shè)備和軍事通信系統(tǒng)中使用的40/100 Gb以太網(wǎng)(GbE)介質(zhì)訪問(wèn)控制器(MAC)、光
  • 關(guān)鍵字: Altera  FPGA  Stratix  

高速FPGA系統(tǒng)的信號(hào)完整性測(cè)試和分析

  • 1. 引言 隨著FPGA的設(shè)計(jì)速度和容量的明顯增長(zhǎng),當(dāng)前流行的FPGA芯片都提供高速總線,例如DDR內(nèi)存總線,PCI-X總線、SPI總線;針對(duì)超高速的數(shù)據(jù)傳輸,F(xiàn)PGA通過(guò)集成SerDes提供高速串行IO,支持各種諸如PCI-E、
  • 關(guān)鍵字: FPGA  系統(tǒng)  測(cè)試  分析    

基于FPGA技術(shù)實(shí)現(xiàn)與PC串行通信

  • 摘要:本文主要介紹了基于FPGA技術(shù)實(shí)現(xiàn)與PC串行通信的過(guò)程,給出了各個(gè)模塊的具體實(shí)現(xiàn)方法,分析了實(shí)現(xiàn)結(jié)果,驗(yàn)證了串行通信的正確性。 引言 串行通信即串行數(shù)據(jù)傳輸,實(shí)現(xiàn)FPGA與PC的串行通信在實(shí)際中,特
  • 關(guān)鍵字: FPGA  技術(shù)實(shí)現(xiàn)  串行通信    

使用 FPGA 控制 VGA 顯示

  • 顯示器因?yàn)槠漭敵鲂畔⒘看?,輸出形式多樣等特點(diǎn)已經(jīng)成為現(xiàn)在大多數(shù)設(shè)計(jì)的常用輸出設(shè)備。在 FPGA 的設(shè)計(jì)中可以使用很少的資源,就產(chǎn)生 VGA 各種控制信號(hào)。這個(gè)示例在 RHicSP2200B FPGA 開(kāi)發(fā)板/學(xué)習(xí)板上使用
  • 關(guān)鍵字: FPGA  VGA    

用低成本FPGA解決高速存儲(chǔ)器接口挑戰(zhàn)

  • 由于線路速率繼續(xù)增長(zhǎng),DDR SDRAM在網(wǎng)絡(luò)應(yīng)用中正在被廣泛地采用。不斷增加的系統(tǒng)帶寬要求正在推動(dòng)存儲(chǔ)器接口速度提高,而成本仍不斷壓低。LatticeEC FPGA系列的專(zhuān)門(mén)而靈活的DDR能力使設(shè)計(jì)者擁有滿足下一代存儲(chǔ)器
  • 關(guān)鍵字: FPGA  高速存儲(chǔ)  接口    

09 Globalpress電子峰會(huì):引領(lǐng)市場(chǎng)復(fù)蘇的熱點(diǎn)技術(shù)

  •   前言:3、4月正直春暖花開(kāi)的時(shí)候,只是今年3月的Globalpress 電子峰會(huì)在低迷經(jīng)濟(jì)的籠罩下,與往年相比冷清了不少。不到30家的芯片設(shè)計(jì)公司和嵌入式軟件和EDA公司,縮短為3天的日程,都能讓所有參加的記者編輯透過(guò)峰會(huì)感受到美國(guó)半導(dǎo)體產(chǎn)業(yè)的陣陣寒意。不過(guò),在萎靡不振的態(tài)勢(shì)下我們依然能看到許多技術(shù)亮點(diǎn),而那些能堅(jiān)持甚至振奮的公司更值得花寫(xiě)筆墨去介紹。本文將對(duì)本屆峰會(huì)上的熱點(diǎn)技術(shù)和公司逐一掃描,通過(guò)這些硅谷公司的動(dòng)態(tài)了解半導(dǎo)體行業(yè)的下一波的發(fā)展方向,畢竟四季總是在交替,半導(dǎo)體產(chǎn)業(yè)的周期也總是在輪回。
  • 關(guān)鍵字: xilinx  FPGA  ASIC  200905  

基于FPGA的音頻編解碼芯片接口設(shè)計(jì)

  • 摘 要:24位立體聲音頻編解碼芯片WM8731因其高性能、低功耗等優(yōu)點(diǎn)在很多音頻產(chǎn)品中得到了廣泛應(yīng)用。介紹了其基于FPGA的接口電路的設(shè)計(jì),包括芯片配置模塊與音頻數(shù)據(jù)接口模塊等,使得控制器只通過(guò)寄存器就可以方便地對(duì)
  • 關(guān)鍵字: FPGA  音頻編解碼芯片  接口設(shè)計(jì)    

OFDM水聲通信系統(tǒng)定時(shí)同步的FPGA實(shí)現(xiàn)

  • 結(jié)合水聲信道和線性調(diào)頻(LFM)信號(hào)的特點(diǎn),采用LFM信號(hào)作為OFDM水聲通信系統(tǒng)的定時(shí)同步信號(hào)。介紹LFM信號(hào)的產(chǎn)生和檢測(cè)原理,并在FPGA上實(shí)現(xiàn)了LFM定時(shí)同步信號(hào)的產(chǎn)生和同步信號(hào)的檢測(cè)。通過(guò)實(shí)驗(yàn)室水池實(shí)驗(yàn)。驗(yàn)證了該方案的可行性。
  • 關(guān)鍵字: OFDM  FPGA  水聲通信  定時(shí)同步    

多路可編程PWM芯片設(shè)計(jì)

  • 本文設(shè)計(jì)的PWM芯片主要服務(wù)于某H橋驅(qū)動(dòng)電機(jī)控制電路。本文將就PWM芯片的結(jié)構(gòu)設(shè)計(jì),電路仿真綜合,F(xiàn)PGA驗(yàn)證進(jìn)行的有關(guān)工作進(jìn)行說(shuō)明。
  • 關(guān)鍵字: 可編程  PWM  精簡(jiǎn)地址線  8/16bits接口  200905  

多路同步串口的FPGA傳輸實(shí)現(xiàn)

  • 為適應(yīng)多路數(shù)據(jù)接收的需要,設(shè)計(jì)了一種基于FPGA的多路同步串行數(shù)據(jù)采集及發(fā)送系統(tǒng)。詳細(xì)討論了FPGA數(shù)據(jù)采集部分及發(fā)送部分的控制邏輯;FPGA與DSP的通訊,F(xiàn)PGA與ARM的通訊的設(shè)計(jì)和實(shí)現(xiàn)。本系統(tǒng)已成功用硬件實(shí)現(xiàn),其性能和指標(biāo)均達(dá)到應(yīng)用要求。
  • 關(guān)鍵字: ARM  FPGA  DSP  多路同步串口  差分去噪  200905  

聚積推出兼具數(shù)字點(diǎn)校正與PWM功能的恒流LED驅(qū)動(dòng)器

  •   聚積科技日前針對(duì)高階LED顯示屏應(yīng)用,推出新款具有8位數(shù)字點(diǎn)校正及16位PWM功能的恒流LED驅(qū)動(dòng)器—MBI5040。隨著高階LED顯示屏競(jìng)爭(zhēng)趨于激烈,LED亮度均勻性以及色彩精準(zhǔn)度的嚴(yán)格要求,光靠篩選LED的質(zhì)量已無(wú)法符合需求;因此,針對(duì)每顆LED進(jìn)行點(diǎn)對(duì)點(diǎn)校正以提升LED顯示屏畫(huà)質(zhì),儼然成為趨勢(shì)。目前市場(chǎng)上點(diǎn)校正的作法多數(shù)是透過(guò)控制器進(jìn)行運(yùn)算,然而,這種方式會(huì)增加控制器的負(fù)荷并且限制了能控制的LED點(diǎn)數(shù),不但花費(fèi)高,控制器的設(shè)計(jì)也復(fù)雜。內(nèi)建在MBI5040的數(shù)字點(diǎn)校正新功能,可以個(gè)別調(diào)
  • 關(guān)鍵字: 聚積  PWM  LED驅(qū)動(dòng)器  

賽靈思新版視頻入門(mén)套件加快視頻開(kāi)發(fā)速度

  • 新版XtremeDSP 視頻入門(mén)套件(Video Starter Kit)Spartan-3A DSP FPGA Edition 2為復(fù)雜的高清晰系統(tǒng)提供了高性能開(kāi)發(fā)平臺(tái)。
  • 關(guān)鍵字: xilinx  FPGA  XtremeDSP  Spartan-3A  200905  

Altera開(kāi)始發(fā)售Arria II GX器件

  •   面向3-Gbps應(yīng)用提供獨(dú)特的低功耗、低成本和高性能FPGA解決方案,Altera公司今天宣布,開(kāi)始發(fā)售Arria® II GX器件——第三系列40-nm FPGA產(chǎn)品。集成了收發(fā)器的Arria II GX系列結(jié)合Stratix® IV GX和Stratix IV GT FPGA以及HardCopy® IV GX ASIC,進(jìn)一步拓展了業(yè)界最全面的收發(fā)器FPGA和ASIC系列產(chǎn)品解決方案。   Arria II GX FPGA是3-Gbps收發(fā)器應(yīng)
  • 關(guān)鍵字: Altera  FPGA  ASIC  
共7210條 400/481 |‹ « 398 399 400 401 402 403 404 405 406 407 » ›|

fpga-pwm介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga-pwm!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga-pwm的理解,并與今后在此搜索fpga-pwm的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473