EEPW首頁(yè) >>
主題列表 >>
fsp:fpga-pcb
fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
基于FPGA的高精度時(shí)間數(shù)字轉(zhuǎn)換電路設(shè)計(jì)
- 摘要:本文介紹一種基于 FPGA高精度時(shí)間數(shù)字轉(zhuǎn)換電路的設(shè)計(jì)方法,利用片內(nèi)鎖相環(huán)(PLL)和環(huán)形移位寄存器,采用不高的系統(tǒng)時(shí)鐘便可得到很高的時(shí)間分辨率,且占用較少邏輯資源。可作為功能電路獨(dú)立使用,也可作為 IP核
- 關(guān)鍵字: FPGA 高精度 電路設(shè)計(jì) 數(shù)字轉(zhuǎn)換
DARPA授權(quán)RF-FPGA項(xiàng)目合同 開(kāi)發(fā)可編程射頻前端技術(shù)
- ? 美國(guó)國(guó)防預(yù)先研究計(jì)劃局射頻和微波技術(shù)專(zhuān)家正在與6家國(guó)防企業(yè)和大學(xué)合作,開(kāi)發(fā)可編程射頻前端元件,以減少軍事通信、電子戰(zhàn)和信號(hào)情報(bào)系統(tǒng)(SIGINT)的成本和開(kāi)發(fā)時(shí)間。 迄今為止,DARPA授權(quán)了6份關(guān)于“現(xiàn)場(chǎng)可編程門(mén)陣列射頻技術(shù)(RF-FPGA)”項(xiàng)目的合同。該項(xiàng)目旨在通過(guò)收發(fā)器鏈編程,跨不同應(yīng)用程序重復(fù)使用同一組射頻前端元件。從根本上講, RF-FPGA項(xiàng)目試圖將現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字計(jì)算方面的成功應(yīng)用經(jīng)驗(yàn)轉(zhuǎn)移到射頻和微波技術(shù),從而在廣泛應(yīng)用中減少
- 關(guān)鍵字: DARPA FPGA
電子工程師經(jīng)驗(yàn):FPGA設(shè)計(jì)風(fēng)格須知
- 在進(jìn)行FPGA設(shè)計(jì)時(shí),有很多需要我們注意的地方。具有好的設(shè)計(jì)風(fēng)格才能做出好的設(shè)計(jì)產(chǎn)品,這一點(diǎn)是毋庸置疑的。那么,接下來(lái),小編就帶大家一起來(lái)看看,再進(jìn)行FPGA設(shè)計(jì)時(shí),我們都要注意哪些呢? 一.命名風(fēng)格: 1不
- 關(guān)鍵字: FPGA 電子工程師 經(jīng)驗(yàn)
集成式比特誤碼率測(cè)試儀在FPGA中的應(yīng)用
- 隨著高速數(shù)字系統(tǒng)的發(fā)展,高速串行數(shù)據(jù)被廣泛使用,內(nèi)嵌高速串行接口的FPGA也得到大量應(yīng)用,相應(yīng)的高速串行信號(hào)質(zhì)量的測(cè)試也越來(lái)越頻繁和重要。通常用示波器觀(guān)察信號(hào)波形、眼圖、抖動(dòng)來(lái)衡量信號(hào)的質(zhì)量,Xilinx提供的
- 關(guān)鍵字: FPGA 集成式 比特 誤碼率測(cè)試儀
基于FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究
- O 引言 近年來(lái),隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測(cè)設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程數(shù)據(jù)傳輸?shù)墓δ?,只要那些設(shè)備上增加一個(gè)網(wǎng)絡(luò)接口并實(shí)現(xiàn)了TCP/IP協(xié)
- 關(guān)鍵字: 通信 Matlab 系統(tǒng) 研究 協(xié)議 基于 TCP IP FPGA
基于FPGA的DDS基本信號(hào)發(fā)生器的設(shè)計(jì)
- 摘要:本設(shè)計(jì)基于DDS原理和FPGA技術(shù)按照順序存儲(chǔ)方式,將對(duì)正弦波、方波、三角波、鋸齒波四種波形的取樣數(shù)據(jù)依次全部存儲(chǔ)在ROM波形表里,通過(guò)外接設(shè)備撥扭開(kāi)關(guān)和鍵盤(pán)控制所需波形信號(hào)的輸出,最終將波形信息顯示在LC
- 關(guān)鍵字: FPGA DDS 信號(hào)發(fā)生器
便攜式測(cè)試設(shè)備的FPGA設(shè)計(jì)
- 過(guò)去,TMOEM設(shè)計(jì)的儀器都是根據(jù)某種標(biāo)準(zhǔn)完成測(cè)試過(guò)程。這樣,當(dāng)一個(gè)新的標(biāo)準(zhǔn)或修訂后的標(biāo)準(zhǔn)發(fā)布出來(lái)時(shí),他...
- 關(guān)鍵字: 便攜式 測(cè)試設(shè)備 FPGA
基于FPGA核心的數(shù)字化儀模塊設(shè)計(jì)
- PXI總線(xiàn)是NI公司在計(jì)算機(jī)外設(shè)總線(xiàn)PCI的基礎(chǔ)上實(shí)現(xiàn)的新一代儀器總線(xiàn),已經(jīng)成為業(yè)界開(kāi)放式總線(xiàn)的標(biāo)準(zhǔn),基于PXI總線(xiàn)的數(shù)字化儀模塊是現(xiàn)代測(cè) 試系統(tǒng)中重要的一種數(shù)據(jù)記錄與處理設(shè)備。設(shè)計(jì)一個(gè)雙通道12 bit/250 MHz采樣頻
- 關(guān)鍵字: FPGA 核心 數(shù)字化儀 模塊設(shè)計(jì)
基于FPGA的星載計(jì)算機(jī)自檢EDAC電路設(shè)計(jì)
- 摘要:為了消除空間環(huán)境中單粒子翻轉(zhuǎn)(SEU)的影響,目前星載計(jì)算機(jī)中均對(duì)RAM存儲(chǔ)單元采用檢錯(cuò)糾錯(cuò)(EDAC)設(shè)計(jì)。隨著FPGA在航天領(lǐng)域的廣泛應(yīng)用,FPGA已成為EDAC功能實(shí)現(xiàn)的最佳硬件手段。本文介紹了EDAC的編碼和實(shí)現(xiàn),提出一
- 關(guān)鍵字: FPGA EDAC 星載 計(jì)算機(jī)
fsp:fpga-pcb介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473