EEPW首頁(yè) >>
主題列表 >>
fsp:fpga-pcb
fsp:fpga-pcb 文章 進(jìn)入fsp:fpga-pcb技術(shù)社區(qū)
基于ARM的可定制MCU可替代FPGA
- 關(guān)鍵字: ARM FPGA MPCF技術(shù) 控制器
基于FPGA的數(shù)據(jù)中繼器設(shè)計(jì)
- 1前言高速以太網(wǎng)可以滿(mǎn)足新的容量需求,解決了低帶寬接入、高帶寬傳輸?shù)钠款i問(wèn)題,擴(kuò)大了應(yīng)用范圍,并...
- 關(guān)鍵字: FPGA 數(shù)據(jù)中繼器
FPGA需求大幅增長(zhǎng)
- 幾乎每一家分析研究公司都毫無(wú)例外的預(yù)測(cè)FPGA市場(chǎng)2011年以及未來(lái)會(huì)有較大的增長(zhǎng),例如,IMS研究公司預(yù)測(cè)2014年年度收益達(dá)到10億美元以上,IBS有限公司聲稱(chēng),F(xiàn)PGA解決方案日益完善,功能越來(lái)越強(qiáng),2015年,其增長(zhǎng)率要超過(guò)IC市場(chǎng)。2009年全年增長(zhǎng)率在60%到65%之間,遠(yuǎn)遠(yuǎn)超出了半導(dǎo)體行業(yè)最初的預(yù)測(cè)。繼40 nm產(chǎn)品大獲成功之后,Altera所有產(chǎn)品在2010年的收益都有顯著增長(zhǎng),我們預(yù)計(jì)今后會(huì)繼續(xù)增長(zhǎng)。
- 關(guān)鍵字: FPGA 3G LTE
基于DS28E01的FPGA加密認(rèn)證系統(tǒng)的設(shè)計(jì)
- 在現(xiàn)在電子設(shè)計(jì)的成本越來(lái)越高的情況下,基于 SRAM的 FPGA由于自身限制,容易使得設(shè)計(jì)者的設(shè)計(jì)被復(fù)制,從而給設(shè)計(jì)者提出了設(shè)計(jì)具有加密功能的電子系統(tǒng),由于 SHA-1 算法引擎的 DS28E01芯片作為加密認(rèn)證系統(tǒng)的核心芯片,并利用 DS28E01針對(duì) Xilinx公司的 X3CS500E開(kāi)發(fā)了實(shí)際的加密認(rèn)證系統(tǒng),并將此系統(tǒng)應(yīng)用于實(shí)際的產(chǎn)品中,取得了良好的效果。
- 關(guān)鍵字: FPGA 28E E01 DS
一種基于FPGA的CAN總線(xiàn)通信接口的設(shè)計(jì)
- CAN總線(xiàn)是現(xiàn)場(chǎng)總線(xiàn)的一種,因?yàn)槠涑杀镜?、容錯(cuò)能力強(qiáng)、支持分布式控制、通信速率高等優(yōu)點(diǎn)在汽車(chē)、工業(yè)控...
- 關(guān)鍵字: FPGA CAN總線(xiàn) 通信接口
FPGA實(shí)現(xiàn)的任意波形發(fā)生器的設(shè)計(jì)
- 運(yùn)用DDS原理,進(jìn)行任意波形發(fā)生器的設(shè)計(jì),使得任意波形發(fā)生器兼顧DDS的優(yōu)點(diǎn)。設(shè)計(jì)中通過(guò)實(shí)現(xiàn)DDS模塊與單片機(jī)接口的控制部分將頻率控制字由單片輸入到輸入寄存器模塊,由相位累加器模塊對(duì)輸入頻率控制字進(jìn)行累加運(yùn)算,輸出作為雙口RAM的讀地址線(xiàn),讀數(shù)據(jù)線(xiàn)上即輸出了波形幅度量化數(shù)據(jù)。其中雙口RAM的內(nèi)容由單片機(jī)進(jìn)行更新,從而實(shí)現(xiàn)任意波形的發(fā)生。本設(shè)計(jì)中的相位累加器采用了8級(jí)流水線(xiàn)結(jié)構(gòu)借助前5級(jí)的超前進(jìn)位的方法,使得編譯的最高工作頻率由317.97MHz提高到336.7 MHz,實(shí)現(xiàn)了任意波形的發(fā)生,節(jié)約了成本,提
- 關(guān)鍵字: FPGA 任意波形發(fā)生器
面向?qū)ΨQ(chēng)體系結(jié)構(gòu)的FPGA仿真模型研究
- 緩慢的軟件模擬器給體系結(jié)構(gòu)研究帶來(lái)了極大不便,F(xiàn)PGA硬件仿真的模擬速度很快,但仿真系統(tǒng)的規(guī)模嚴(yán)重受限于FPGA的容量。較大規(guī)模的體系結(jié)構(gòu)系統(tǒng)仿真采用多片F(xiàn)PGA互連,不僅增加了設(shè)計(jì)的復(fù)雜性,也增加成本。因此提出一種面向?qū)ΨQ(chēng)體系結(jié)構(gòu)的FPGA仿真模型。經(jīng)仿真系統(tǒng)評(píng)估,其仿真系統(tǒng)能夠增大FPGA芯片的仿真規(guī)模,減少仿真系統(tǒng)對(duì)FPGA資源的需求,有效支持在有限的FPGA資源上進(jìn)行大規(guī)模對(duì)稱(chēng)體系結(jié)構(gòu)仿真研究。
- 關(guān)鍵字: FPGA 對(duì)稱(chēng) 仿真 模型研究
基于FPGA+DSP技術(shù)的Bayer格式圖像預(yù)處理
- 提出一種針對(duì)CMOS圖像傳感器采集的Bayer格式圖像預(yù)處理系統(tǒng),與傳統(tǒng)的DSP圖像處理系統(tǒng)相比,該系統(tǒng)利用Spartan-3系列的XC3S1 500和TMS320DM642型DSP相結(jié)合實(shí)現(xiàn)圖像捕獲、圖像預(yù)處理等功能,采用支持USB2.O的CY7C68013將圖像信息傳送給上位機(jī)。在FPGA中采用雙線(xiàn)性插值法將CMOS圖像傳感器采集的Bayer格式圖像數(shù)據(jù)轉(zhuǎn)換為RGB格式圖像數(shù)據(jù),并轉(zhuǎn)換成Y亮度信號(hào)。實(shí)驗(yàn)結(jié)果表明,該系統(tǒng)能處理分辨率達(dá)500萬(wàn)像素的Bayer圖像,并最終以20 Mb/s的帶寬將亮度信號(hào)傳
- 關(guān)鍵字: Bayer FPGA DSP 圖像預(yù)處理
設(shè)計(jì)PCB中電磁干擾的注意事項(xiàng)
- 正確設(shè)計(jì)PCB,對(duì)于防止電磁干擾至關(guān)重要。下面介紹一些注意事項(xiàng)。1、在設(shè)計(jì)印制板時(shí),應(yīng)遵循減小干擾源、減小噪聲傳播與耦合,減小噪聲吸收這三條原則。單片機(jī)測(cè)控系統(tǒng)通??煞秩齻€(gè)區(qū)域:模擬電路區(qū)域(易受干擾),
- 關(guān)鍵字: PCB 電磁干擾 注意事項(xiàng)
基于FPGA的灰度形態(tài)學(xué)濾波器實(shí)現(xiàn)
- 摘要:闡述了灰度形態(tài)學(xué)濾波的原理和基本操作,給出了3×3結(jié)構(gòu)元素灰度形態(tài)學(xué)濾波器的硬件結(jié)構(gòu),詳細(xì)描...
- 關(guān)鍵字: FPGA 濾波器 灰度形態(tài)學(xué)
fsp:fpga-pcb介紹
您好,目前還沒(méi)有人創(chuàng)建詞條fsp:fpga-pcb!
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)fsp:fpga-pcb的理解,并與今后在此搜索fsp:fpga-pcb的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473